Устройство для суммирования импульсных последовательностей

 

д,„-,-, „,. „. СКЛй i библмоiен 4 (!1), 446952

Союз Советских

Социелистимесмих

Республик

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЙТИЛЬСТВУ, (61) Зависимое от авт. свидетельства— (22) Заявлено 26. 10,72 (21) 1840240/ с присоединением заявки-/ (5l) М Кл.

Н 03Й 23/26

Государственный квмнтет

CoB6Ts Мнннстров СССР ое делам нэебретеннй н открытей (32) Приоритет—

Опубликованй5 10 74 Бюллетень №38 (45), Дата опубликования описания

25.10.74 (53) УЙК

621,374. 32(088. 8) (72) Авторы изобретения

Б.В.Чистяков, С.Б.Куликов и А.Н.Гагосов (71) Заявитель (И4) уСТГОйСТВЮ ЛИя СумИЮВаИя ИИПГХЛЬСННХ

ПОСЛЕЩВАТЕЛЬНОСТЕЙ

Изобретение относится к области автоматики, телемеханики и аычкслительной техники.

Известно устройство для суммирования импульсных последовательностей, содержащее генератор тактовых импульсов, первый выход которого через первую схему совпадения и двухвходовую схему сборки подключен ко входу распределителя импульсов, выходы распределителя импульсов соединены с первыми входами схем совпадения, вторые входы которых подключены к первым выходам запоминающих триггеров и ко входам первой многовходовой схемы сборки, е выходы схем совпадения соединены со входами выходной многовходовой схемы сборки.

Известные устройства обладают существенными недостатками, заключающимися в низкой точностйе невысоком быстродействии и неравномерности выходной последовательности

I импульсов.

С целью повышения точности а быстродействия предлагаемое устройство введены умножитель частоты, схемы совпадения и многовходоб вая схема сборки, причем выходы распределителя импульсов через вновь введенные схемы совпадения, многовходовую схему сборки и дополнительную схему совпадения

1о подключены ко второму входу двухвходовой схемы сборки, вторые входы вновь введенных схем совпадения соединены со вторыми выходами запоминающих триггеров, одни из вхо15 дов которых подключейы ко входам выходной многовходовой схемы сборки, при этом другой выход генератора тактовых импульсов соединен со входом вновь введенного умножило теля частоты, выход которого соединен со вторым входом дополнительной схемы совпадения, третий вход которой подключен ко второму входу первой схемы совпадения и к выходу

2,; первой многовходовой схемы сборки.

46952

3 4

На чертеже преДставлена. функциональная схема предлагаемого устройства для суммирования импульсных последовательностей.

Устройство состоит из генератора I тактовых импульсов, распределителя 2 импульсов, запоминающих юиггеров 3-6, схем совпадения 7Я, схем сборки I7-20, входных клемм 2I выходной клеммы 22 и умножителя 25 частоты следования тактовых импульсов.

Устройство работает следующим образом.

Импульсные сигналы с выхода генератора K тактовых импульсов подаются на вход умножителя 23 частоты следования тактовых им- . пульсов и на вход распределителя

2 импульсов через схему совпадения

7 и собирательную схему 16, при этом на выходах распределителя 2 появляются сигналы опроса в определенной последовательности.

Сигнал на первом выходе распределителя возникает в том случае, если на его вход подан первый импульс после приведения распределителя в исходное состояние, а сигнал на втором выходе распределителя возникает после подачи второго импульса и т.д. На каждом последующем выходе распределителя появляется выходноИ сигнал, соответствующий определенному количеству вход ных импульсов.

После появления импульсов на всех выходах распределителя он периодически переводится в исходное состояние, и процесс повторяется.

При непрерывной подаче сигналов на вход распределителя осуществляется периодический опрос всех каналов, связанных с выходами распределителя. Сигналы с выходов распределителя подаются на входы схем совпадения 8-П, а на их другие входы подаются сйгналы с прямых выходов запоминающих триггеров

3-6, на которых запоминается информация о входных последовательностях импульсов подаваемых на входные клеммы 21 устройства.

При этом имеет место определенная привязка каналов входных. последовательностей импульсов к соответствующим схемам совпадения; например, на входы схемы совпадения 8 подаются сигналы с выхода за поминающего триггера 3, на входы схемы совпадения 9 — сигналы с выхода запоминающего триггера М, а на входы схем совпадения Ы и Исигналы с выходов запрминающих триггеров 5 и б. При этом на другйе ,входы упомянутых схем совпадения подаются сигналы с соответствующих выходов распределителя. При последовательном во времени опросе схем совпадения 8-П сигналами с выходами распределителя импульсов на выход ,д каждой из указанных схем совпадения проходит сигнал только в том случае если на обоих ее входах деиствуют сигналы опроса и сигналй с выходов запоминающих триггеров.

15 Выходы схем совпадения В-П подключены к соответствующим вхо- дам запоминающих триггеров и через схему сборки 20 - к выходной клемме 22 устройства.

При появлений в процессе опроса на выходе той или иной схемы совпадения сигнала происходит установка соответствующего запомина; юг его триггера в исходное состояние, и на выходе устройства появляется импульс сухарной последовательности. При одновременном отсутствии сигналов входных последовательностей в определенные отрезки времени (когда все запоминающие триггеры находятся в нулевом состоянии) сигналы с выхода генератора тактовых импульсов на вход распределителя импульсов не проходят так как на выходе схемы сборки 19 имеет место нулевой уровень сигнала, который подается на вход схемы совпадения 7, причем каналы входных последовательностей не опрашиваются. Следовательно, для

4О прохождения сигналов с генератора тактовых импульсов на вход распределителя достаточно, чтобы один или несколько запомйнающих триггеров находились в состоянии "I

В устройстве для получения более равномерной выходной последовательности импульсов и повышения быстродействия практически осущест вляется оп ос каналов со значащей 50 информациеи (запоминающий триггер находится в состоянии Г ) с перио. дом повторения, приближенно равным периоду сигналов, задаваемых генератором тактовых импульсов, т.е.

ББ через каналы с "нулевой" ийформацией осуществляется как бы сквозной перенос импульсов опроса, что происходит следующим образом.

Частота входных импульсов при опросе каналов с "нулевой" информацией является фиксированной и определяется частотой следования импульсов с вых ода учно и те ля 2 3

446952

25 зо

5 частоты следования импульсов тактовой частоты. Сигналы опроса каналов с "нулевой" информацией поступают на вход схемы сборки I8 и с ее выхода - на вход схемы совпадения -Х6, на один из других входов которой подаются сигналы с выхода уаножителя 23 частоты следования импульсов.

Следовательно, на выход схемы совпадения 16 проходят сигналы лишь в случае подачи сигнала умноженной частоты с выхода умножителя 23.

Выход же схемы совпадения 16 через схему сборки Х7 связан со входом распределителя импульсов. Хаким образом, в предлагаемом устройстве опрос каналов с "нулевой информацией осуществляется с определенной фиксированной частотои Ь =к/.. где < — коэфф..циент умножения, а -".. — частота следования имйульсов с выхода генератора тактовой частоты.

Опрос каналов с "нулевоИ" йнформацией осуществляется импульсами фиксированной частоты, жестко си. хрониэированными импульсами тактовой частоты.

ПРЕДМЕТ ИДОБРЕХЕНИЯ устройство для суммирования

MhIJI) ëüoíèõ последовательностей, со; держащее генератор тактовых имйульсов, первый выход которого через

6 первую схему совпадения и двухвходовую схему сбор.и подключен ко входу распределителя импульсов, выходы распределителя импульсов са единены с первыми входами схем сов падения, вторые входы которых подключены к первым выходам запоминающих триггеров и ко входам первой многовходовоИ схемы сборки, а выходы схем совпадения соедийены со входами выходноИ многовходовой схемы сборки, о т л и ч а ю щ е е с я тем, что, с целью повышения точности и быстродействия, в него вновь введены умножитель частоты, схемы совпадения и многовходовая схема сборки, причем выходы распределителя импульсов через вновь вве. денные схемы совпадения, многовхо2о довую схему сахарку и дополнительную схему совпадения подключены ко второму входу двухвходовой схемы сборки, вторые входы вновь введенных схем совпадения соединены со вторыми выходами запоминающих триггеров, одни из входов которых подключейы ко входам выходной многовходовой схемы сборки, при этом другой выход генератора тактовых импульсов соединен со входои вновь введенного умножителя частоты, выход которого соединен со вторйи входом дополнительной схемы совпадения, третий вход которой подключен ко второму входу первой схсиы совпадения и к выходу первой иноговходовой схемы сборки.

Устройство для суммирования импульсных последовательностей Устройство для суммирования импульсных последовательностей Устройство для суммирования импульсных последовательностей Устройство для суммирования импульсных последовательностей 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может использоваться при проектировании блоков опорных частот аппаратуры обработки цифровой информации в случаях, когда требуемые коэффициенты счета не являются степенью двух и особенно, если они представляют собой дроби, как большие, так и меньшие единицы

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области цифровой вычислительной техники и может быть использовано в устройствах цифровой автоматики и управления различными технологическими процессами
Наверх