Устройство для декодирования числоимпульсного кода

 

Союз Советских

Социалистических

Республик

ОП ИСАН

ИЗОБРЕТЕН

К АВТОРСКОМУ СВИДЕТЕЛЬ (61) Дополнительное к авт. свид-ву (22) Заявлено 16.05.73(21) 1925789 с присоединением заявки № (23) Приоритет (43) Опубликовано 25. 10. 74Бтоллет (45) Дата опубликования описания

Гааударатаанный наннтет

Савата Ннннатраа СССР аа данам нэааратаннх н аткрытнй (?2) Авторы изобретения

С. Д. Артамонов, И. В. Белоусов, И. Т. Засядников, H. М. Тищенко и С. М. Филиппов (?3) Заявитель (54) УСТРОЙСТВО ДЛЯ ДЕКОДИРОВАНИЯ

ЧИСЛОИМПУЛЬСНОГО КОДА

Изобретение относится к области авто. матики и вычислительной техники и может быть использовано в устройствах телемеханики для анализа признаков сообщений, а также в устройствах формирования последовательности операций, управляемых по программе с ЦВМ.

Известны устройства для кодирования числоимпульсного кода, содержащие счетчик, выходы которого соединены со входами дешифратора и схемы сравнения, схему временной задержки и регистр, входы которых соединены с шинами кода программы, а выходы регистра соединены со входами схемы сравнения, триггеры управления, единичный вход которого соединен с одним из выходов схемы сброса, другой вы: ход которой соединен с установочным входом счетчика, нулевой выход триггера управления соединен со входом схемы сброса,. схему "ИЛИ", схему совпадения и инвертор.

Однако наличие в таком устройстве задающей лвухтактной схемы записи информании в счетчик снижает erо быстродействие.

Целью изобретения является повышение быстродействия устройства декодирования

5 числоимпульсного кода.

Это достигается тем, что в нем нулевой вход триггера управления и вход считывания схемы сравнения соединены через схему временной задеря:ки с единичным

)p выходом триггера управления, соединенным с первым входом схемы совпадения, входная шина устройства соединена с дополнительным входом схемы сброса и через инвертор - со вторым входом схемы сов-!

5 падения, выход которой через схему ИЛИ соединен со входом счетчика, выход переполнения последнего соединен с другим входом схемы ИЛИ", выход схемы сравнения соединен со входом считывания

20 де шифратора.

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит счетчик 1, выходы которого соединены со входами дешифратора 2 и схемы сравнения 3, схему вре447711

ЗО

35 менной задержки 4 и регистр 5, входы которых соединены с Pl -шинами кода программы, а выходы регистра 5 соединены со входами схемы сравнения 3, триггер управления 6, единичный вход 7 кото- 5 рого соединен с одним из выходов схемы сброса 8, другой выход которой соединен с установочным входом счетчика 1, нулевой выход триггера управления 6 соединен с другим входом схемы сброса 8, схему

ИЛИ" 9, схему совпадения 10 и инвертор

ll. При этом нулевой вход 12 триггера управления 6 и вход 13 считывания схемы сравнения 3 соединены через схему временной задержки 4 с единичным выходом

14 триггера управления 6, соединенным с первым входом 15 схемы совпадения 10, входная шина 16 устройства соединена с дополнительным входом 17 схемы сброса

8 и через инвертор 11 — со вторым входом схемы совпадения 10, выход которой через схему ИЛИ" 9 соединен со входом

18 Счетчика 1, выход переполнения 19 последнего соединен с другим входом схемы "ИЛИ" 9, выход схемы сравнения 3 соединен со входом 20 считывания дешифраторв 2. Устройство содержит также шину 21 сброса и ff, — шин выходных сигналов устройства.

Устройство работает следующим образом.

В исходное состояние схема устанавливается импульсом низког о потенциала, поступающего по шине 21 сброса. При этом нв выходе инвертора 11 высокий уровень потенциала, на входных шинах ttl -разрядного кода программы и нв входной шине 16 -устройства - .низкие уровни потенциалов.

По окончании импульса сброса на выходах счетчика 1, на tt -выходах дешифрв- 40 тора 2, на выходе 14 триггера 6, на входе 12 триггера 6 и на входе 13 схемы сравнения 3, на выходе схемы сброса 8 и нв выходе схемы совпадения 10 устанавливается низкий потенциал, а на выходе 45 схемы ИЛИ 9 и выходе 19 счетчика 1высокий потенциал.

Перед поступлением сигналов по входной шине 16 на шины ф -разрядного кода программы поступает код, соответствую- 50 щий числоимпульсному входному коду, при этом соответственно настраивается и схема временной задержки 4.

В момент поступления первого входного, импульса по его йереднему фронту с одного «5 выхода схемы сброса подается дополнительный сигнал нв установку в исходное состояние счетчика 1,а с дополнительного выхода на вход 7 триггера 6 — низкий потенциал,от которого срабатывает триггер 6,. на входе 1 460 которого устанавливается высокий потенциал, а на противоположном — низкий потенциал.

При этом потенциалом с выхода 14 триггера 3 запускается схема временной задержки 4. По заднему фронту входного сигнала схема сброса 8 заканчивает формирование сигнала "Сброс" на установку счетчика 1 в исходное состояние и удерживается в таком состоянии на все время работы схемы

:временной: задержки 4 низким уровнем с нулевого плеча триггера 6. При этом через инвертор 11, схему совпадения 10 и схему "ИЛИ" 9 на вход счетчика 1 посту-,,пает передний фронт первого импульса числоимпульсного кода.

В последующие моменты поступления очередных входных сигналов по шине 16 по их переднему фронту схема сброса 8 и триггер 6 не изменяют своего состояния, а по заднему фронту осуществляется запись в счетчик 1 всего числоимпульсного кода.

При поступлении ожидаемого числоимпульсного кода и сравнении с заданным по программе, который хранится в регистре памяти 5, подготовится к работе схема сравнения 3.

В момент срабатывания схемы временной задержки 4 низким потенциалом с ее выхода триггер 6 устанавливается по.входу 12 в исходное состояние и проводится опрос по входу 13 схемы сравнения 3, с выхода которой вырабатывается сигнал считывания по входу 20 дешифратора 2.

При этом нв соответствующем одном из

t1 -выходов появляется сигнал, соответст« . вуюший входному числоимпульсному коду, Ю а схема совпадения 10 гвходу 15 и схе-«ма "ИЛИ 9 будут установлены в исходное.. состояние. При последующих многократных анализах соответствующих числоимпульсных кодов схема устройства сбрасывается автоматически передним фронтом входного сигнала, поступающего по шине .16.

В случае поступления искаженного числоимпульсного кода не срабатывает схема сравнения 3, а по опросному сигналу на входе 13 (со схемы временной задержки

4) не вырабатывается сигнал считывания по входу 20 дешифратора 2 и, соответственно, на Ю -выходах .устройства не появляет1 ся выходной сигнал.

При переполнении счетчика 1 с. выходв

19 низким потенциалом отключается схема "ИЛИ" 9, запрещая поступление входных сигналов по шине 16.

Таким образом, предлагаемое устройство, обеспечивающее запись информации в счетчик по заднему фронту входного сигнала, обладает повышенным быстродействием по счетному входу по сравнению с

447711

ljHHHIIH gassaggPP

Изл. М $pf, Тирвк

Подписное

Предприятие «Патент», Москва, Г-59, Бережковская наб., 24

ЧЛ/ двухтактной записью информации в извесь» ном. устройстве.

Кроме этого, предлагаемое устройство автоматически устанавливается в исходное состояние при многократном функционировании.

Предмет изобретения

Устройство для декодирования числоимпульсного кода, содержащее счетчик, выходы которого соединены со входами дешифратора и схемы сравнения, схему временной задержки и регистр, входы которых соединены с. шинами кода программы, а выходы регистра соединены со входами схемы сравнения, триггер управления, единичный вход которого соединен с одним из выходов схемы сброса, другой выход которой соединен с установочным входом счет чика, нулевой выход триггера управления .соединен со входом схемы сброса, схему

"ИЛИ, схему совпадения и инвертор, о тл и ч а ю щ е е с я тем, что, с целью повышении быстродействия устройства, нулевой вход триггера управления и вход считывания схемы сравнения соединены через схему временной задержки с единичным выходом триггера.управления, соеди- . ненным с первым входом схемы совпадения, входная шина устройства соединена с дополнительным входом схемы сброса и через инвертор — со вторым входом схемы совпадения, выход которой через схему

15 ИЛИ" соединен со входом счетчика, выход переполнения последнего соединен с другим входом схемы "ИЛИ, выход схемы сравнения соединен со входом считывания дешифратора.

Устройство для декодирования числоимпульсного кода Устройство для декодирования числоимпульсного кода Устройство для декодирования числоимпульсного кода 

 

Похожие патенты:

Шифратор // 443381

Изобретение относится к построению сетей связи для передачи информации по вычислительным сетям

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики

Изобретение относится к устройствам автоматики и вычислительной техники, и может быть использовано, например, в преобразователях “перемещение-код” приводов контрольно-измерительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к технологиям автоматизированной последовательности выполняемых действий

Изобретение относится к способу сообщения и согласования между клиентом с ограниченными ресурсами и сервером в услуге передачи мультимедийного потока, связанному с доставкой пакетов данных
Наверх