Счетчик с коэффициентом счета 2+1
«>455494
Союз Советских
Со циал ист ических
Республик
ОПИСАНИЕ
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства— (22) Заявлено 23.10.73 (21) 1965466/26-9 с присоединением заявки _#_o— (32) Приоритет—
Опубликовано 30.12.74. Бюллетень № 48
Дата опубликования описания 28.03.75 (51) М. Кл. Н 03k 23/00 гасударственный камитвт
Свввта Министров СССР ав делам иэобрвтвний и вткрмтий (аЗ) УДК, 62! 374 32 (088.8) (72) Автор изобретения
А. В. Шанин (7!) Заявитель (54) СЧЕТЧИК С КОЭФФИЦИЕНТОМ СЧЕТА 2 +!
Изобретение относится к области цифровой техники н может использоваться в цифровых синтезаторах частоты.
Известен счетчик с коэффициентом счета
2"+1, содержащий схему блокировки, выход которой соединен с входом и-разрядного двоичного счетчика на последовательно соединенных счетных триггерах, выходами подключенных к входам управляющего дешифратора, дополнительный счетный триггер, один из Bblходов которого соединен с управляющим входом схемы блокировки, входом соединенной с входом инвертора и входной шиной.
Целью изобретения является повышение бысгродействия.
Для этого в предлагаемом счетчике выход инвертсра .соединен с опрашивающим входом управляющего дешифратора, выход которого подключен к счетному входу дополнительного счетного триггера, другим выходом соединенного с единичными установочными входами счетных триггеров п-разрядного двоичного счетчика.
На фиг. 1 представлена блок-схема предлагаемого счетчика; на фиг. 2 — временная диаграмма работы счетчика.
Счетчик содержит схему блокировки 1, иразряд ый двоичный счетчик 2, управляющий дешифратор 8, дополнительный счетный триггер 4, инвертор 5. 30
Счетчик работает следующим образом.
В исходном состоянии все счетные триггеры счетчика 2 находятся в состоянии «О». Прп этом на управляющем, входе схемы блокировки 1 присутствует единичный потенциал с нулевого выхода дополнительного счетного триггера 4; »а единичные установочные входы счетчи ;a 2 подается «нулевой» потенциал с единичного плеча триггера 4, который пе влияет на состояние триггеров счетчика 2.
Поступающие на вход схемы блокировки 1 импульсы входной частоты проходят а счетный вход и-разрядного счетчика 2. Заполнение четчпка происходит до тех пор, пока все сго триггеры не вернутся в состояние «1», что происходит после прихода (2" — 1) -ro импульса входной частоты, устанавливающего в состоя-! ие «1» первый триггер счетчика 2.
На опрашивающий вход дешифратора 8 поступают импульсы входной частоты, проинвертированные инвертором 5.
По окончании (2" — 1)-го импульса входной частоты на входах управляющего дешифратора, соединенных с единичными выходами счетных триггеров счетчика 2, формируются «единичные» потенциалы, разрешающие опрос дешифратора 8. Пауза между (2" — 1)-м и 2"-м импульсами (см. фиг. 2), проходя через пнвертор 5, опрашивает дешифратор 8, проходит через него и передним фронтом устанавливает
455494 дополнител ный счетный триггер 4 в состояние
<< 1».
При этом «нулевой» потенциал с нулевого выхода триггера 4 закрьгвает схему блокировки 1, а «единичный» потенциал с единичного плеча триггера 4 подтверждает состояние триггеров и-разрядного счетчика, блокируя их от случайного срабатывания.
Импульс 2" не изменяет состояния счетчика
2, так как на управляющем входе схемы блокировки 1 присутствует сигнал запрета с выхода триггера 4.
Пауза между 2"-м и (2"+1)-м импульсами, пройдя через дешифратор 8, переключает дополнительный счетный триггер 4, при этом снимается блокировка с единичных установочных входов и-разрядного счетчика 2 и запрет с управляющего входа схемы блокировки 1.
Импульс 2" +1 проходит через открытую схему блокировки 1 и обнуляет триггеры счетчика 2.
Затем цикл работы счетчика повторяется.
Период выходного сигнала, снимаемого с единичного плеча и-ro счетного триггера счетчика 2, равен (2" +1) периодам входной последовательности счетных импульсов.
Предмет изобретения
Счетчик с коэффициентом счета 2" +1, содержащий схему блокировки, выход которой соединен с входом и-разрядного двоичного счетчика на последовательно соединенных счетных триггерах, выходами подключенных к входам управляющего дешифратора, дополнительный счетный триггер, один из,входов которого соединен с управляющим входом схемы блокировки, входом соединенной с входом инвертора и входной шиной, отличи ощийся тем, что, с целью повышения быстродействия, выход инвертора соединен с опрашивающнм входом управляющего дешифратора, выход которого подключен к счетному входу допол20 нительного счетного триггера, другим входом соединенного с единичными установочными входами счетных триггеров и-разрядного двоичного счетчика.
455494
Вход
Выход 1 .пер/ого разряда
Выхог
3 4 5 Б 7 8 Я 10 1/ 1Z 13 14 1Б 1Б
Выход чнбертора5
Выход триггера 4
Выход о,.триггера 4
Выход схе,чы 1
Фиг 2
Корректор А. Дзесова Редактор Е. Караулова
Подписное
Изд. № 1966 Тираж 811
ЦНИИ1ПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва K-35, Раушская наб., д. 4/б, Заказ 127
Обл. тпп. Костромского управления издательств, полиграфии и книжной торговли
Выход еп орого разряда
Выкод дешифратора 7
2 3 q 5 В 7 8 9 1О 1t 12 13 14 15 16
Составитель И. Разинова
Текред Т. Курилко