Устройство для контроля оперативной памяти

 

1! >1 494770

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 08.07.74 (21) 2045209/18-24 (51) М. Кл. G 1lс 29/00 с присоединением заявки №

Государственный комитет (23) Приоритет

Опубликовано 05.12.75. Бюллетень ¹ 45

Дата опубликования описания 19.02.76

Совета. Министров СССР по делам изобретений и открытий (53) УДК 681.327.6 (088.8) (72) Авторы изобретения

В. 3. Кокотов, П. М. Орлов и Л. В. Поспелов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ОПЕРАТИВНОЙ ПАМЯТИ

Изобретение относится к области запоминающих устройств.

Известно устройство для контроля оперативной памяти, содержащее счетчик адреса, подключенный к одному из входов схемы сравнения, и счетный триггер.

В известном устройстве используются динамические и статические тесты. Среди динамических тестов наиболее широкое применение находит динамических тест «Дождь». Этот тест направлен на проверку различных переходных процессов и зависимости работоспособности оперативной памяти от характера информации.

К недостаткам теста «Дождь» следует отнести то, что он нс является полным проверяющим тестом логической. структуры памяти, т. е. возможны незамеченные отказы (в частности, отказы типа фиксация «О» и фиксация

«1» в системе дешифрации кода адреса).

Цель изобретения состоит в том, чтобы, сохраняя принцип реализацни теста «Дождь» (получение двоичной последовательности, удовлетворяющей системе рекурренгных соотношений), наделить его проверяющими в отношении логической структуры памяти свойствами, повысить точность контроля и надежность работы устройства.

С этой целью устройство содерхкит дополнительныс схемы сравнения по числу разрядов оперативной памяти, выходы которых подключены к выходным шинам устройства, одни входы — к выходам счетчика адреса, другие входы — к выходу счетного триггера, вход

5 которого соединен с одним выходом схемы сравнения, другой выход которой подключен к выходной шине устройства, а другой вход—

li входным шинам устройства.

На чертеже показана блок-схема предло10 женного устройства .,ля контроля оперативной памяти емкостью, например, 2" Oт-разрядны.; ч п сел.

Устройство содержит счетчик адреса 1, схему сравнения 2 для двух т-разрядных чисел, 15 группу т схем сравнения 3, одни входы которых подключены к выходам 4 счетчика 1, другие — к выходу счетного триггера 5, вход которого соединен с одним выходом схемы сравнения 2, другой выход которой соединен с

20 гыходной шиной 6 устройства.

Входы схемы сравнения 2 подключены соответственно к выходам счетчика адреса 1 и входным шинам 7 устройства. Выходы схем сравнения 3 соединены с выходными шинами

25 8 устройства, к которым подключается блок проверяемой оперативной памяти 9.

Принцип реализации теста состоит в том, что символу «1» в тесте «Дождь» при обращеHив в какую-либо ячейку ставится в соотвст30 ствис прямой двоичный код адреса этой ячей

494770 ки, а символу «0» — обратный код адреса этой ячейки. Порядок смены прямых и обратных кодов адресов в ячейке соответствует порядку смены «0» и «1» в ней при тесте

«Дождь» (ниже именуется «Адресный дождь»).

Устройство работает следующим образом.

Сигналы кода адреса со счетчика адреса 1 поступают одновременно в проверяемый блок

9, на т схем сравнения 3, предназначенных для формирования числа на запись в блок 9, и на схему сравнения 2 для двух т-разрядных чисел (так как число разрядов кода адреса обычно меньше числа разрядов кода числа, то некоторые разряды кода адреса могут соединяться повторно со схемами 2 и 3).

В качестве второго числа на входы схемы сравнения 2 поступает код числа, считанный из блока 9. Схема сравнения 2 имеет два выхода: выход 10 результата сравнения с прямым кодом числа из блока 9 и выход результата с прямым и обратным кодами числа, подключенный к шине 6.

Сигнал с выхода 6 схемы сравнения 2 поступает на счетный триггер 5, который управляет через схемы сравнения 3 записью прямого или обратного кода числа в блок 9. Если триггер 5 находится в состоянии «1», то в блок 9 записывается прямой код адреса, в противном случае — обратный код адреса.

Перед запуском теста «адресный дождь» блок 9 заполняется начальным распределением: во всех ячейках прямые коды их адресов (соответствует распределению «все 1» в тесте

«Дождь») или во всех ячейках обратные коды их адресов за исключением одной, в кото5 рую записывается прямой код (соответствует начальному распределению «Все О и одна 1» в тесте «Дождь».

Наличие сбоя при прохождении теста определяется по выходу 6 схемы сравнения.

10 В отношении периода теста и всевозможных модификаций на тест «Адресный дождь» переносятся все известные результаты, полученные для теста «Дождь».

Предмет изобретения

Устройство для контроля оперативной памяти, содержащее счетчик адреса, подключен20 ный к одному из входов схемы сравнения, и счетный триггер, отл и ч а ющий с я тем, что, с целью повышения точности контроля и надежности работы устройства, оно содержит дополнительные схемы сравнения по числу

25 разрядов оперативной памяти, выходы которых подключены к выходным шинам устройства, одни входы — к выходам счетчика адреса, другие входы — к выходу счетного триггера, вход которого соединен с одним выходом

30 схемы сравнения, другой выход которой подключен к выходной шине устройства, а другой вход — к входным шинам устройства.

Устройство для контроля оперативной памяти Устройство для контроля оперативной памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх