Троичный логический элемент

 

516195

16. Индексами 17, 18 обозначены входы, на которые поданы соответственно троичный входной сигнал и управляющий сигнал. Индексами 19, 20 обозначены входы, на которые поданы опорные сигналы, индексом 21 обозначен выход элемента, а индексами 22,23 входы, на которые подано положительное напряжение от источника питания (не показан).

Принцип работы предлагаемого троичного логического элемента заключается в следующем.

На базу транзистора 2 подается троичный информационный сигнал с логическими уровнями О, 1, 2, квантованного по амплитуде с квантом, равным падению напряжения на переходе база-эмиттер транзистора. На базы транзисторов 9 и 10 подается управляющий двоичный сигнал с логическими уровнями О, 1, определяющий режим работы элемента: режим хранения и режим записи. B режиме хранения на входе 18 устанавливается уровень логического «О». При этом транзисторы 9 и 10 выключены, транзисторы 7 и 8 включены и замыкают обратную связь в элементе, В режиме записи на вход подается импульс записи. При этом транзисторы 9 и 10 включаются, транзисторы 7 и 8 выключаются, и обратная связь разрывается. На выходе устанавливается уровень сигнала, соответствуюшнй уровню информационного сигнала. При у.словии подачи на вход 17 уровня логического «О» транзисторы 2 и 3 выключ:ны, и токи текут через опорный транзистор 1, обуславлнвая падение напряжения на резисторе 13, равное удвоенному падению напряжения на переходе база-эмиттер транзистора 1, т. е. на выходе устанавливается уровень логического «О». При условии подачи на информ--ционный вход уровня логической «1» транзистор 2 включен, транзистор 3 выключен. и ток, текущий через транзистор 10, обусловливает падение напряжения на резисторе 13, равное падению напряжения на переходе база-эмиттер транзистора 1. При условии подачи HB вход 17 уровня логической «2» транзистор f выключен, и на выходе устанавливается уровень логической «2». После окончания импульса записи на входе 18 устанавливает10

30 ч5

45 ся уровень логического «О», транзисторы 7, 8 включаются и замыкают обратную связь, фиксируя информацию, подаваемую в режиме записи. Дальнейшее возможное изменение сигнала на входе 17 не влияет на хранящуюся информацию.

Формула изобретения

Троичный логический элемент, содержащий четырехэмиттерный опорный транзистор, два эмиттера которого соединены с эмиттерами транзисторов входного эмиттерного повторителя, а два других эмиттера — с эмиттерами транзисторов эмиттерного повторителя в цепи обратной связи, выходной эмиттерный повторитель, база транзистора которого соединена с коллектором четырехэмиттер ного опорного транзистора, а коллектор соединен с базой одного из транзисторов эмиттерного повторителя в цепи обратной связи, отличающийся тем, что, с целью повышения стабильности работы, расширения частотного диапазона и уменьшения потребляемой мощности, в него введены два переключателя тока на дву.х транзисторах каждый, причем коллектор одного из транзисторов первого переключателя тока сосдннен с эмиттером и базой транзисторов входного эмиттерного повторителя, коллектор второго транзистора первого переключателя тока соединен с эмиттером второго транзистора входного эмиттерного повторителя, а на соединенные базы транзисторов первого переключателя тока подан управляющий сигнал, коллектор первого транзистора второго переключателя тока соединен с базой и эмнттером транзисторов эмиттерного повторителя в цепи обратной связи, коллектор второго транзистора второго переключателя тока соединен с эмиттером второго транзистора эмиттерного повторителя в цепи обратной связи, а на соединенные базы транзисторов вторсчо переключателя тока подано опорное напряжен;iе, причем эмиттеры соответствующих транзисторов первого и второго переключателей тока попарно соединены и подключены к коллекторам дополнительных транзисторов, на соединенные базы которых подано опорное напряжение.

516195

Составитель А. Артюх

Техред 3. Тараненко

Корректор О. Тюрина

Редактор Е. Караулова

Заказ 1421/6 Изд. № 1400 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Троичный логический элемент Троичный логический элемент Троичный логический элемент 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх