Логический элемент

 

ОПИСАНИ

ИЗОБРЕТЕН И

i1 50513l

Союз Советских

Соыиалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 03.01.73 (21) 1873968/26-21 с присоединением заявки № (32) Приоритет

Опубликовано 28.02,76. Бюллетень № 8

Дата опубликова ния описания 22,04.76

1) M. Кл. Н ОЗК 19/00

Государственный комитет

Совета Министров СССР

3) УДК 681.142 07 (088.8) по делам изобретений и открытий (72) Авторы изобретения

В. H. Поляков и Л. С. Элькин (71) Заявитель (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Изобретение относится к автоматике и может применяться в различных электросхемах, содержащих суммирующие пороговые элементы с потенциальными входами.

Известен логический элемент, содержащий схему сравнения, вход которого через и резисторов подключен к и входным клеммам.

С целью повышения стабильности работы в предлагаемый элемент дополнительно введены и диодов и резисторы, причем каждая точка соединения резистора и входа схемы сравнения подключена через последовательно включенные диод и первый дополнительный резистор к нулевой шине, а общая точка диода и первого дополнительного резистора через второй дополнительный резистор соединена с входной клеммой.

На чертеже представлена принципиальная схема предлагаемого логического элемента для трех входов.

Входы подсоединены к схеме сравнения 1 с источником опорного напряжения 2 через делители напряжения, у которых одно из плеч, подключенное к входу, образуется одним из резисторов 3 — 5, а второе из соответствующих диодов 6 — 8 и резисторов 9 — 11. При этом точки соединения диода б и резистора 9, диода 7 и резистора 10, диода 8 и резистора 11 соединены с соответствующими входами через резисторы 12, 13 и 14. Величина сопротивления каждого из резисторов 12 — 14 выбирается таким образом, чтобы при подаче напряжения на любой из входов диод, соответ5 ствующий этому входу, запирался.

Логический элемент работает следующим образом.

При подаче сигнала, например, на вход 1 запирается диод б, резистор 9 отключается

10 от входа схемы сравнения 1. Напряжение на входе схемы сравнения определяется делителем, в одном из плеч которого, подключенном к входу схемы сравнения, включены параллельно резисторы 10 и 11 с диодами 7 и 8, а

15 во втором плече — резистор 3.

При подключении второго входа запи рается диод 7, отключается от входа схемы сравнения резистор 10, и величина напряжения

20 на нем определяется делителем, в плече которого, параллельном входу схемы сравнения, включен лишь резистор 11.

Таким образом, благодаря тому, что при подключении каждого нового входа меняется

25 коэффициент деления делителя за счет изменения обоих его плеч, приращение сигнала на входе схемы сравнения имеет существенно большую величину по сравнению с известной схемой суммирующего порогового элемента.

505131

Формула изобретения

ВХОИ 2 РХОдЗ

ВХОд 7

Составитель А. Кузнецов

Техред E. Подурушина

Корректор Н. Стельмах

Редактор Е. Караулова

Заказ 837/14 Изд. № 116I Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Логический элемент, содержащий схему сравнения, вход которой через п резисторов подключен к и входным клеммам, отличаю шийся тем, что, с целью повышения стабильности работы, дополнительно введены и диодов и резисторы, причем каждая точка соединения резистора и входа схемы сравнения подключена через последовательно включенные диод и первый дополнительный резистор к нулевой шине, а общая точка диода

5 и первого дополнительного резистора через второй дополнительный резистор соединена с входной клеммой.

Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх