Логическая ячейка

 

520585

Т а блица 1 ретьими входами третьего и первого элемента И

Четвертый вход второго элемента И"

""оединеп с выходом четвертого элемента

"HE, вход которого соединен с четвертыми входами первого и второго элементов И и выходом четвертого элемента сумма по модулю 2, первый вход которого соединен с четвертым входом ячейки, пятый вход ко-.орой соединен со вторыми входами всех ш элементов сумма по модулю 2». Второй вход пятого элемента сумма по модулю 2 соединен с выходом элемента ИЛИ, входы которого соединены с выходами элементов

И . Вьг од пятого элемента "сумма по модулю 2 подключен к выходу ячейки.

Структурная схема логической ячейки представлена на чертеже.

Логическая ячейка содержит входы 1-5, выход 6, четыре элемента 7-10 сумма по модулю 2», четыре элемента HE 11-14, три элемента И 15-17, один элемент

ИЛИ 18 и (пятый) элемент сумма по модулю 2" 19.

Первый вход 1 ячейки соединен с первым входом первого элемента сумма по модулю

2 7, выход которого непосредственно соьдинен элементом И" 17 и через первый элемент "HE 11 с элементами "И" 15, 16, Второй вход 2 ячейки соединен с первым а: одом второго элемента "сумма по модулю

2 8, выход которого непосредственно соединен элементом И" 17 и через второй элемент HE 12 с элементами "И 15, 16.

Третий вход 3 ячейки соединен с первым входом третьего элемента сумма по модулю 2 9, выход которого непосредственно соединен со вторым элементом "И 16 и через третий элемент "HE 13 с элементами И

15,17, Четвертый вход 4 ячейки соединен с первым входом четвертого элемента сумма по модулю 2" 10, выход которого непос редственно соединен с элементами И» 16, 17 и через четвертый элемент HE 14- с элементом И 1 5.

Выходы элементов И 15, 16, 17 соединены со входами элемента ИЛИ" 18, выход которого соединен с одним входом пятс го элемента сумма по модулю 2 19.

Пятый вход 5 ячейки соединен со вторыми входами всех элементов сумма по модулю

2" — 7-10 и 19, а выход элемента 19 служит выходом 6 устройства. На выходе 6 реализуется логическая функция

F -И(а.9е) (Ъ Ее)(сЕе)(две) ч(а@е)(ЬЕе) (с ее)(4+ е) м (аве)(Ъое)<сев)(жец@, где а, в, с, Д, е - сигналы на входах 1»»5 соответственно.

Работа интегрального модуля описывается таблицами 1, 2 и 3.

520585

Таблица 2

= (0,1,3,5,7,9, 11,13) Таблица 3

1330

1330

1330

0340

330

2320

2320

2320

1330

3310

2320

4300

33л.0

3310

2320

1330

2320

3310

2320

133и

1330

2320

1330

0340

З табгпа е .1 приведены настройки для получения представителей всех семи типов самодвойствевных функций четь",рех перемен- 45 ных, е в таблице 3 - матржты расстояний (матрицы-инварианты) для каждого типа.

M= .рицы представляют собой характеристику типa булевых функций. При этом все функции олиного типа имеют одинаковые 56 матрицы расстожтий (с точность;.о до пере1, становое строк/

Матрица расстояний представляет собой зависим: =ть р сстоялий между элементами

;т числа элементов в функции. Например„М

2 типа матрлив-ъжьариант имеет вид, приа=.д -мыл. в таблице 2. В таблице 3 сведены матрицы функции r, тому или иному типу.

В сто.;бпе " ункц.;я таблицы Х приведены де.,ттичные эквиваленты наборов пере- 6О

3/2,1,2,1,2,1,З

4/2, 1, 2, 12 3, 1

5/3,2,1,1,3,2,2

6/2, 1,2,2,3,1, 1, 7/3,2, 1,3,2, 1,2

8/3,2, 3, 1,2,1,2 менных Х1 — Х . Например, в строке 2 приведена функция 0,1,3,5,7,8,11,13 переменных Х, Х, Х, Х4. 0,1,3,5,7,9,11,13-=

Х1 ХЕХ Х4Ó Хе Ха Хз Хам XÀ Х Хъ

Ъ

По спавненйю с известным устройстьом в данном устройстве реализуются все самодвойственные функции четырех переменных., которые находят широкое применение при синтезе микропрограммных устройств ЦВМ и

cvc".ãñ:ì .автоматики.

Данная Логическая ячейка" позволяет более просто строить микропрограммные устройства UBN и САУ, что позволяет умень шить ацпаратурные затраты и улуч иить габаритно-весовые -а,л;:.теонстики этих устроиь .

520585 7 формула,: изобретения

Логическая ячейка, содержащая элементы "НЕ", И, ИЛИ, о т л и ч а ю ш а я с я тем, что, с целью расщирения функцио» нальных возможностей она содержит элементы "сумма по модулю 2", причем первый вход . ячейки соединен с первым входом первого элемента сумма по модулю 2, выход которого соединен с первым входом первого 1 1 элемента И и входом первого элемента

НЕ, выход соединен соответственно с первыми входами второго и третьего элементов

"И, вторые входы которых соединены с вы ходом второго элемента HE". вход которого(5 соединен со вторым входом первого элемен та "И" и выходом второго элемента сумма по модулю 2, первый вход которого соединен.со вторым входом ячейки, третий вход { которой соединен с первьпй входом третьего элемента "сумма по модулю 2, выход кото- рого соединен с третьим входом второго элемента И и входом третьего элемента

HE", выход которого соединен соответственно с третьими входами третьего и первого элементов "И", четвертый вход третьего элемента И соединен с выходом четвер- того элемента "HE, вход которого соединен с четвертыми входами первого и второго элементов "И и выходом четвертого элемента сумма по модулю 2", первый вход, которого соединен с четвертым входом ячей- ки, пятый вход которой соединен со вторыМи, входами всех элементов сумма по модулю

2"„" второй вход пятого элемента сумма по, модулю 2" соединен с выходом элемента

"ИЛИ, входы которого соединены с выходами элементов И, причем выход пятого элемента сумма lIO модулю 2" подключен к выходу ячейки.

Источники информации, принятые во вйймание при экспертизе:

1. Авторское свидетельство ¹ 290275, G

06- 7 1/00. Элемент вычислительной ср ды !

2, Авторское свидетельство % 333550, G 06. У. 1/00.

g 3 Ф Х ,UHHNilN I Заказ 4380/204 Тираж ф64 Подписное

Филиал ППП "Патенг", r, Ужгород, ул, Проектная, 4

Логическая ячейка Логическая ячейка Логическая ячейка Логическая ячейка 

 

Похожие патенты:

Сумматор // 519709

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх