Запоминающее устройство

 

ОПИСАН И Е

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

«> 536524

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свнд-ву— (22) Заявлено 26.02.74 (21) 2000832/24 (51) Ч K.ч 6 11 С 11/00 с присоединением заявки— (23) Приоритет— (43) Опубликовано 25.11,76. Бюллетень ¹ 43 (45) Дата опубликования описания 10.01.77

Государстернный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДЫ 681.327.66 (088.8) (72) Авторы ,из о б1р етен и я

Ю. М. Докучаев и И. Л. Талов (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике и может быть применено в блоках накопления и хранения информации электронно-вычислительных машин.

Известно запоминающее устройство, содержащее,два блока памяти с независимым управлением, имеющее селектирующие схемы, которые выбирают данный блок в зависимости от значения младшего (младших) разряда кода адреса (1). Подобная конструкция запоминающсто устройства известна под названием ламяти с расслоением. Однако эта конструкция лозволяет увели|чить частоту обращения .к запоминающему устройству кратно количеству блоков памяти лишь B том случае, если адреса последовательно выбираемых ячеек находятся в определенном .порядке. Например,,при обращении,к запоминающему устройству с двумя блаками четные и нечетные адреса должны чередоваться. ,При несоблюдении этого условия происходит потеря, цикла, т. е. выборщика информации задерживается на цикл.

Наиболее близким к изобретению является за помирающее устройство, содержащее накопитель, первый вход, которого подключен к первому выходу селектирующего блока, одни входы которого соединены с ши нами адреса, другие входы селектирующего блока подсоединены к выходам формирователей тока считывания. Входы последних соединены с первым выходом блока управления, второй выход которото подключен к входам формирователей числового тока записи, третий выход блока управления соединен с одними входамн формирователей разрядного тока записи, регистр числа считывания, входы которого подключены к выходам усилителей считывания, шины управления, соединенные со входа ми

lo блока управления, шины числа, соединенные с выходами регистра числа считывания.

Однако невозможность считьввания информации из последующей ячейки пока не за,кончится регенерация (восстановление) информа15 ции в предыдущую снижает быстродействие устройства.

Цель изобретения — повышение быстродействия устройства.

Достигается это тем, что в запоминающее

2О устройство,возведены дополнительный селектирующий бло к, коммутатор, блок сравнения кодов и регистр числа записи, входы которого подключены к шинам числа,,выходы регистра числа запиаи соединены с другими входами

25 формирователей разрядного тока записи, выходы которых подсоединены к первым входам коммутатора, вторые и третьи входы которого соединены с вторыми и первыми выходами селектирующего и дополнительного селектнрующего блоков соответственно, четвертые

536524 входы коммутатора подсоединены к выходам б70tKB сравнения кодов, пятые входы коммутатора соединены с выходами накопителя, вторые входы которого подключены .к одним из выходов коммутатора, другие выходы которого соединены со входами усилителей сч тывания, третьи входы накопителя лодключеHbI ко,вторым выходам дополнительного селектирующето блока, одни из входов которого соединены с,выходами формирователей числового тока записи, другие входы дополнительного селектирующего блока подсоединены к третьим выходам селектирующего блока, четвертый выход селектирующего блока и третий выход дополнительного селектирующего блока соединены со входами блока сравнения кодов.

На чертеже представлена функциональная схема запоминающего устройства.

В запоминающее устройство входят нако20 питель 1, селектирующий блок 2, формирователи 8 тока считывания, которые своими .выходами соединены с входами селектирующего блока 2; блок управления 4, формирователи числового тока записи 5; .формирователи разрядного тока записи б; регистр числа считывания 7, усилители считывания 8, дололнительный селектирующий блок 9, коммутатор

10, блок .сравнения кодов 11, регистр числа записи 12, шины адреса 13, шины управления

14, шины 15 числа.

Запоминающее устройство работает следующим образом.

По шинам адреса 13 в регистр адреса считывания селектирующего блока 2 заносится iso адреса .первой ячейки, из которой необходимо выбрать информацию, а в блок управления 4 по шинам управления 14 поступает синхроимпульс «Пуск запоминающего 4О устройства». В дешифраторе адреса происходит раздельная дешифрация кодов координатных проводов Х и координатных проводов У. Адресные входы матрицы выборки считывания селектирующего блока 2 и адрес45 ные входы считывания коммутатора 10, î Ipeделяющие выбранную ячейку, окажутся,выбранными. Блок управления 4 возбуждает формирователи 8 тока считывания и пол ный ток считывания поступает в числовой провод, который выбран матрицей выборки считывания селектирующего блока 2.

При первом обращении к запоминающему устройству координатные провода Х, пронизывающие запоминающие элементы первой 55 ячейки и пересекающие первый .выбранный число|вой провод, окажутся подсоединенными коммутатором 10 к входам усилителей считывания 8, считанные сигналы возбудят усилители 8 и в регистр:числа считывания 7 посту- 60 лит считанная информация. По шинам 15 числа информация выводится из запоминающего устройства. Кроме того, считанная информация поступает и в ретистр числа записи 12 для регенерации в,первую ячейку памяти. Адрес первой ячейки .передается и", регистра числа считывания селектпоующего !

o. 0 2 в регистр чис 73 32IIHQH допо 1HHTB Ib с;о селектнрующего блока 9, и одновремен..о з регистр адреса считывания селектп-ующе-,о олока 2 по шинa» адреса 13 зано"ится адвес второй ячейки, из которой необходимо выбрать информацию.

Снова, .<ак и прп первом обра енин ло шинам управления 14 поступает синхроимпульс «Пуск запоминающего устройства» и в числовой провод второй ячейки поступает полный ток считывания, от .которого переключатся запоминающие элементы на этом числовом проводе.

Одновременно дополнительчый селектпрующий блок выберет первый числовой провод и полуток записи поступит от возбужденных формирователей тока записи 5 через селектирующий блок 9 в первый числовой провод в обратном направлении по сравнению с первым ооращением к запоминающему устройству. Полуток записи еще не переключит запоминающие элементы и поэтому по координатным проводам Х или У пронизывающие .запоминающие элементы первого числового провода также подаются полутоки записи информационной единицы. При этом регистр числа записи 12 возбуждает только формирователи тока записи, соответствующие газрядам наколителя 1, в которые необходимо записать (регенерировать) информационную едичицу.

Блок сравнения, кодов 11 сравнивает части адресных кодов, определяющие координатные провода Х первой и второй ячеек и в случае их эквивалентности переключает коммутатор 10 на координатные провода У.

Коммутатор 10 подключает координатные провода У, п ронизывающие запоминающие элементы второй ячейки, к входам усилителей считывания 8, а координатные провода

У, пронизывающие запоминающие элементы первой ячейки, — к выходам формирователей разрядного то:<а записи б. При этом информация из второй ячейки поступает через усилитель считывания 8 .в регистр числа считывания 7, а в координатные провода У, пронизывающие запоминающие элементы первой ячейки, поступят полутоки записи и произойдет регенерация информации в первую ячейку. Запись новой информации в ячейку памяти осуществляется в два цикла: в первом цикле выполняется считывание из заданной ячейки с лотерей информации и занесение .но вой в регистр числа записи .12 II0,входным шинам числа 15, во втором цикле произойдет зались новой информации в ячейку и считывание информации со следующей,,как описа но выше, По сравнению с исполнением запоминающих устройств по системам 2Д, 2 / Д и ЗД предлагаемое решение повышает быстродействие запоминающих устройств, выполненных

536524 на магнитных элементах, в д ва раза, а если учесть, что быстродейст|вие электронно-вычислительных машин, как правило, определяется быстродействием ЗУ, то предлагаемое реше,ние приведет к значительному повышению быстродействия ЭВМ в целом.

Формула изобретения

Запоминающее устройство, содержащее

HBIKoïèòåëü, первый вход которого подключе-. к первому выходу селекти рующего блока, одни входы которого соединены с шинами адреса, другие входы селектирующего блока подсоединены к выходам формирователей тока считывания, входы которых соединены с перовым выходом блока управления, второй выход, которого, подключен ко входам формирователей числового тока записи, третий вb.хоа блока управления соединен с одними входами формирователей разрядного тока записи, регистр числа считывания, входы которого подключены к выходам усилителей считывания, шины управления, соединенные со Вхо дами блока управления, шины числа, соединенные с выходами регистра числа считывания, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены дополнительный селвктирующий блок, коммутатор, блок сравнения кодов и регистр числа записи, входы которого под ,ключены к шинам числа, выходы регистра числа записи соединены с другими входами формирователей разрядного така записи, выходы которых подсоединены к первым входам коммутатора, вторые и третьи входы которого соединены со вторыми и первыми выходами селектирующего и дополнительного селектпрующего блоков соответственно, четвертые входы коммутатора подсоединены к выходам блока сравнения, кодов, пятые входы коммутатора соединены с выходами накопителя, вторые входы которого подключены к од:-гим из выходов коммутатора, дру -ие выходы которого соединены со входами усилителей считывания, третьи входы накопителя под16 ключены ко вторым выходам дополнительного селектирующего блока, одни из входов которого соединены с выходами формирователей числового тока записи, другие входы дополнительного селектирующего блока под20 соединены к третьим выходам селектирующего блока, четвертый выход селектирующего блока и третий,выход дополнительного селектирующего блока соединены со входами блока сравнения кодов.

Источники информации, принятые во внимание при экспертизе изобретения:

1. 1 атцан Г. «Вычислительные машины системы 370», М„«Мир», 1974 г., стр. 23.

ЗО 2. 1 райзер Л. П. «Устройство для хранения дискретной информации», Л., «Энергия», 1969 г., стр. 123.

536524

Составитель А. Воронин

Тех ред Е. Подурушина

Редактор Е. Гончар

Корректор И. Симкина

Тип. Харьк. фил. пред. «Патент»

Заказ 1143/1736 Изд. № 323 Тираж 723 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Я-35, Раушская наб., д. 4/5

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к железнодорожному транспорту и касается фрикционных поглощающих аппаратов автосцепного устройства

Изобретение относится к железнодорожному транспорту и может быть использовано в центральном или буксовом подвешивании тележек грузовых вагонов

Изобретение относится к машиностроению и предназначено для защиты объекта от действия вибрации и ударов

Изобретение относится к материалам, предназначенным для снижения шума, и может быть использовано для снижения шума, излучаемого вибрирующими тонколистовыми металлическими структурами типа панелей кузова легкового автомобиля, панелей кабин других наземных транспортных средств, корпусов установок бытовой техники (холодильников, стиральных машин, пылесосов и т.п.)

Изобретение относится к листовым пружинам со средствами для изменения характеристики пружины

Изобретение относится к железнодорожным транспортным средствам, в частности к фрикционным поглощающим аппаратам автосцепки

Изобретение относится к области транспортного машиностроения, в частности к фрикционным демпферам

Изобретение относится к технике защиты людей и оборудования от вредного воздействия вибрации и ударов
Наверх