Устройство для повышения достоверности дискретной информации

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВЙДЕТЕЛЬСТВУ п 588645

Союз Советских

Социалистических

Республик (б1) Дополнительное к авт. свид-ву (22) Заявлено 07.01,75 (21) 2095910/18-09 с присоединением заявки № (23) Приоритет (43) Опубликовано 15.01.78. Бюллетень ¹ 2 (45) Дата опубликования описания 20.01.78 (51) М. Кл.- Н 04L 1/10

Государственный комитет

Совета Министров СССР по делам изобретений (53) УДК 621.394.14 (088.8) и открытий (72) Авторы изобретения

В. П. Афанасьев и В. Е. Худяков (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПОВЫШЕНИЯ ДОСТОВЕРНОСТИ

ДИСКРЕТНОЙ ИНФОРМАЦИИ

Изобретение относится к технике передачи да н ных и может использоваться в системах однонаправленной передачи дискретной информации.

Известно устройстВО для повышения достове рности дискретной информации, содержащее объединенные по входу, приемник сигнала «Фаза», блок декодирования и прогмежуточный Бакопитель, элемент ИЛИ,,к одному входу которого подключен выход датчика сигнала «Фаза», а,к другому входу — выход датчика и нформации через кодирующий блок, п ричем выход промежуточного, накопителя подключен к одному из входов блока мажорита р ного сложения, к другому входу которого подключении выход первого блока памяти, а также второй блок памяти (1). Однако известное устройство не позволяет с достаточной точностью обнаруживать ошибочно приня тую дискретную информацию.

Цель изобретения — повышение вероятности об|наружения ошибочно принятой дискретной информации, Для этого .в устройство для ао вышения достоверности дискретной информации введены счетчик, .регистр сдвига, блок управления передачей, блок управления приемом, первый, второй и третий ключи, выход ной накопитель, дополнительные блок памяти;и блок декод и ро вания, блок сравнения и коммутатор «Передача — прием», при этом выходы счетчика непосредственно и через,регистр сдвига подключены к соответствующим входам блока управления передачей и блока управления приемом, к другим входам которого подключены соответственно выходы приемника сигнала «Фаза» и блока, сравнения, к входам которого подключен выход блока декоди рова ния,непосредственно и через IIQследовательно соединенные первый ключ и

10 дополнительный блок памяти. Выход променсуточного,накопителя подключен .к одному входу выход ного накопителя непосредственно, через коммутатор «Передача — прием» вЂ” к другому входу выходного .накопителя, к дополнительному входу блока мажоритарного сложения, выход которого непосредственно и через дополнительный блок декодирования подключен к соответствующим входам выходного накопителя, и и соответствующим вхо20 дам элемента ИЛИ, счетчика и третьего ключа, выходы которого подключены к входам второго блока памяти, соединенного с коммутатором «Передача — прием», а через второй ключ — ко .входам первого блока памяти.

25 Кроме того, выход блока управления передачей подключен к соответствующим входам датчика информации, элемента ИЛИ и коммутатора «Передача — прием», выход блока управления приемом — к соответствующим

30 входам выходного накопителя, первого ивто58864.5 рого ключа и коммутатора «Передача — прием», а,выход коди рующего блока — .к соответствующему входу. коммутатора «Пе редача — прием».

На чертеже изображена 1структурная электрическая схема предложенного устройства.

Устройство содержит объединенные по входу прием пик 1 сигнала «Фаза», блок 2 декоди рования m промежуточный накопитель 3, элемент ИЛИ 4, к одному, входу которого подключен выход датчика 5 сигнала «Фаза», а к другому .входу — выход датчика 6 информации через кодирующий блок 7, причем выход промежуточного накопителя 3 подключен к одному из входов блока 8 мажоритарного сложения, к другому входу которого подключен выход первого блока 9 памяти, а также второй блок 10 памяти, счетчик 11, ipeгистр 12 сдвига, блок 13 управления передачей, блок 14 управления приемом, первый ключ 15, второй ключ 16, третий ключ 17, IBbI" ходной накопитель 18, дополнительный блок

19 памяти, дополнительный блок 20 декодирования, блок 21 сравнения и,коммутатор 22

«Передача — прием». Выходы счетчика 11 непосредственно и через регистр 12 сдвига подключены к соответствующим .входам блока 13 управления передачей и блока 14 управления приемом, к другим входам которого подключены соответственно выходы приемника 1 сигнала «Фаза» и блока 21 сра в нения, к )Входам которого подключен выход блока 2 декодирования непосредственно и через последовательно соединенные первый ключ 15 и дополнительный блок 19 памяти. Выход промежуточного накопителя 3 подключен к одному входу выходного накопителя 18 непосредственно, а через коммутатор 22 «Передача— прием» вЂ” к другому входу выход ного накопителя 18, к дополнительному входу блока 8 мажоритарного сложения, выход которого непосредстве нно и через дополнительный блок

20 декодирования подключен к соответствующим входам выходного накопителя 18, и к соответствующим, входам элемента ИЛИ 4, счетчика 11 и третьего ключа 17, выходы Которого подключены к входам второго блока памяти, соединенного с коммутатором «Передача — прием», а через второй ключ,16 — к входам первого блока 9 памяти. Кроме того, выход блока 13 управления передачей подключен к соответствующим входам датчика 6 и нформации, элемента ИЛИ 4 и коммутатора

22 «Передача — прием», выход блока 14 управления приемом — к соответствующим входам выходного накопителя 18,,первого ключа

15, второго кл1юча 16 и коммутатора 22 «Передача — прием», а выход кодирующего блока

7 — к соответствующему,входу коммутатора

«Передача — прием».

Устройство работает следующим образом.

Для начала передачи, нажимают кнопку

«Пуск» и сигналом с выхода блока. 13 управления передачей запускается датчик 5 сигнала «Фаза», который через элемент ИЛИ 4 вы5

65 дает на выход устройства последовательность из и элементов, предназначенную для осуществления фазирования неприемной части по импульсу и по циклу. После передачи фазирующей команды сигналом с выхода блока упра вления передачей на,время, равное длительности l циклов, разрешается запуск датчика информации и через коммутатор «Передача — прием» запускается счетчик и открывается третий ключ. При этом к .каждым к двоичным символам, выдаваемым с выхода датчика информации, в кодирующем блоке добавляется (и — к) -проверочных символа;

l комбинаций (n, к) кода выдаются на выход устройства через элемент ИЛИ и одновременно через коммутатор «Передача — прием» и отирытый третий ключ записываются,во второй блок памяти.

После того, как счетчик 11 отсчитает 1 цикло в, сигнал с выхода регистра 12 сдвига через блок 13 управления передачей снова на один цикл запускает датчик 5 сигнала

«Фаза» и зак|рывает третий ключ 17, затем сигналом с выхода блока управления запускается счетчик 11, íà l циклов открывается третий ключ 17 и Ln-элементных комбинаций с выхода второго блока 10,памяти вновь вы даются .на выход устройства через элемент

ИЛИ 4 и одновременно записываются во второй блок памяти. Сигнал с выхода блошка 13 управления передачей при первой передаче l комбинаций разрешает их выдачу íà выход устройства через элемент ИЛИ 4 с выхода датчика 6 информации, при повторных передачах — с,выхода второго блока 10 памяти.

По окончании второго цикла работы счетчика 11 в третий раз сначала осуществляется за пуск датчика сигнала «Фаза», затем счетчика и вновь разрешается выдача на выход устройства сначала фа зимующей команды, затем ln-элементарных комбинаций с выхода второго блока 10 памяти, при этом третий ключ 17 закрыт и при третьей передаче комбинаций во второй блок 10 памяти они не записываю.тся, Таким образом, на выход устройства т ри раза подряд выдается блок из (1+1)-комбинаций, первая из которых является фазирующей командой. В .дальнейшем работа устройства в;режиме «Передача» осуществляется а налогично, за исключением того, что для первой передачи, последующего блока из (L+1) -комбинации нет необходимости вновь нажимать кнопку «Пуск» вЂ” запуск передающей части будет осуществляться сигналом с выхода блока управления передачей 13.

В режиме «Прием» информация с выхода устройства поэлементно поступает на входы промежуточного накопителя 3, блока 2 декоди рования и прием ника 1 сигнала «Фа за».

После приема фазирующей команды сигналом с выхода приемника сигнала «Фаза» через блок 14 упра вле ния приемом, коммутатор

22 «Передача — прием» запускается, счетчик

11 и открывается третий ключ 17, сигналом 588945

65 с выхода блока 14 управления приемом открывается первый ключ 15. Таким образом, разрешается зались информации с выхода п ромежуточного,накопителя 3 на вход второго блока 10 памяти и запись сипнала с выхода блока 2,декодирования на вход допол нительного блока 19 памяти. После приема

1-комбинаций,в каждом ряду второго блока

10 памяти будет записана соответствующая и-элементная комбинация, а в каждом ipasряде дополнительного блока 19 памяти — с ошибкой (записана «1») или без ошибки (записан «О») эта комбинация была принята.

П|ри повторном приеме блока из (1+1)-комбинации вновь запускается счетчик 11, причем в случае неприема фазирующей команды из-за искажений, вносимых помехами в канале связи, сигнал для запуска счетчика 11 формируется в блоке 14 управления приемом за счет сигнала с выхода регистра 12 сдвига, При по вто рном приеме 1-комбинаций в блоке 21 сравнения происходит сравнение признака, соответствующего принятой комбинации, ic признаком,,соответствующим приему этой комбинации первый,раз и заIIHcBH)HbIM B определенном .разряде дополнительного блока

19 памяти. После повторного приема каждой комбинации на выходе блока 21 сравнения возможен один из четырех сигналов:

ОΠ— комбинация принята без ошибки оба раза;

11 — комбинация лринята с ошибкой оба ,раза;

01 — комбинация принята без ошибки при первом приеме и с ошибкой при втором;

10 — комбинация принята с ошибкой при первом л риеме и без ошибки при втором.

При появлении первого и третьего,сигналов ключи 17, 16, 15 закрыты и соответствующая,комбинация стирается на выходе промежуточного |накопителя 3. При появлении второго сигнала сигналом с выхода блока управления приемом открывается второй ключ 16 и нри нятая комбинация записывается в соответствующий ряд первого блока 9 памяти. При появлении четвертого cHIlHBJIB сигналом с выхода блока управления приемом открываются,первый и третий ключи

15, 17, лри нятая комбинация записывается в соответствующий ряд,второго блока памяти

10 вместо .комбинации, записанной там при первом приеме., а в соответствующем разряде дополнительного блока 19 памяти сти рается признак «1».

При третьем приеме блока из (1+1)-комбинаций сигналом с выхода блока 14 управления приемом вновь запускается счетчик 11 аналогично его запуску при втором приеме блока. При этом в блоке 21 сравнения сравнивается признак принятой:комбинации с соответствующим признаком, записанном,в дополяитель|ном блоке 19 памяти. После. третьего приема каждой комбинации,на выходе

45 блока сравнения возможен один из четырех сигналов:

00 — комбинация принята без ошибки в третий раз и без ошибки в первый или второй раз (или оба раза);

01 — комбинация при нята с ошибкой в третий,раз и без ошибки в первый или второй раз (или оба раза);

10 — комбинация принята без ошибки в третий раз и с ошибкой и первый, и

1второй ipaa;

11 — комбинация п ринята с ошибкой все три раза.

П ри появлении первого и второго сигналов сигналом с выхода блока управления приемом разрешается запись соответствующей комбинации на вход выходного накопителя

18 с выхода второго блока 10 памяти, при появлении третьего сигнала — непосредственно с выхода промежуточного накопителя 3.

Во всех трех случаях k-информационных элемента комбинации, записанной в выходной накопитель 18, выдаются на выход приемной части.

При появлении четвертого сигнала разрешается запись,на входы выходного накопителя 18 и дополнительного блока 20 декодирования с выхода блока 8 мажоритарного сложения комбинации, сформированной путем поэлементного мажоритарного сложения комбинаций, принятых первый раз (с выхода блока 10 памяти), второй раз (с выхода блока 9 памяти) и третий раз (с выхода промежуточного накопителя 3). При обнаружении ошибки во вновь сформированной комбинации сигналом с выхода дополнительного блока 20 декодирования эта комбинация стирается на выходе выходного накопителя 18, при отсутствии ошибки — выдается на выход приемной части, Таким образом, предложенное устройство позволяет осуществить автоматизацию п роцесса исправления ошибок при однонаправленной передаче информации с одновременным увеличением скорости лередачи информации и степени повышения достоверности.

Формула изобретения

Устройство для повышения достоверности дискретной информации, содержащее объединенные по .входу приемник сигнала «Фаза», блок декодирования и промежуточный накопитель, элемент ИЛИ, .к одному, входу которого подключен |выход датчика сигнала «Фаза», а к другому входу —,выход датчика информации через кодирующий блок, причем выход промежуточного накопителя подключен к одному из входов блока мажоритарногз сложения, к другому входу которого подключен выход первого блока памяти, а также второй блок памяти, о т л и ч а ю щ е е с я тем, что, с целью повышения вероятности обнаружения ошибочно принятой дискретной и нформации, введены счетчик, регистр сдвига, блок

588645

Вь

Составитель Е. Погиблова

Техред Н. Рыбкина

Корректор Е. Мохова

Редактор Н. Коган

Заказ 2916/1 Изд. № 113 Тираж 818 Подписное

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 5К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 уп ра вления передачей, блок управления п риемом, первый, второй и третий ключи, выходной накопитель, дополнительные блок памяти и блок декодирова ния, блок сравнения и коммутатор «Передача — прием», п ри этом выходы счетчика, непосредственно и через ре.гистр сдвига подключены к соответствующим входам блока управления передачей и блока управления приемом, к другим входам которого подключены соответственно выходы прием ника сигнала «Фаза» и блока сравнения, к входам которого,подключен выход блока декодиро вания,непосредственно и через последовательно соединенные первый ключ и допол нителыный блок памяти,,выход промежуточного накопителя подключен к одному входу выход ного накопителя непосредственно, через .коммутатор «Передача — прием» вЂ” к другому входу выход ного,накопителя, к дополнительному входу блока мажоритарного сложения, выход которото непос редс вен но и че рез дополнительный блок декодирования подключен к,соответствующим входам выходного на копителя, и к соответствующим входам элемента ИЛИ, счетчика и третьего ключа, .выходы, которого подключены к входам второго блока .памяти, соединенного с комм утатором «Передача — прием», а через второй ключ — к входам пе рвого блока памяти, кроме того, выход блока управления передачей подключен:к соответствующи м входам датчика информации, элемента ИЛИ и;ко м10 мутатора «Передача — прием», выход блока уп ра вления .приемом — к соответствующим входам выходното накопителя, первого и второго,ключей, и коммутатора «Передача— прием», а выход кодирующего блока — к соГ5 ответствующему входу коммутатора «Передача — прием».

Источники информации, принятые во внимание при экспертизе

1. Иванов И. и др. Повышение достоверности информации. «Техника и вооружение» № 8, 1968.

Устройство для повышения достоверности дискретной информации Устройство для повышения достоверности дискретной информации Устройство для повышения достоверности дискретной информации Устройство для повышения достоверности дискретной информации 

 

Похожие патенты:

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к области техники связи и может быть использовано для декодирования помехоустойчивых каскадных кодов в аппаратуре помехоустойчивой связи

Изобретение относится к технике связи и может использоваться в системах передачи дискретной информации

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью
Наверх