Устройство для контроля логических узлов

 

О и Й с ФЙ -и- е

Cosos Советских

Соаииаяыстыческых

Ресет обвык (l) 612247

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ба) Дополнительное к авт. Свид-ву»»469971 (22) Заявлено 130276(2а) 2317951/18-24 с присоединением заявки РЙ (23) Приоритет (43) Опубликовано 250678.Бюллетень J4 23

Я (51) М. Кл.

Cq 06 P 11/04

Га;адиратиаииы1 иевитат

Сааата Миииатрае СССР еа риив иаеератаии! и етирытий (53) УДК 681. 17 (088.8) (45) Дата опубликования описания 260578 (72) в-орьт изобретения

A В. Карлов, В. В. Митрофанов, A. Д. Бакакин, A И. Бабаев, Н. A. Штыканов, В. И. Дорохин, й. К. Лексиков, Е. E. Емнов и В. Д, Булатов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ЛОГИЧЕСКИХ УЗЛОВ

Изобретение относится K автоматике и вычислительной технике, в частности к устройствам для контроля сложных объектов проверки, и может быть использовано в радиоэлектронной и прн- 5 боростроительной промышленности.

В основном авт.св. »и 469971 описано устройство для контроля логических узлов, содержащее блок оперативной памяти, адресный коммутатор, блок Ю управления, вклкчающий в себя блок задания порядка следования и блок задания времени, блок генерации стимулирующих воздействий, состоящий иэ блока формирования кодовых комбинаций, »5 генератора чисел и блока преобразования код-аналог, блок коммутации стимулирующих воздействий, блок выявления неисправностей, блок памяти неисправностей, блок анализа неисправностей и ®» логической обработки, состоящий из блока анализа неисправностей и принятия решений, регистров подпрограмм, сбоев, цикла и возврата.

Это устройство имеет повышенную точность и полноту контроля логических параметров объектов проверки, но при этом оно имеет ограниченную точность диагностики объекта проверки иэ-за отсутствия аналогового стимулирования ь дельных элементоВ и участков схемы и амплитудно-временной диагностики объекта проверки, что сужает диагностические воэможности устройства, затрудняет локализацию неисправностей, и сужает область его применения.

Целью изобретения является расширение области применения устройства.

Достигается это тем, что устройство содержит распределитель диагностических признаков, коммутатор аналоговых сигналов, генератор аналогового стимулнрования, блок преобраэова,нтя, блок амплитудно-временной диагностики, блок формирования эталонных параметров .и блок регистрации, причем входы стн" мулирования объекта проверки коммутатора аналоговых сигналов подключены непосредственно и через генератор аналогового стимулирования к соответствующим выходам блока генерации стимулирующих воздействий, управляющий вход коммутатора аналоговых сигналов соединен с первым выходом распределителя диагностических признаков, а выход — с первым аналоговым входом блока преобразования, второй аналого" вый вход которого подключен через блок формирования эталонных параметров к выходу блока генерации стнмули612247

Рующих воздействий, входы управления блока преобра зования соединены с соОтветствующим выходом блока генерации стимулирующих воздействий и с вторым выходом распределителя диагностических признаков, третий выход которого подключен к входу блока генерации сти— мулирующих воздействий; выходы блока преобразования соединены с измерительными входами блока амплитудно-временной диагностики, вход эталонных сигналов которого подключен к ссответ- ц ствующему выходу блока генерации стимулирующих воздействий, управляющий вход — к выходу блока оперативной памяти, первый информационный выход— к соответствующему входу блока анали- дб эа неисправностей и логической обработки, второй информационный выход— к первому входу блока регистрации, второй и третий выходы которого соединены соответственно с вьиодами блока оперативной памяти и блока выявления неисправностей, вход распределителя диагностических признаков подключен к выходу блока оперативной памяти1 генератор аналогового стимулирования содержит блоки формирования импульсных г раметров, формирования серии импульсов, цифроугравляемой трансформации и модуляции, причем входы блока модуляции соединены с выходами блоков формирования импульсных Ж параметров и серии импульсов, а блок амплитудно-временной диагности" ки содержит опорный генератор, нульорган, реверсивный двоичный счетчик и анализатор, причем вхсды реверсивного двоичного счетчика соединены с выходами опорного генератора и нульоргана, а выход — с входом анализатоPal, На чертеже дана структурная схема 40 предлагаемого устройства.

Устройство для контроля логических узлов содержит блок 1 оперативной памяти, соединенный., непосредственно с адресным коммутатором 2 и подключенный через последовательно соединенные блок управления 3, состоящий иэ блоков задания порядка следования .4 и времени 5 и блок 6 генерации стимулирующих воздействий, состоящий из блока 7 формирования кодовых комбинаций, генератора чисел 8 и блока 9 преобразования код-аналог, подключенного к блоку 10 коммутации стимулирующих воздействий, блок 11 выявления неисправностей, соединенный через блок 12 памяти неисправностей и непосредственно с блоком 13 анали» эа неисправностей и логической отработки, который состоит из блока 14 анализа неисправностей и принятия ре 60 шений и регистров подпрограмм 15, сбоев 16, цикла 17 и возврата 18, и который подключен к адресному камчутатору 2, распрецелитель 19 диагнос-. тических признаков, коммутатор 20 65 аналоговых сигналов, генератор 21 аналогового стимулирования, состоящий из блок ов Формиров ан и я импульс,:.ых параметров, Формирования серии импульсов 23, модуляции 24 и цифроуправляемой трансформации 25, блок преобразования 26, блок 27 амплитудно-временной диагностики, состоящей из опорного генератора 28, нуль-органа 29, реверсивного двоичного счетчика 30 и анализатора 31, блок 32 формирования эталонных параметров и блок регистрации 33, причем входы стимулирования объекта проверки коммутатора 20 аналоговых сигналов подключены непосредственно и через генератор 21 аналогового стимулирования к соответствующим выходам блока 6 генерации стимулирующих воздействий, управляющий вход коммутатора 20 аналоговых сигналов соединен с первым выходом распределителя 19 диагностических признаков, а выход — с первым аналоговым входом блока преобразования 26, второй аналоговый вход которого подключен через блок 32 формирования эталонных параметров к выходу блока генерации стимулирующих воздействий б, входы управления блока преобразования 26 соединены с соответствующим выходом блока 6 генерации стимулирующих воздействий и с вторым выходом распределителя 19 диагностических признаков, третий выход которого подключен к входу блока б генерации

còaMóëaðóþöèõ воздействий, выходы блока преобразования 26 соединены с измерительными входами блока 27 амплитудно-временной диагностики вход эталонных сигналов которого подклюген чен к соответствующему выходу блок а енерации стимулирукнцих воздействий, управляющий вход — к выходу блока 1 оперативной памяти, первый информационный выход — к соответствующ

ВХ ющему оду блока 13 анализа Неисправностей ма и логической обработки второй инфорациоиный выход - и первому входу

Ф блока регистрации 33, второй и третий нос в входы которого соединены соответстве но с выходами блока оперативной памяти 1 и блока ll выявления неисправностей, вход распределителя 19 диагностических признаков подключен к выходу блока 1 оперативной памяти, входы блока модуляции 24 соединены с выходами блоков формирования импульсных параметров 22 и серии импульсов 23 вх

30 с оды реверсивного двоичного счетчик оедииены с выходамИ опорного геа нератора 28 и нуль-органа 29, а выход— с входом анализатора 31.

Устройство для контроля логических узлов работает следующим образом, 1 енератор чисел 8 по командам блока управления 3 и в соответствии с про-, граммой вырабатывает различные серии кодовых комбинаций и через блок 10

63 2247

Составитель A. Карлов

Техред 3. Фанта

Корректор С. !Мекмар

Редактор Е. Гончар

Эакаэ 3462/43 Тираж 826 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов 

 

Похожие патенты:

Изобретение относится к способу работы компьютерной системы и к дублирующей системе

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных вычислительных систем для реализации алгоритмов, допускающих распараллеливание на уровне команд

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области техники связи и может быть использовано в системах передачи данных, системах телеизмерения и телеуправления

Изобретение относится к средству памяти, содержащему по меньшей мере один набор данных в области памяти

Изобретение относится к кольцевой памяти

Изобретение относится к области телемеханики, автоматики и вычислительной техники

Изобретение относится к области телемеханики, автоматики и вычислительной техники, а именно к устройствам хранения и передачи информации повышенной достоверности функционирования

Изобретение относится к способу выполнения компьютерной программы в вычислительном устройстве, прежде всего микропроцессоре
Наверх