Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сеюз Севетсиик

Социалистически к

Республик нп63681 3 (63) Дополнительное к авт. свид-ву (22) Заявлено 270176 (2l).2325063/18-09 (53) N. Кл. с присоединением заявки,%

Н 04 L 3/02

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (23) Приоритет (43) Опубликовано.052228. Бюллетень pk 45 (45) Дата опубликования описания 05.1278 (53) УДК б21. 394.14 (088.8) (72) Автор изобретения

В. И. Бакулин (7!) Заявитель (54) .УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНОГО

СИГНАЛА В ИОДУЛИРОВАННЫЙ ПСЕВДОПЯТЕРИЧНЫЙ

СИГНАЛ

Изобретение относится к технике связи

Цель изобретения — снижение влияния остаточных напряжейий на формирование выходного сигнала.

Для этого в устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал, содержащее последовательно соединенные входной сумматор по модулю два, первый сдвигающий регистр, выход которого подключен к первому входу первого элемента И и через первый элемент НЕ к первому входу второго элемента И, и второй сдвигающий регистр, выход которого подключен к одному .из входов третьего элемента

И и второго элемента НЕ и через последовательно соединенные входной сумматор по модулю два и третий элемент НЕ к первому входу четвертого элемента И, последовательно свединенные четвертый элемент HE и пятый элемент И, а также выходной сумматор, причем на управляющий вход шестого элемента И и четвертого элемента НЕ подан прямоугольный сигнал несущей частоты, введены дополнительный элемент НЕ и элемент

ИЛИ-НЕ, при этом информационный вход входного сумматора по модулю два подключен к входу дополнительного злеИзвестно устройство для преобразования двоичного сигнала в модули- о рованный псевдопятеричный сигнал, содержащее последовательно соединен-. ные входной сумматор по модулю два, первый сдвигающий регистр, выход которого подключен к первому входу Ы первого элемента И и через первый элемент НЕ к первому входу второго элемента И, второй сдвигающий регистр, выход которого подключен к одному из входов третьего элемента

И и второго элемента НЕ и через последовательно соединенные входной сумматор по модулю два и третий элемент НЕ к первому входу четвертого элемента И, последовательно соединен- @ ные четвертый элемент НЕ и пятый элемент И, а также выходной сумматор, причем на управляющий вход шестого элемента И и четвертого элемента НЕ подан прямоугольный сипнал несущей частоты (1) .

Однако в известном устройстве остаточные напряжения влияют на формирование выходного сигнала.

30 (Научно-производственное объединение энергия

Главатомэнерго

6366811 мента НЕ и ко второму входу первого и второго элементов И, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ, а выходы первого и второго элементов И подключены к соответствующим входам выходного сумматора.

Между выходами входного сумматора по модулю два и первого элемента HE включен третий элемент И, выход которого подключен к входу пятого элемента И и к одному из входов элемента ИЛИ-НЕ. Между выходами первого сдвигающего регистра и второго элемента НЕ включен четвертый элемент

И, выход которого подключен к входу шестого элемента И и к другому l5 входу элемента ИЛИ-НЕ, причем выходы пятого и шестого элементов И, выход дополнительного элемента НЕ и выход элемента ИЛИ-НЕ подключены к соответствующим входам выходного сум- 20 матора.

На чертеже приведена функциональная схема устройства.

Устройство для преобразования двоичного сигнала в модулированный 25 псевдопятеричный сигнал содержит: последовательно соединенные входной сумматор 1 по модулю два, первый сдвигающий регистр 2, выход которого подключен к первому входу первого элемента И 3 и через первый элемент

НЕ 4 к первому входу второго элемента

И 5; второй сдвигающий регистр б, выход которого подключен к одному из входов третьего элемента И 7 и второго элемента HE 8 и через последовательно соединенные входной сумматор 1 по модулю два и третий элемент

НЕ 9 к первому входу четвертого элемента И 10; последовательно соеди- 40 ненные четвертый элемент HE ll и пятый элемент И 12, а также выходной сумматор 13, шестой элемент И 14, дополнительный элемент НЕ 15 и элемент ИЛИ-НЕ 16

Информационный вход входного сумматора 1 по модулю два подключен к входу дополнительного элемента НЕ 15 и ко второму входу первого и второго элементов И 3 и 5, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ

ll, а выходы первого и второго элеМеНТоВ И 3 и 5 подключены к соответствующим входам выходного сумматора

13. Между выходами входного сумматора 1 по модулю два и первого элемента НЕ 4 включен третий элемент И 7, выход которого подключен к входу пятого элемента И 12 и к одному из входов элемента ИЛИ-НЕ 16, а между 60 выходами первого сдвигающего регистра 2 и второго элемента НЕ 8 включен четвертый элемент И 10, выход которого подключен к входу шестого элемента И 14 и к другому входу элемента

ИЛИ-НЕ 16. При этом выходы пятого и шестого элементов И 12 и 14, выход дополнительного элемента НЕ 15 и выход элемента ИЛИ-НЕ 16 подключены к соответствующим входам выходного сумматора 13. На управляющий вход шестого элемента И 14 и четвертого элемента

HE 11 подан прямоугольный сигнал несущей частоты.

Выходной сумматор 13 содержит две диодно-резисторные цепи 17 и 18, состоящие из диодов 19, 20, 21 и 22, 23, 24 и резисторов 25 и 26, резисторы

27, 28, 29 и разделительные конденсаторы 30, 31.

Устройство работает следующим образом. Исходная информация в виде двоичной последовательности однополярных импульсов поступает от источника двоичного сигнала на вход сумматора

1 по модулю два, где она складывается с последовательно задержанной относительно входной на требуемое число тактов сдвигающими регистрами 2 и б на одинаковое число тактов задержки.

Устройство осуществляет псевдопятеричное кодирование {нестатическое преобразование) входной информации и модуляцию при помощи прямоугольного сигнала несущей частоты, причем функции псевдопятеричного кодопреобразователя и модулятора в нем совмещены.

На выходе устройства образуется модулированный сигнал с пятью уровнями.

С учетом правила псевдопятеричного кодирования, гласящего: сигнал с выхода сумматора 1 по модулю два и с выхода сдвигающего регистра

6 умножается на -1, а сигнал с выхода сдвигающего регистра 2 умножается на +2,заданный уровень модулированного сигнала имеет место при определенном совпадении двоичных символов в соответствующих точках устройства.

Необходимое соотношение символов заданному уровню приведено в таблице.

Заовпадение двоичных символов в точках устройства данный уровень

Выход сдвигающего регистра б ход Выход сумматора по модулю два 1

Выход сдвигающего регистра 2

1 1 0

0 . 1 1

0

636811

С учетом правил соответствия уровней сигнала двоичным символам элементы И 3, 5, 7, 10, 12 и 14 определяют интервалы времени, соответствующие длительностям действия уровней

11 и 2, и осуществляют заполнение этих сигналов прямоугольным сигналом несущей частоты, кратной скорости синхронной передачи данных, С помощью элемента НЕ 15 и элемента ИЛИ-НЕ 16 формируется нулевой уровень сигнала.

Для определения интервалов действия уровней +2 сигнала входы элемента l0

И 10 соединены через элементы, -tE 8 и

9 с выходами сумматора по модулю два

1 и сдвигающего регистра 6 и непосредственно с выходом сдвигающего регистра 2. Для определения интервалов t. действия уровней -2 входы элемента И

7 подключены к выходам сумматора 1 по модулю два и сдвигающего регистра 6, и через элемент НЕ 4 к выходу сдвигающего регистра 2. Полученные с по- 20 мощью элементов И 10 и 7 последовательности импульсов подаются соответственно на одни входы элементов И 14 и

12, на другие входы которых непосредственно и через элемент НЕ 11 подан прямоугольный сигнал несущей частоты.

Элементы И 14 и 12 осуществляют перемножение сигналов, поданных на их входы. Высокому потенциалу на выходах элементов И 10 и 7, определяющему ин- ., тервалы действия уровней +2 сигнала, на выходах элементов И 12 и 14 соответствуют сигналы в виде пачек с прямоугольным заполнением. Высокий потенциал импульсов заполнения этих пачек после прохождения диодов

22 и 23 выделяется на резисторе 26 диодно-резисторной цепи 18, в результате чего на ее выходе в эти интервалы времени имеет место фазоманипулированный сигнал. 4 )

В промежутки времени, когда уровни -2 не должны действовать, на выходах элементов И 10 и 7 и соответственно на выходах элементов И 14 и

12 имеют место сигналы в виде нулевого потенциала. В этом случае на фб выходе элемента ИЛИ-НЕ 16, объединяющего выходы элементов И 10 и 7, наблюдается высокий потенциал, который после ослабления резистором 28 и прохождения диода 24 диодно-резисторной

c)0 цепи 18 выделяется на резисторе 26.

Подбором величины сопротивления резис- тора 28 высокий потенциал, снимаемый с выхода элемента ИЛИ--НЕ 16, устанавливается посредине амплитуды импульсов прямоугольного заполнения пачек, снимаемых с выходов элементов И 12 и

14.

Элементы H 3 и 5 определяют длительность действия уровней 1 1 модулированного сигнала. Наряду с этим элементы И 3 и 5 реализуют функцию модулятора для уровней 1 сигнала. Для 65 этого на третьи входы элементов И 3 и 5 непосредственно и через элемент

НЕ 11 подан прямоугольный сигнал несущей частоты. Тогда в интервалы времени, соответствующие длительности действия уровней ll модулированного сигнала, на выходах элементов И 3 и

5 наблюдаются пачки с прямоугольным заполнением.

Высокий потенциал импульсов заполнения пачек, снимаемых с выходов элементов И 3 и 5, после прохождения диодов 20 и 21, диодно-резисторной цепи 17 и ослабления резистором 29 выделяется на резисторе 25. Фаза сигнала, выделяющегося на резисторе о

25, изменяется на 180 в соответствии с изменением знака уровней +1. Подбором значения сопротивления резистора 29 обеспечивается необходимое соотношение 2:1 амплитуд уровней +2 и +l модулированного сигнала.

В промежутки времени, когда уровни

+1 модулированного сигнала должны отсутствовать, на выходах элементов И

3 и 5 имеют место сигналы в виде нулевого потенциала. В этом случае на выходе элемента НЕ 15, вход которого соединен с входом устройства, наблюдается высокий потенциал. Этот высокий потенциал после ослабления резистором

27 и прохождения диода 19 диодно-резисторной цепи 17 выделяется на резисторе 25. Подбором значения сопротивления резистора 27 высокий потенциал, снимаемый с выхода элемента НЕ 15, устанавливается посредине амплитуды импульсов пачек, соответствующих уровням 11 модулированного сигнала.

Таким образом, на резисторах 25 и

26 диодно-резисторных цепей 17 и 18 создаются сигналы в виде последовательностей, содержащих постоянный потенциал пачки ймпульсов, фаза прямоугольного заполнения которых изменяется на 180 в соответствии с изменением знака уровней, а их амплитуды различаются вдвое.

Устранение постоянного потенциала упомянутых выше последовательностей (привязка к нулевому потенциалу) при помощи разделительных конденсаторов 30 и 31, связывающих выходы диодно-резисторных цепей 17 и 18 с нагрузкой устройства, дает вззможность складывать обэ упомянутые последовательности. В результате на нагрузке выделяется модулированный псевдопятеричный сигнал. При этом двоичные символы 1 входной информации переходят в модулированные уровни +1, а символы 0 — либо в нулевой уровень, либо в модулированные уровни +2.

Для облегчения процесса настройки амплитуд уровней +1 и правильного расположения нулевых уровней модулированного сигнала резисторы 27, 28, 7 6368

29 могут быть выполнены в виде потенциометров-.

8 устройстве устраняется влияние остаточных напряжений на выходе элементов И 3, 5, 12, 14, элемента HE 15 и элемента ИЛЙ-НЕ 16, на формирование спектра модулированного сигнала, так как открыт только один из входных диодов в каждой из диодно-резисторных цепей 17 и 18. .

Формула изобретения 10

Устройство для преобразования дво.ичного сигнала в модулированный псевдопятеричный сигнал, содержащее последовательно соединенные входной аум- 15 матор по модулю два, первый сдвигающий ре IccTpe выход которого подключен к первому входу первого элемента И и через первый элемент НЕ к первому вхо-: ду второго элемента И, и второй 2р сдвигающий регистр, выход. которого подключен к одному из входов третьего элемента И и второго элемента НВ и через последовательно соединенные вход« ной сумматор по.модулю два и третий элемент НЕ к первому входу четвертого элемента И, последовательно соединенные четвертый элемент HE и пятый элемейт И, а также выходной сумматор, причем на управляюЩий. вход шестого элемента И и четвертого элемента НЕ

30 подан прямоугольный сигналнесущей частоты, о т л и ч а ю щ е е с я тем, что, с целью снижения влияния остаточных напряжений на формирование выходного сигнала, введены дополнительный элемент НЕ и элемент ИЛИ-НЕ, прн этом информационный вход входного сумматора по модулю два подключен к входу дополнительного элемента НЕ H к второму входу первого н второго элементов И, к третьему входу которых подключены соответственно вход и выход четвертого элемента НЕ, а выходы первого н второго элементов И подключены к соответствующим входам выходного сумматора, между вйходами входного сумматора по модулю два и первого элемента НЕ включен третий элемент

И, выход которого подключен к входу пятого элемента И и к одному из входов элемента ИЛИ-НЕ, а между выходами первого сдвигающего регистра и второго элемента НЕ включен четвертый элемент И; выход которого подключен к входу. шестого элемента И и к другому входу элемента ИЛИ-НЕ, причем выходы пятого и шестого элементов И, выход дополнительного элеМента НЕ и выход элемента ИЛИ-НЕ подключены:к соответствующим. входам выходного сумматора.

Источники информации, принятые

Во внимание при экспертизе:

f. smler F. Ein DatennIo@em Ыг 24оо the/s

nIit KinseItenbendInodufation. ЗаЫпцЬеИгаццщ. Уорд о ге der ГасМац опт DctenijbertraQ%Nfjf Ь AhQ82n%64In IonI 49, Из 2 4, Aharz 4969.

Ижйг сИеМесЬМасЬе РасИЪеисИе, Band 37, i969, Ме band ЭеиИсЪег ЕйеМ оЪесйпЬег,VOK-Yerfag СМВН,ВеЮЬ,4969,э.224 -ЯЪО.

HHHIIH Заказ 6969/49

Тираж 763 Под исное

Филиал ППП Патент, r.Óærîðîä, ул.Проектная, 4

Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал Устройство для преобразования двоичного сигнала в модулированный псевдопятеричный сигнал 

 

Похожие патенты:
Наверх