Устройство для анализа состояния канала связи

 

О П И < А Н И < 642864

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистимесима

Республик

К АВТОРСКОМУ СВИДВТВЛЬСтВУ (61) Дополнительное к авт. свка-ву— (22) Заявлеио11.06.75 {2т)2142800/18-09 и

{5l) М. Кл

Н 04 Ь 11/08 с присоединением заявки №! (23) Приоритет

Гееуаарстненный квинтет ссср е двлаы нзобрнтеннй н рткритнй

Опубликовано 15.01.79Áþëëåòåèü № 2

Дата опубликования описания 18.0 1.79 (53) УДК 621.За4. . 14(088.8) (72) А вторы изобретения

Я. M. Отчик н B. Н. Слюсарь

Ленинградский институт ядерной физики . им. Б. П. Константинова (7I) Заявитель (54) УСТРОЙСТВО ДЛЯ АНАЛИЗА СОСТОЯНИЯ

КАНАЛА СВЯЗИ

Изобретение относится к техника передачи дискретной информащнн и может быть использовано в устройствах, предназначенных для анализа пригодности канала связи.

Известно устройство для аналт зв сос гояния канала связи, содержашее обнаружитель ошибок, основной реверсивный счетчик, вспомогательный реверсивный счетчик, два множителя, элемент НРН, два делителя и генератор, двв накопителя и пороговый блок 11.

Однако известное устройство отличается громоздкостью схемы и имеет невысокую помехозащищенность.

Целью изобретения является повышение помекоэашишенности и упрошение устройства.

Для этого в устройство для анализа состояния канала связи, содержащее последовательно соединенные блок обнаружения ошибок и первый накопитель и последовательно соединенные второй накопитель и пороговый блок, выход которого подключен к управиякидему входу первого нахопителя, введены зле»менты И и дополнительный пороговый блок, нри этом первый накопитель выпол нен интегральным накопителем, выход которого подключен к входу дополнительного порогового блока, а второй накопитель выполнен дифференциальным накопителем, к входу которого подключен выход блока обнаружения ошибок т9 через элемент И, на другой вход которого подан управляюший сигнал.

На чертеже приведена структурная электрическая схема устройства.

Устройство для анализа состояния канала связи содержит последовательно соединенные блок 1, предназначенный для обнаружения ошибок, первый накопитель 2, последовательно соеди пенные второй накопитель 3 к порого» вый блок 4, выход которого потипзчеи к управлянмиему входу первого накопителя 2, элемент И ", дополнительный пороговый блок 6, при этом первый

642864

ЦНИИПИ Заказ 7782 55 Тираж 7.74 Подписное

Фклчал ППП Патент, г. Ужгород, ул. Проектная, 4 накопитель 2 выполнен интегральным накопителем, выход которого подключен к входу дополнительного порогового блока 6, а второй накопитель 3 выполнен дифференциальным накопителем, к входу которого подключен выход блока

1 через элемент И 5, на другой вход которого подан управляющий сигнал.

Устройство работает следующим образом. 10

В случае зашумленности канала", т. е. когда имеются частые хаотически чередующиеся сбои, каждый импульс ошибки накапливается первым накопи» тепем 2, напряжение на выгоде которого в определенный момент достигает порога срабатывания дополнительного порогового блока 6, на выходе которого появляется сигнал непригодности ка нала. Второй накопитель 3 в простейшем случае выполняется и виде интегрирующей ЦС цепи, на выход которой под,ключен генератор разрядного тока (на чертеже не показан), обеспечивающий уменьшение напряжения на выходе второго накопителя 3, в случае хаотической лзашумленности канала" при отсутствии щюдолжительных сгруппированных помех это напряжение не достигает порога срабатывания порогового

ЗО блока 4 и второй накопитель 3 в этом случае не влияет на ирохождение сигналов через первый накопитель 2.

При продолжительных сгруппированных сбоях напряжение на выходе второзю го накопители 3 в определенный момент достигает порога срабатывания порогового блока 4, на выходе которого появляется сигнал сброса первого како о, пителя 2, устанавливающий последний в нулевое состояние, и таким образом предотвращается нреждевременнное появление сигнала непригодности канала нв выходе дополнительного порогового бло45 ка 6.

Если сгруппированный сбой имеет недопустимо большую длительность и передача массива не успевает закончиться за разрешенное время, определяемое длительностью импульса напряжения иа входе элемента И 5, то по окончании разрешающего времени элемент И 5 перестает пропускать импульсы ошибок на вход второго накопителя

3, напряжение на выходе которого падает ниже порога и на выходе порогового блока 4 исчезает напряжение, удерживающее первый накопнт ль 2 в нулевом состоянии, напряжение на его выходе начинает расти и достигает порога срабатывания. На выходе дополнительного порогового блока 6 появляется сигнал непригодности канала. ормула изобретения

Устройство для анализа состояния ка-, нала связи, содержащее последовательно соединенные блок обнаружения ошибок и первый накопитель и последовательно соединенные второй накопитель и пороговый блок, выход которого подключен к управляющему входу первого накопителя, отличающееся тем, что, с целью повышения помехозащищенности и упрощения устройства, введены элемент И и дополнительный пороговый блок, при этом первый накопитель выполнен интегральным накопителем, выход которого подключен к входу дополнительного порогового блока, а второй накопитель выполнен дифференциальным накопителем, к входу которого нодхлючен выход блока обнаружения ошибок через элемент И, на другой вход которого подан управляющий сигнал.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 370735, кл. Н 04 4 1/10, 1971.

Устройство для анализа состояния канала связи Устройство для анализа состояния канала связи 

 

Похожие патенты:
Наверх