Устройство для формирования и хранения вычетов по модулю три

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистически к

Феспублик (и) 637821 (61) Дополнительное к авт. свид-ву— (22) Заявлено 21Р576 (21) 2361639/18-24 (5l) М. Кл.

С 06 Р 11/10 с присоединением заявки №Государственный комитет

Совета Министров СССР оо делам иэобретений и открытий (23) Приоритет (43) Опубликовано151278 Бюллетень №46 (45) Дата опубликования описания 151279, (53) УДК 681. 326.. 75 (088. 8) (72) Авторы изобретения

В. Э. Вершков, B. К. Дюков и Т. И. Ман (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ И ХРАНЕНИЯ ВЫЧЕТОВ

ПО ИОДУЛО ТРИ

Изобретение относится к области вычислительной техники и средств передачи дискретной информации, может быть исПользовано в устройствах сопряжения цифровых вычислительных машин с периферийными устройствами.

Известно устройство для формирования и хранения вычетов по модулю три, содержащее два триггера, элементы И и Или 11).

Однако это устройство работает только с информацией, передаваемой кодом, и не допускает одновременный прием и обработку пар (четного и нечетного) разрядов информации.

Известно также устройствО для фОрмирования и хранения вычетов по модулю, содержащее два элемента ИЛИ и два триггера, нулевые входы которых соедиаены со входом установки в О устройства, а выходы являются выходами устройства (2).

Основным недостатком устройства является то, что для кодов, числовые эквиваленты которых кратны трем, при-. нятым вычетом является код ОО,Это при некоторых неисправностях делает неотличимым полное отсутствие передачи информации в устройство от поступ.ления в него кодов 00.. .. ОО или 11.. .. 11 . Существенным недостатком устройства является и то, что оно ие позволяет формировать вычеты чисел для кодов, содержащих нечетное количество разрядов. А также устройство работает в режиме повьиаенной функциональной нагрузки, когда его триггеры за один такт поступления информации могут дважды переброситься в противоположное состояние.

Целью изобретения является повышение надежности устройства.

Цель достигается тем, что в устройство введены элемент Исключающее ИЛИ и дешифратор, причем. вход тактовых сигналов и два информационных входа устройства соединены с тремя входами дешифратора, нулевые выходы триггеров соединены со входами элемента Исключающее ИЛИ, выход которого соединен с четвертым входом дешифратора, первый выход дешифратора соединен с первыми входами элементов ИЛИ, второй выход дешифратора соединен со вторым входом первого элемента ИЛИ и нулевым входом первого триггера, третий выход дешифра» тора соединен со вторым входом второго элемента ИЛИ и счетным входом второго триггера, четвертый выход дешифратора соединен с третьим входом второго эле637821

Вход 8 Вход 9 Вход 10 Выход элемента Выход дешифраИскл. ИЛИ тора б

0

0

0

0

О

0

1

0

1

0

1 мента ИЛИ и нулевым входом второго триггера, пятый выход дешифратора соединен с третьим входом первого элемента ИЛИ и со счетным входом первого триггера, шестой выход дешифратора со единен с четвертыми входами элементов

ИЛИ, выходы которых соединены с единичными входами соответствующих триг" геров.

Элемент Исключающее ИЛИ выделяет неравнозначное состояние триггеров, дешифратор при наличии тактирующего 10 сигнала в соответствии с кодом, поступающим по информационным шинам и сигналом на выходе элемента Исключающее ИЛИ, вырабатывает на.своих выходах сигналы, переключающие триггеры 15 в требуемое состояние.

На чертеже изображена функциональная схема устройства для формирования и хранения вычетов по модулю три.

Описываемое устройство содержит 20 два триггера 1 и 2, элементы ИЛИ 3 и

4, элемент Исключающее ИЛИ 5, дешифратор 6, вход установки в 0 7, вход тактовых сигналов 8 и два информационных входа четного 9 и нечетного 10 разрядов.

Первый вход дешифратора б соединен со входом тактовых сигналов 8, его второй вход — с информационным входом четного разряда 9, третий вход — с информационным входом нечетного разряда 10, а четвертый вход — c выходом элемента Исключающее ИЛИ 5. Входы элемента Исключающее ИЛИ 5 соединены соответственно с нулевыми выходами триггеров 1 и 2 устройства. Первый выход дешифратора 6 соединен с первыми входами элементов ИЛИ 3 и 4, второй выход — с нулевым входом триггера 1 и вторым входом элемента ИЛИ 4. Третий выход дешифратора б соединен со счет- 40 ным входом триггера 2 и вторым входом элемента ИЛИ 3, четвертый выход дешиф. ратора б соединен с нулевым входом триггера 2 и третьим входом элемента

ИЛИ 3, пятый выход дешифратора б сое- 45 динен со счетным входом триггера 1 и третьим входом элемента ИЛИ 4 и шестой выход дешифратора б соединен с четвертыми входами элементов ИЛИ 3 и

4, выходы которых соединены с единич- 50 ными входами соответствующих триггеров

1 и 2. Вход установки в 0 7 соединен с нулевыми входами триггеров 1 и 2.

Устройство для формирования и хранения вычетов по модулю три работает следующим образом.

В исходное состояние триггеры 1 и

2 устанавливаются сигналом по входу установки в 0 7. На второй и тре. тий входы дешифратора 6 по входам 9 и 10 подается код слова, контролируемый по модулю три, на первый вход это.

ro дешифратора 6 по входу 8 подается тактовый сигнал, синхронный с поступившей кодовой посылкой и не зависящий от ее значения. На четвертый вход дешифратора б сигнал поступает, когда триггеры 1 и 2 имеют неравнозначное состояние.

В табл. 1 дано соответствие возбуждаемого выхода дешифратора в зависимости or кода, поступившего на его входы.

В табл. 2 приведены коды вычетов, формируемые на триггерах 1 и 2 предпагаемого устройства в соответствии с их состоянием и значением подаваемых кодовых посылок по входам 9 и 10.

Из табл. 2 видно, что все вычеты по модулю три для любой комбинации кодов слова формируются в обратном коде.

Предлагаемое устройство для формирования и хранения вычетов по модулю три обладает рядом технических преимуществ, основным из которых является то, что для кодов, числовые эквиваленты которых кратны трем, формируется. код вычета 11, отличный от нулей.

Это позволяет отличить полное отсутствие передачи информации в устройство от поступления в него кода 00..

00 или 11 .. 11, что, в свою очередь, повышает функциональную надежность устройства и достоверность контроля информации.

Предлагаемое устройство обладает расширенной областью применения, так как без каких-либо доработок может быть использовано в устройствах сопряжения цифровых вычислительных машин с периферийными устройствами, в которых формирование, хранение и контроль вычетов осуществляется как при поразрядном поступлении кодовой комбинации, так и при подаче кодовых по. сылок парами позиций (нечетного и четного) разрядов..

Т а блица 1

6 37821

Та блица 2 осмеяние тси ггв ов 1 и 2

Подаваемый код

Исходное

Соормииоованный вычет

01

10

01

01

01

0l

Формула изобретения

ЦКИИПИ Заказ 7108/40 Тираж 784 Подписное

Филиал ППП Патент, г,ужгород, ул.Проектная,4

Устройство для формирования и хранения вычетов по модулю три, содержащее дна элемента ИЛИ и два триггера, нулевые входы которых соединены со входом установки н О устройства, а выходы являются выходами устройства, о т л ич а ю щ е е с я тем, что, с целью повышения надежности в устройство введе-. ны элемент Исключающее ИЛИ и дешифра- 28 тор, причем вход тактовых сигналон и два информационных входа устройства соединены с тремя входами дешифратора, нулевые выходы триггеров соединены со входами элемента Исключающее ИЛИ, вы- 30 ход которого соединен с четвертым входом дешифратора, первый выход дешифратора соединен с первыми входами элементов ИЛИ, второй выход дешифратора соединен со вторым входом перво- 38 го элемента ИЛИ и с нулевым входом первого триггера, третий выход дешифратора соединен со вторым входом второго элемента ИЛИ и со счетным входом второго триггера, четвертый выход дешифратора соединен с третьим входом нторого элемента ИЛИ и с нулевым входом второго триггера, пятый выход дешифратора соединен с третьим входом первого зл мента ИЛИ и со счетным входом первого триггера, шестой выход дешифратора соединен с четвертыми входами элементов ИЛИ, выходы которых соединены с единичными входами соотнетстнующих триггеров.

Источники информации, принятые во внимание при экспертизе:

1. Авторское свидетельство СССР

М 351218, 6 Об F 11/10, 1970.

2. Авторское свидетельство СССР

М473184, 606 F 11/10, 1973.

Устройство для формирования и хранения вычетов по модулю три Устройство для формирования и хранения вычетов по модулю три Устройство для формирования и хранения вычетов по модулю три 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх