Счетчик с коррекцией ошибок

 

G Il N C A H N Е „„656218

ИЗОБРЕТЕН ИЯ

Союз Советских

Соцмалистических

Реслублик (61) Дополнительное к авт, свнд-ву (22) Заявлено 26. 12. 77 (21) 2558923/18-21 с присоединением заявки Ле (23) Приоритет (51) М. Кл.

Н 03 К 23102

Государствеииый иамитет

СССР иа делам изобретеиий и открытий

Опубликонано05.04.79.Бюллетень М. 13 (53) УДК 681.325 (О 88. 8) Дата опубликования описания 09.04.79 (72) Авторы изобретения

А. Н. Жирабок, Б. П. Подкопаев, М. П. Сошин u Q. О. Яковлев (71) Заявитель

Ленинградский ордена Ленина электротехнический институт им. В, И. Ульянова (Ленина) (54) .СЧЕТЧИК С КОРРЕК11ИЕЙ ОШИБОК

Изобретение относится к цифровым пересчетным устройствам, предназначенным для устройств синхронизации, управления и деления частоты хранителей времени.

Известен кольцевой счетчик с коррекцией ошибок, содержаший регистр сдвига, элемент И и два элемента ИЛИ.

При возникновении в результате сбоя в регис.гре сдвига нулевого состояния устройство коррекции установит его в начальное состояние Щ . ю

Недостатком этого устройства является то, что в нем исправляются только сбои, и коррекция происходит с потерей фазы счета, т.е. после коррекции состоl5 яния регистра будут отличаться от истинного.

Известен также кольцевой счетчик, содержаший регистр сдвига, дешифратор н элемент ИЛИ, один вход которого со- . единен с выходом дешифратора, входы которого соединены с выходами регист ра сдвита, выход которого соединен с его входом, часть входов установки в

"0" разрядов регистра сдвита соединена с выходом элемента ИЛИ, второй вход которого соединен с шиной установки и

Go входами установки в 0" остальных разрядов регистра сдвига )2j.

Коррекция сбоев в этом устройстве осушествляется за счет того, что во всех его циклах имеются состояния, у которых значения определенных разрядов одинаковы для всех циклов. Эти разряды дешифрируются и используются для установки других разрядов в определенное состояние, соответствуюшее рабочему циклу.

Недостатком устройства является то, что в нем исправляются только сбои, и коррекция происходит с потерей фазы счета.

Пелью изобретения является получение коррекции сбоев и части отказов без потери фазы счета.

Поставленная цель достигается тем, что в счетчике с коррекцией ошибок, содержашем регистр сдвига, дешифратор и элемент ИЛИ, первый вход которого со656218 единен с выходом дешифратора, входы которого соединены с выходами регистра сдвига, введены два дополнительных элемента ИЛИ и мажоритарный элемент, выход Которого соединен со входом регистра $ сдвига, а входы - с выходами элементов

ИЛИ, входы дополнительных элементов

ИЛИ и остальные входы элементов ИЛИ соединены с соответствуюшими выходами дешифратора. 10

На чертеже представлена функциональная схема устройства.

Устройство содержит регистр 1 сдви. га, элементы ИЛИ 2-4, мажоритарный элемент 5, дешифратор 6, тактовую ши 1$ ну 7.

Выходы регистра 1 сдвига соеди пены со входами дешифратора 6, выходы которого соединены со входами элементов ИЛИ 2««4 выходы которых соединены со входами мажоритарного элемента 5, выход которого соединен со входом регистра 1 сдвига.

Входы элементов ИЛИ 2-4 подсоединены к выходам дешифратора 6 таким образом, что на их выходах появляются единичные потенциалы только в том слу-

1 О 1 0 О О О О О 1

1 1 0 1 О О О 0 О О

О 1 1 О 1 О О О, О 0

О О 1 1 0 1 О О О 0

О 0 0 1 1 О 1 0 .0 О

О О О О 1 1 О l О . О

О О О О О 1 1 О 1 0

О О О О 0 О 1 1 О 1

1 О О О О О О 1 1 О

О 1 О О О 0 0 О 1 1

О мента 5 появится правильный сигнал, Который в следуюшем такте установит в правильное состояние первый разряд регистра 1. Аналогичная ситуация произой$$ дет в следуюшем тахте. Таким образом, не более чем за десять тактов в регистр ре 1 установится правильное состояние, которое там должно быть при отсутствии сбоя или отказа.

При появлении неправильного значения в некотором разряде регистра 1 изза сбоя или при однократном отказе в дешифраторе 6 или схемах ИЛИ 2 4 на выходе одного из элементов ИЛИ появись ся неправильный сигнал, два остальных элемента ИЛИ сохраняют правильные и одинаковые сигналы на своих выходах.

В ими е на выходе мажоритарного алечае, когда в регистре 1 сдвига установлено состояние, непосредственно предшествуюшее состоянию с единицей в первом разряде, для всех остальных состоянийй регис тра с двига, на вы ходах элементов ИЛИ 2-4 присутствует нулевой потенциал.

Полный рабочий цикл счетчика приведен в таблице, из которой следует, что на первый разряд регистра 1 должна заводиться единица в следуюшем такте, если в настояшем такте в регистре 1 установлено одно из состояний О,. 7, 9.

Рассмотрим состояние 0. Г(ешифратор 6 устроен так, что на трех определенных выходах его, заводимых на входы элементов ИЛИ 2-4, появляются единичные сигналы только в том случае, когда в регистре 1 установлено состояние О, для всех остальных состояний регистра 1 указанные выходы имеют нулевые сигналы. .При атом указанные выходы соединены с разными разрядами регистра 1 так, что при искажении одного из разрядов регистра 1 искажается только один выход..Иля состояний 7, 9 регистра 1 все получается аналогичным образом.

В предложенном устройстве исправляются одиночные сбои в регистре сдвига или однократные отказы в дешифраторе 6 или в элементах ИЛИ 2-4.

Аналогично можно построить цень коррекции для устранения t-кратных сбоев, В этом случае мажоритарные элементы5 будут иметь 2 + 1 входов,а количество элементов ИЛИ будет равно также 2t + 1.

Формула изобретения

Счетчик с коррекцией ошибок, содерmammA регистр сдвига, дешифратор и эле- I5 мент ИЛИ, первый вход которого соединен с выходом дешифратора, входы которого соединены с выходами регистра сдвига, о т л и ч а ю m и и с я тем, что, с целью получения коррекции сбоев и части отказов без потери фазы счета, в него введены два дополнительных элемента

ИЛИ и мажоритарный элемент, выход которого соединен со входом регистра сдвига, а входы — с выходами элементов ИЛИ, входы дополнительных элементов ИЛИ и остальные входы элементов ИЛИ соединены с соответствуюшими выходами дешифратора.

Источники информации, принятые во внимание при.экспертизе

1, Патент Японии N 47-16357, кл. Н 03 К 23/06, 1972.

2. Патент С1ПА No 3555249, кл. Н 03 К 23/02; 1971.

Составитель Раков

Редактор И. Марховская Техред 3. Чужик Корректор П. Макаревич

Заказ 155 1/48 Тираж 1059 Подписное

БНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035„Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Счетчик с коррекцией ошибок Счетчик с коррекцией ошибок Счетчик с коррекцией ошибок 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может использоваться при проектировании блоков опорных частот аппаратуры обработки цифровой информации в случаях, когда требуемые коэффициенты счета не являются степенью двух и особенно, если они представляют собой дроби, как большие, так и меньшие единицы

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области цифровой вычислительной техники и может быть использовано в устройствах цифровой автоматики и управления различными технологическими процессами
Наверх