Дискретный амплитудный анализатор

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик ин699668 "( (5<) Кл.2 (61) Дополнительное к авт. свид-ву(22) Заявлено05,0777 (21) 2502692/18-21

Н 03 К 5/20 с присоединением заявки М9Государстненный комитет

СССР но делам изобретений н открытий (23) ПриоритетОпубликовано 251179 Бюллетень Nо 43

Дата опубликования описания 27.11.79 (53) УДК6 2 1. 3 17 .

757 (088 8) (72) Авторы изобретения

И. Д. Магин, Р. H. Модла, В. A. Погрибной и И . В, Рожа нк овск ий (71) 3аяВИтЕЛЬ Физико-механический институт АН Украинской CCP (5 4) ДИСКРЕТНЫЙ АМПЛИТУДНЫЙ АНАЛИЗАТОР

Изобретение относится к области автоматической измерительной техники, в частности к устройствам анализа амплитуды импульсных сигналов случайных импульсных последовательностей.

Известны амплитудные анализаторы, содержащие пороговые каскады с перестраизаемыми пороговыми уровнями.

Каждый канал содержит пересчетную схему, к отара я фиксирует число импульсов, амплитуда которых превышает некоторый заданный уровень (1) .

Одна о этн устройстВа иМеют недо т Очную достоверность анализа.

И зв ест но устройств о для а наля за амплитуды импульсных сигналов, содержащее пороговые каскады, логические элементы запрет и пересчетные устройства (2).

Однако это устройство не позволяет работать с импульсами, имеющими пологие передние фронты различной кругизны. Это обусловлено тем, что при пОС-yn eHHH Ha ВхОд устройства сиг нального импульса с пологим фронтом, промежутки времени между моментами срабатывания пороговых устройств соседних каналов, зависящие от крутизны фронта, могут быть достаточно большими. Поэтому импульсы с выходов пороговых каскадов соседних каналов поступают на соответствующий элементы антисовпадения не одновременно, а со сдвигом, соответствующим указанным промежуткам времени. Элементы антисовпадения от 1-oro до (к-1) -oro включительно (где к — номер канала, соответствующего амплитуде сигнального импульса) срабатывают .два раза и на их выходах появляется по два и нульса, Лишний импульс на выходах элементов антисовпадения 4, 2... (к-1) каналов приводит к ложному срабатыванию пересчетных устройств этих каналов, что недопустимо, так как снижает ся достоверность информации, фиксируемой пересчетньми элементами.

Цель изобретения — повышение достоверности анализа

Для этого в устройство, содержащее пороговые каскады по числу каналов m, входы которых подключены к входной клемме устройства, (m-1) логических элементов запрет и m пересчетных устройств, причем выходы логических элементов запрет 1,2,. ° ., (m-1) каналов соединены с входами соответствующих пересчетных устройств, а выход порогового каскада тп-ого канала соединен с входом соответствующего пересчет699668

30 ного устройстна непосредственно, выходы пересчетных устройств подключены к выходным клеммам устройстна, введены m одновибраторов, (rn-1) формирователей заднего фронта и (в-2) логических элементов ИЛИ, Выход порогового каскада щ-ого ка нала с оединен дополнительно через соответствующий одновибратор с запрещающим входом логического элемента запрет (m-l) -oro канала и через все логи(0 ческ ие элементы ИЛИ с запрещающими. входами всех остальных:логических элементов запрет. Выход порогового каскада первого канала соединен через соединенные последовательно соответствующий одновибратор и формирователь заднего фронта с сигнальным входом сост нетствующего логического элемента запрет, выходы пороговых каскадон 2,..., (m-1) -ого каналов соединены через соединенные последо- вательно соответствующие одновибраторы и логические элементы ИЛИ с запрещающими входами логических элементов запрет всех каналов с более низкими номерами, при этом выходы 25 однов ибраторон 2, . ... (m-1) -ого кана- лов соединены дополнительно через формирователи заднего фронта с сигналь ными входами с оотн етствующих логи» ческих элементон запрет.

На фиг. 1 изображена структурная схема устройства; на фиг. 2 - временные диаграммы, поясняющие работу устройства.

Устройство содержит пороговые кас- 35 кады 1(1-1, 1-2,...,1-m) по числу каналов m, m-1 логических элементов за» прет 2 (2-1, 2-2,...,2- (m- 1), m пересч ет ных устройств 3 (3-1, 3-2,..., m) >(однонибраторов 4 (4-1,4

4-m) щ-1 формирователей 5 заднего

Фронта (5-1, 5-2,..., 5- (н-1) и m-2 логических элементов ИЛИ,6 (6-1, 6-2... ...,6- (m-2),уровень срабатывания пороговых каскадов возрастет с возраста нием их номера.

Дискретный амплитудный анализатор работает следующим образом.

Импульсы амплитуды U>>к с произ вольной крутизной фронтов и постоянной длительности, подлежащие анализу 50 поступают на входы пороговых каскадов валех каналон (1,2,3,...,m). При нтск срабатывают только те пороговые каскады„ уровень срабатывания которых находится ниже амплитуды анализируе- 55 мого импульса. Таким,образсч, в моменты tq, t, ..., tg на выходах соответствукщих пороговых каскадов появляются импульсы, сдвинутые относительно друг друга соответственно на Г С, ..., Г„ „,причем сдвиг по времени между такими импульсами определяется квутизной фронта анализируе мого импульса (в случае идеально крутого переднего Фронта анализируемого импульса все пороговые каскады н идеаль ном случа е срабатывают в один и тот же момент времени, т.е. ( — :к) . Импульсы U .(U „, . ° ., U< с пороговых каскадов поступают на соответствующие одновибраторы 4-1, 4-2, ° .. 4-К. В результате на выходах этих одновибраторон Формируются - прямоугольные импульсы длительностью Yg/2)сдвинутые относитрльно друг друга на промежутки времени, зависящие от С, Г2, ..., С . Каждый из таких импульсов поступает на соответствующие канальные формировате((и 5 заднего фронта, а также через логические элементы ИЛИ 6 на запрещающие входы логических элементов запрет с более низкими номерами. На сигнальные входы логических элементов запрет

2-1, 2- 2, ..., 2-К н моменты времени ((l (((°... t посту пают импульсы . U4-1 (U4-2(,°, .,U4-к, сформированные соответствующими формирователями 5 заднего фронта. На запрещающих входах соответствующих логических элементов запрет имеются импульсы U> .(, ..., U «,) (фиг. 2), При этом для каждого логического элемента 2-1, 2-2; ... 2- (к-1) спраедлино неравенство t„.+ (t . Следовательно, в момент времени t ((II через сигнальные входы логических элементов 2-1, 2-2, 2- (К-1) импульсы

U4(g g) не проходят и соответствующие пересчетные устройства не сраба гынают. Ввиду того, что на запрещающем входе логического элемента 2-К импульс отсутстнует, н момент времени (( этот элемент срабатывает и сигнал поступает на вход пересчетного устройства 3 К-ого канала. Если амплитуда поступающего импульса превышает порог срабатывания порогового каскада

1-m, то импульс, появляющийся при его .срабатывании, непосредственно поступает на вход блока 3-m. При этом на выходах всех остальных логических элементов запрет 2 импульсы отсутствуют (При анализе импульсных сигналов с достаточно крутыми передними фронтами промежутки времени Y, ..., Г малы. Вследствие этого задние фронты импульсов на выходах однонибра торов

4 двух соседних каналов (например

1 и 1 + 1, причем i + 1 < К) практически совпадают во времени..Если не принято необходимых мер указанное„ с ов паде ние фронт ов, пр и к от ор ом t „"(( t„+, может вызвать нарушение неравенства t +

699668

15

Формула изобретения

1 нарушению нормальной работы всего устройства. Для предотвращения такого случая в предложенное устройство введены логические элементы ИЛИ 6, с помощью которых обеспечивается, важное для нормальной работы соотношение t. ",„(t„ (к С„-+„), характери1Ф эующее времейнов йоложение импульсов соответственно на сигнальном и запрещающем входах блока 2 i-ro канала, что и предотвращает прохождение через блок 2 i-ого импульса с блока 5 (Б ) на вход пересчетного устройства 1-ro канала и позволяет пбвысить достоверность анализа.

Дискретный амплитудный анализатор, содержащий пороговые каскады по числу каналов m, входы которых под- 2() ключены к входной клемме устройства, (m-1) логических элементов запрет и m пересчет ных устройств, выходы логическ их элемент ов запрет 1, 2,..., (m-1) каналов соединены с входами 25 соответстзукщих пересчетных устройств, а выход порогового каскада (((-ого канала соединен с входом соответствующего пересчетного устройства непосредственно, выходы пересчетных уст- 3Q ройств подключены к выходным клеммам устройства, отличающийся тем, что, с целью повышения достоверности анализа, в него введены m одновибраторов, (m-1) формирователей заднего фронта, (m-2 ) логическ их элементов ИЛИ, выход порогового каскада

m-ого канала соединен дополнительно через соответствующий одновибратор с запрещающим входом логического элемента запрет (г -1) -ого канала и через все логические элементы ИЛИ вЂ” с запрещающими входами всех остальных логических элементов запрет, выход порогового каскада первого канала соединен через соединенные последовательно соответствующий одновибратор и формирователь заднего фронта с сигнальным входом соответствующего логического элемента запрет, выходы пороговых каскадов 2,,... (m-1) каналов соединен». ч.1. е;- ссед»и;.. -;н:.; .iåäoзательнс соотзетс" з ч .".е с гозибраторы и логическ«e элементы :É с =-апрещающими входами л<:гическк> элементов

1 запрет з.=ех каналов с олее низкими номерами, при "».òîì вы>:оды oi нозкбраторов 2, ..., (и; 1 ) ка залов соединены дополнительно через формиро.:aтели заднего фронта с си гнальньгы з:..îäàìè соответствующих логических .,è;:ìåíòîâ запрет.

Источники ин, ормац . и, принятые зо знжланке при:-..-;: ертизе

1.:.зторское сзидет-;лье > .: СС ;г.

Р 435492, кл. G 01 R 2÷, 02. l9?1.

i4

699668

Um

Ук

vt

0 и1-1

Vz g

vz-m

Ь-2

Составитель И. Радько

Редактор А. 1мелькин Техред N.. Петко Корректор Г. Решетняк

Заказ 7243/60 ТиРаж 1060 Подписное цНИИПИ Государственного комитета СССР по делам изобретений и открытий

11 3035, Моск ва, Ж-35, Раушская наб ., д, 4/5

Филин. 11п11 0à Tåíò, г. Ужгород, ул. проект на я, 4

Дискретный амплитудный анализатор Дискретный амплитудный анализатор Дискретный амплитудный анализатор Дискретный амплитудный анализатор 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх