-разрядный счетчик импульсов
.".-»e-1 -. нз я
J .
Пэ.те
М» . аж:
ИЗОБРЕТЕНИЯ
< >702529
Союз Соаечскик
Социалистических
Республик (61) Дополнительное.к авт. санд-ву— (22) Заявлено 26.07.77 (21) 2514052/18-21
С51)м. Кл,2
Н 03 К 23/02 с присоединением заявки № —..
Государственный комнтет
СССР но дмам нвобретеннй н открытнй (23) Прноритет—
Опу ликоаано 053 279 Яцфллетень ¹ 45 (53) УДК 621,374,32 (088.8) Дата .опубликования описания 051279
P2) Автор изобретения
Д.К.Зибинь (71) Заявитель
Институт электроники и вычислительной техники
AH Латвийской ССР (54) N-РЯЗРЯДНЬ1Й СЧЕТЧИК ИМПУЛЬСОВ
Известен также N-разрядный счет-. чик импульсов, содержащий N+1 триггер, тактовые входы которых соединены с входом устройства, счетный вход триггера нулевого разряда соединен с единичной шиной, а прямой и инверсный выходы триггера нулевого разряда соединены соответственно со счетным входом триггера первого разряда и с входом блока формирования переносов, каждый из m-1 выходов которого соединен со счетным входом соответствующего триггера, а входы блока Формирования переносов соединены.с выходами триггеров разрядов с первого по Н-2 (2).
Предлагаемый счетчик относится к импульсным устройствам. Он вйполнен на двоичных триггерах и логических устройствах и может использо ваться в вычислительных, измерительных и других устройствах.
Известен N-разрядный счетчик импульсов, содержащий N+1 тригг ф и блок формирования переносов fl).:
Недостатком известного счетчика является невозможность работы в двух различных кодах одновременно.
Недостатком этого N-разрядного счетчика является невозможность одчовременной работы .в обычном и отраженном двоичных кодах.
Целью изобретения является обеспечение одновременной работы в обычНоМ и отраженном двоичных кодах.
Поставленная цель достигается
10 ™ что в Ы-разряди"й "четчик им пульсов, содержащий N+1 триггер,. такI товые входы которых соединены с вхо-, дами устройства, счетный вход триг-гера нулевого разряда соединен с единичной шиной, прямой и инверсн и выходы триггера нулевого разряда îåдинены соответственно со счетным входом триггера первого разряда и с входом блока формирования переносов, каждый из m-1 выходов которого соеди 20 нен со счетным входом соответствующего триггера, а входы блока формирования переносов соединены с выходами трйггеров разрядов с первого по N-2 дополнительно введен кодопреобраэователь отраженного двоичного кода в обычный двоичный код, входы которого соединены с прямыми и инверснььш выходами триггеров всех разрядов, кроме нулевого, каждый из N-ю последних выходов блока формирования
702529
4 переносов соединен с V-входом соответствующего триггера, D-вход каждЬго триггера в+1+1 разряда, кроме триггеров двух последних разрядов, соединен с m+1+2 выходом кодбпреобраэователя отраженного двоичного кода в обычный двоичный код. D-вход триггера N-1-го разряда соединен с инверсным выходом триггера N-го раз--"; -ряда, а D-вход триггера N-ro разряда соединен с прямым выходом триггера N-I-го разряда.
Структурная схема N-разрядного счетчика импульсов показана на чертеже.
N-разрядный счетчик импульсов содержит N+I триггеры l = 1 — 1 = N + тактовые входы которых соединены с входом 2 устройства, счетный вход триггера 1 я 1 нулевого разряда сое1 динен с единичной шиной 3, прямой и инверсный выходы триггера 1 = 1 нулевого разряда соединены соответственно со счетным входом триггера
1 = 2 первого разряла и с входом блока формирования переносов 4, каждый из m — 1 выходов которого соединен со счетным входом соответствующего триггера, входы блока формирования переносов 4 соединены с выходами триггеров разрядов с первого по Я вЂ” 2, а также содержит кодопреобразователь отраженного двоичного
" кода в обычнйй двоичный код 5, входы которого соединены с прямыми и инверсными входами триггеров 1 = 2 — 1
= N + 1 всех разрядов, кроме йуЛевого а каждый из Н . m последних выходов блока формирования переносов
4 соединен c V-входом соответствующего триггера, D-вход триггера в+1+1 разряда, кроме триггеров двух последних разрядов, соединен с m + i + 2 выходом кодопреобраэователя отраженного двоичного кода в обычный двоичный код 5, D-вход триггера 1 = N N-l-ra разряда соединен с инверсным выходом триггера 1 = N + 1 N-ro разряда, a D-вход триггера 1 = N + 1 N-го разряда соединен с прямым выходом, триггера 1 =. N N-1-го разряда.
N-разрядный счетчик работает следующим образом.
В исходном состоянии входной сиг- нал на входе 2 - состояние логического " О, и триггеры хранят одно из 2 состояний счетчика, П и поступлении входного импульса один из триггеров 1 = 2 — 1 = N + 1 переключается в другое состояние, т.е. устанавливается следующее сос- тояние счетчика в отраженном двоичном коде. Через время, равное задержке кодопреобразователя 5, появляется новое состояние в прямом двоичном коде; По окончании входного импульса йереключается счетный триггер. 1 = I нулевого разряда. После этого, через время, равное задержке блока формирования переносов 4, триггеры 1 = 3
1 = N + 1 получают новые входные сигналы. Этим заканчивается переход и счетчик готов принимать следующий входной импульс. Таким образом, время регистрации в отраженном двоичном коде равно задержке переключения одного триггера. Время регистрации в прямом двоичном коде равно сумме задержки переключения триггера и задержки срабатывания кодопреобразователя 5.Разрешающая спосОбность равна
99 пп
ОДК ПДК
1 ОООО
0000
О 1000 1000
2 1 1100 0100
3 О 0100 1100
0110 0010
5 О 1110 1010 б
1 1010, 0110
О 0010 1110
0001
8 1,0011
1001
1011
45 .11
0101
1111
0111
0101
1101
0011
5Р 13
1101 . 1011
1001 0111
15 0 0001 llll
О 1 0000 . 0000
N-разрядный счетчик может исполь» зоваться в аналого-цифровых преобразователях, радиолокаторах и других счетно-решающих устройствах, где нео 1мб3имо безошибочное и однозначное считывание результата счета в отраженном двоичном коде и обработка окончательного результата на цифровых вычислительных устройствах в пря-, мом двоичном коде. 0
t n
15 где t - задержка переключения триггера; задержка схемы переносов °
Задержка кодопреобразователя 5
Я0 не ухудшает разрешающую способность счетчика, так как имеется достаточный запас времени для срабатывания кодопреобразователя, Остальные переходы совершаются аналогично, Например, четырехразрядный счетчик дает следующую последовательность состояний
702529
Формула изобретения
N-разрядный счетчик импульсов, содержащий N+1 триггер, тактовые входы которых соединены с входом устройст-ва,счетный вход, триггера нулевого 5 разряда соединен с единичной шиной, прямой и инверсный выходы триггера нулевого разряда соединены соответственно со счетным входом триггера первого разряда и с входом блока формирования переносов, каждый из р-1 выходов которого соединен со счетным входом соответствующего триггера, а входы блока формирования переносов соединены с выходами триггеров разрядов с первого по N-2, отличающийся, тем, что, с целью обеспечения одновременной ра- боты в обычном и отраженном двоичных кодах, в него дополнительно введен кодопреобразователь отраженного двоич-20 ного кода в обычный двоичный код, входы которого соединены с прямыми и инверсными выходами триггеров всех разрядов, кроме нулевого, каждый иэ, N-m выходов блока Формиро« вания переносов соединен с Ч-входом соответствующего триггера, D-вход каждого триггера m+i+1 разряда кроме триггеров двух последних разрядов, соединен с tn + 1 + 2 выходом кодопреобразователя отраженного двоичного кода в обычный двоичный код, D-вход триггера N-1-го разряда соединен с инверсным выходом тригге
pa N-го разряда, à D-вход триггера, N-го разряда соединен с прямым выходом триггера N-1-ro разряда.
Источники информации, принятые во внимание при. экспертизе
1. Авторское свидетельство СССР
9507941, кл. Н 03 К 23/00, 1976.
2. Труды ИИЭР, 1973, В 1, с,148149.
ЦНИИПИ Заказ 7609/54
Тираж 1060 Подписное
Филиал ППП Патент, r. Ужгород, ул. Проектная,4