Система контроля логических схем

 

О П И II." А"Я""И Е

ИЗОБРЕТЕНИЯ

Союз Советсккк

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 261077(21) 2 37117/18-24 ($f) ((с присоединением заявки ¹

G 06 Г 15/46

G 05 В 23/00

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет (53) УДК 621. 396 (088 8) Опубликовано 15.01.80. Бюллетень № 2

Дата опубликования описания 1801.80 (72) Авторы изобретения

A ..И.Стаскявичюс, Е,А.Ìeöàåâ и Э.И.Киселюс (71) -Заявитель

Каунасский политехнический институт им,Антанаса Снечкуса (54) СИСТЕМА КОНТРОЛЯ ЛОГИЧЕСКИХ

СХЕМ

Изобретение относится к контроль— но-измерительной технике, в частности к. технике контроля и диагностики логических схем.

Известны промышленные контрольноизмерительные устройства, позволяющие измерять статические и динамические параметры логических схем (1), Одно иэ таких устройств содержит преобразователи уровней, блок управления, регистр записи, дешифратор„, коммутационный регистр и управляется от мини ЭВМ. Команды от ЭВМ через преобразователи уровней поступают на блок. управления, который управляет коммутационным регистром и обменом информации между ЭВМ и устройством.

Данные иэ ЭВМ поступают в регистр записи и через дешифратор записыва ются в коммутационный регистр.

Однако контрольно-измерительное устройство данного типа не приспособлено для диагностики неисправностей в логических схемах иэ-за механических переключателей, чере" которые подаются напряжения на логические схемы, что в свою очередь не позволяет диагнозировать логические схемы с памятью, а кроме того, резко снижает скорость испытаний.

Указанные недостатки устранены в специализированных контрольно-диагностических устройствах, имеющих электронные ключи вместо механических а наиболее близким техническим решением к изобретению является система ко нтроля логических схем, содержащая управляющую вычислительную машину, выход которой ч ере э преобразов атели уровней си гн алов подключен к первому входу первого регистра и входу блока управления, соединенного первым выходом через второй регистр с входом коммутатора, а вторым выходом с первым входом блока считывания и вторым входом первого регистра f 21, В этой системе не предусмотрена возможность контроля и диагностики логических схем с неисправностями, вызывающими промежуточный уровень напряжения на выходе испытываемой схемы между логическими 0 и 1 .При наличии таких неисправнос— тей система с вероятностью 0,5 не обнаруживает их, следовательно, ре— зультаты контроля и диагностики получаются недостоверными и неточными.

Цель изобретения — повышение достоверности результатов контроля.

710045

О

Это достигается тем, что система дополнительно содержит дешифратор, блок анализа и блок компараторов, вход которого подключен к выходу коммутатора, а выход — к второму входу блока считывания, соединенного выходом с входом блока анализа, выход которого через преобразователи уровней сигналов подсоединен к входу уп" равляющей вычислительной машины, причем вход дешифратора подключен к выходу первого регистра, а выход — к одному иэ входов второго регистра и к третьему входу блока считывания.

На чертеже изображена блок-схема системы, содержащая преобразователи

1 уровней сигналов, блок управления

2, регистр 3, дешифратор 4, блок считывания 5, регистр б, коммутатор 7, блок компараторов 8, блок анализа 9, вычислительную машину (ВМ) 10 и контролируемую логическую схему 11.

Система работает следующим образом.

По команде запись содержимое сумматора ВМ 10 с номером входного вывода и кодом логического значения, подаваемым на этот вход, записывается в регистр 3. После дешифратора 4 логическое значение записывается в соответствующий разряд регистра б, который через коммутатор 7 подключен к схеме 11. Когда на все входы схемы 11 подан нужный входной набор, поступает команда считывание от

ВМ. Тогда с сумматора ВМ в регистр

3 записывается номер выхода, с которого необходимо считать информацию. в ВМ, В свою очередь на блок 8 через коммутатор 7 поступают аналоговые значения напряжений со всех выходов схемы 11. Дешифратор 4 пропускает через блок 5 значение только с того выхода, номер которого соответствует номеру, записанному в регистре 3. С выхода блока 5 код выходного напря-: жения поступает на блок анализа 9, который через преобразователи 1 передает a BM 10 код 00, ll или 01, соответствующий значению логического 0, 1 или промежуточному уровню напряжения на считываемом выходе.

Наличие блока компараторов 8 и блока анализа 9 позволяет увеличить точност контроля и диагностики схем, обработка статистических данных контроля и диагностики неисправностей больших многокристальных интегральных схем показали, что примерно

7% их обладают неисправностями, вызывающими промежуточный уровень напряжения на выходе схемы. Следовательно, прй внедрении описываемой системы точность контроля интегральных логических схем повышается на 7%.

Формула изобретения

Система контроля логических схем, содержащая управляющую вычислительную машину, выход которой через преобразователи уров ней сигналов подключен к первому входу первого регистра и входу блока управления, соединенного первым выходом через второй ре гистр с входом коммутатора, а вторым выходом с первым входом блока считывания и вторым входом первого регистра, отличающаяся тем, что, с целью повышения достоверности результата контроля, система дополнительно содержит дешифратор, блок анализа и блок компараторов, вход которого подключен к выходу коммутатора, а выход — к второму входу блока считывания, соединенного выходом с входом блока анализа, выход которого через преобразователи уровней сигналов подсоединен к входу управлякщей вычислительной машины, причем вход дешифратора подключен к выходу первого регистра, а выход — к одному из входов второго регистра и к третьему входу блока считывания.

Источники информации, принятые во внимание при экспертизе

° 1. Многопостовый комплекс ЭлеконС.Д, Сб, Электронная промышленность

Р 1, 1975.

2. Карасик В,М., Попов С.u., Кац М,Ф, Автоматический контроль конструктивно-логических узлов. Сб.

Обмен опытом в радиоэлектронике.

Измерение и контроль М 3, 1973 (прототип) °

Состав итель Н. Белинкова

Редактор Т. Юрчикова Техред р.Андрейко Корректор Г. Назарова

Заказ 8761/49 Тираж 751 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., ф. 4/5

Филиал ППП. Патент, r.Óæroðâä, ул.Проектная, 4

Система контроля логических схем Система контроля логических схем Система контроля логических схем 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх