Устройство задержки

 

О П И С А К И Е (ii!7I8905 изоеиетеник ) Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 21.09.78 (21) 2666946/18-21 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано 28.02.80. Бюллетень № 8 (45) Дата опубликования описания 28.02.80 (51) М, Кл.з

Н ОЗК 5/13

Государственный комитет

СССР (53) УДК 621.374.5 (088.8) ло делам изобретений и .открытий (72) Автор изобретения

И, И. Обод (71) Заявитель (54) УСТРОЙСТВО ЗАДЕРЖКИ

Изобретение относится к импульсной технике и предназначено для использования в радиоэлектронной промышленности, в частности в автоматике и измерительной технике. 5

Известно устройство задержки, содержащее транзисторный триггер с раздельными входами, мостовую схему, состоящую из

RC-цепи и цепи установки опорного напряжения, к диагонали которой подключен ди- 10 одно-регенеративный компаратор.

Недостатком такого устройства является

его сложность.

Цель предлагаемого изобретения — упрощение устройства. 15

Для достижения указанной цели в устройстве задержки, содержащем транзисторный триггер с раздельными входами, мостовую схему, состоящую из RC-цепи и цепи установки опорного напряжения, к диагонали которой подключен компаратор, компаратор включен во второе плечо триггера и выполнен на полупроводниковом пентоде, вторая база которого подключена к выходу времязадающей цепочки, первая база через резистор соединена с коллектором транзистора первого плеча триггера, первый эмиттер — с общей шиной, второй эмиттер — с подвижным контактом резистора цепи установки опорного напряжения, коллектор че- 30 рез резистор — с шиной питания, а также с входом времязадающей RC-цепочки и через резистор с базой транзистора первого плеча триггера, На чертеже представлена принципиальная схема устройства.

Устройство содержит триггер, выполненный на транзисторе 1, полупроводниковом пентоде 2, являющемся одновременно компаратором и резисторах 3 — 7, мостовую схему, состоящую из времязадающей RC-цепи на резисторе 8 и конденсаторе 9, цепи установки, опорного напряжения на резисторе 10.

В статике транзистор 1 закрыт, а полупроводниковый пентод 2 открыт и насыщен.

При поступлении на вход триггера импульса запуска отрицательной полярности пентод 2 закрывается, а транзистор 1 открывается. Конденсатор 9 начинает заряжаться через резистор 8. На выходе времязадающей цепочки появляется линейно возрастающее напряжение, которое сравнивается с пороговым значением напряжения включения пентода. При сравнении этих двух напряжений пентод открывается и конденсатор 9 быстро разряжается через переход вторая база первый эмиттер открытого и насыщенного пентода. Это приводит к переключению триггера в первоначальное положение. С прихо718905

Формула изобретения

Составитель И. Радько

Корректоры: T. Трушкина и Л. Орлова

Техред В. Серякова

Редактор Е. Караулова

Заказ 134/13 Изд. Мя 182 Тираж 995 Подписное

НПО «Поиск» Государственного комитета СССР по делам изобретений и открытий

113035, Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 дом следующего импульса запуска процесс работы устройства повторяется, Время задержки выходных импульсов определяется пороговым значением напряжения включения пентода, которое устанавливается цепью установки опорного напряжения, т. е. резистором 10.

Регулировкой данного резистора можно изменять время задержки импульсов во всем периоде следования импульсов запуска практически по линейному закону, Использование полупроводникового пентода в качестве компаратора и включение его во второе плечо триггера выгодно отличает предлагаемое устройство задержки от прототипа, так как значительно упрощается схемное решение, Устройство задержки, содержащее транзисторный триггер с раздельными входами, 4 мостовую схему, состоящую из КС-цепи н цепи установки опорного напряжения, к диагонали которой подключен компаратор, отличающееся тем, что, с целью упроще5 ния, компаратор включен во второе плечо триггера и выполнен на полупроводниковом пентоде, вторая база которого подключена к выходу времязадающей цепочки, первая база через резистор соединена с коллектором

10 транзистора первого плеча триггера, первый эмиттер — с общей шиной, второй эмиттер— с подвижным контактом резистора цепи установки опорного напряжения, коллектор через резистор — с шиной питания, а также

15 с входом времязадающей RC-цепочки и через резистор с базой транзистора первого плеча триггера.

Источники информаций, принятые во внимание при экспертизе

20 1. Авторское свидетельство СССР № 393807, кл, Н ОЗК 5/13, 17.09.71 (прототип) .

Устройство задержки Устройство задержки 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх