Полупостоянное запоминающее устройство

 

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕ ЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 280378 (21) 2597132/18-24 (51)М

2 с присоединением заявки ¹â€”

G 11 С 17/00

Государственный комитет

СССР по делам изобретений и открытий (23) Приоритет

Опубликовано 250380. Бюллетень ¹ 11 (53) УДК 681. 327. Бб (088. 8) Дата опубл снования описания 280380 . (72) Авторы изобретения

H.Ê.ÁàáåHêî и .Л.Г,Ткач

/

Ордена Ленина институт кибернетики

АН Украинской ССР (71) Заявитель (5 4) ПОЛУПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к. вычислительной технике и может быть использовано при построении устройств хранения дискретной информации.

Известны полупостоянные запоминающие устройства (ППЗУ), содержащие накопитель информации с выходными обмотками и числовыми шинами, формирователи и усилители считывания (IJ и (2), 10

Одно из известных ППЗУ содержит накопитель, выполненный в виде набора

=- амкнутых магнитопроводов со многими первичными и одной вторичной. обмотками (1) . 15

Недостатком таких ППЗУ является трудоемкос.ть смены части или всей записанной информации.

Наиболее близким техническим реше-20 нием к предлагаемому изобретению является ППЗУ, которое содержит накопитель с выходными обмотками, выполненный в виде пакета перфокарт с числовыми шинами, адресный коммутатор, блок формирователей и блок ключей, причем выходы адресного коммутатора соединены с числовыми шинами, а его потенциальные входы — с выходами блока ключей (2).

Недостатками известного ППЗУ является относительная сложность его конструкции и недостаточная надежность.

Цель изобретения — упрощение и повышение надежности ППЗУ.

Поставленная цель достигается тем, что оно содержит блок коррекции адресных токов, входы которого соединены с выходами блока формирователей, а выходы — с импульсными входами адресного коммутатора. Блок коррекции адресных токов может быть выполнен в виде набора резисторов, а выходные обмотки выполнены на плате, расположенной в середине пакета перфокарт.

На фиг. 1 представлена блок-схема

ППЗУ; на фиг. 2 — конструкция накопителя °

ППЗУ содержит накопитель 1, соединенный с выходами адресного коммутатора 2, потенциальные входы которого соединены с выходами блока 3 ключей, а импульсные входы — с выходами блока 4 коррекции адресных токов, входы которого в свою очередь подключены к выходам блока 5 формирователей.

Накопитель 1 (фиг. 2) состоит из пакета перфокарт 6, на которых токо723684

Формула и зо брет ени я

60 проводящей пастой нанесены числовые шины 7, системы замкнутых разъемных магнитопроводов, каждый из которых состоит из двух стержней 8 и дв:, х замыкающих ярем 9. Накопитель включает в себя такжЕ систему сосредоточенных в середине пакета выходных обмоток 10, расположенных на плате

11.Числовые шины 7 на перфокарте выполнены в виде последовательной цепочки кольцеобразных контуров, охватывающих стержни магнитопроводов.

Занесение информации осуществляется перфорацией отверстий 12. При этом разрывается внешняя или внутренняя (по отношению к магнитопроводу) ветвь контуров, что отождествляется с записью 1 или 0 . При считывании импульс тока, сформированный ь блоке 5 формирователей, коммутируется с помощью адресного коммутатора .2 на числовую шину данной перфокарты. 20

Конструктивно связь выходов. адресного коммутатора с числовыми шинами осуществляется контактным способом с помощью гибких шлейФов и контактных площадок 13 на перфокартах. Проходящий по числовой шине импульс тока наводит в выходной обмотке 10 си гнал; если перфориро вана (разорн ана) наружная ветвь конт ра, т.е. когда была записана 1 . В случае .перфорации внутренней ветви контура (т.е. когда был записан 0 ) сигнал на съемной о бмот < е отсутствует .

Выполнение выходных обмоток сосредоточенными и расположенными на отдельной платэ, и как следствие, упрощение конструкции и увеличение надежности ус=ройства стало нозможным благодаря включению в устройство дополнительно го блок а — блока 4 коррекции адресных токон.

В связи с большой длиной магнитопровода пс сравнению с высотой съемной обмотки (практически отношение этих размеров > 50), наличию четырех зазоров и, как следствие, больших по- 45 токов рассеивания при одинаковой амплитуде адресных токов во всех числовых шинах накопителя имеет место изменение величины сигнала Б на выходной обмотке в зависимости от располо- g0 жения возбужденной карты в пакете с увеличением расстояния возбужденной карты от выходной обмотки амплитуда сигнала уменьшается. Для компенсации этого уменьшения в ППЗУ числовые шины,55 различно удаленные от выходных обмоток, возбуждаются разными по амплитуде импульсами адресных токов: близкие к съемной обмотке карты возбуждаются меньшими по амплитуде импульсами, а более удаленные — большими.

Такой режим работы обеспечивается выполнением блока 4 коррекции адреснь1х токов в виде набора параллельно включенных резисторов. При этом, так как каждый формирователь блока 5 65 нагружается несколькими числовыми шинами, расположенными примерно на одном и том же расстоянии от съемных обмоток, то функция коррекции реализует".я поиближенно. Однако этого приближения, характеризуемого отклонением в (5-7Ъ) от идеальной функции коррекции, вполне достаточно при практическом построении ППЗУ.

Устройство работает следующим образом.

На входы блока 5 формирователей и блока 3 ключей поступают сигналы, полученные в результате дешифровки кода адреса (блок дешифровки на чертеже не показан) . В указанных блоках эти сигналы возбуждают по одному

Введение блока коррекции адресных токов позволяет выполнять выходные

| обмотки сосредоточенными по отношению к магнитопроводу, а э-.о в свою очередь обеспечивает значительное упрощение конструкции устройства, технологии его изготовления, а также увеличивает его надежность.

1 . Полу постоянное з апоми нающее устройство, содержащее накопитель с выходными обмотками, выполненный в виде пакета перфокарт с числовыми шинами, адресный коммутатор, блок формирователей и блок ключей, причем выходы адресного коммут атора соединены с числоными шинами, а его потенциальные входы — - выходами блока ключей, о тл и ч а ю щ е е с я тем,чтос целью упрощения устройства и повышения его надежности,оно солержи блок коррекции адресных токов, входы которого соединены с выходами блока фор723684

Заказ 935/17

Подл ис ное

ИИПИ раж 662 мирователей, а выходы — с импульсными входами адресного коммутатора.

2, Устройство по п.1, о т л и ч аю щ е е с я тем, что блок коррекции адресных токов выполнен в виде набора резисторов.

3, Устройство по п.1, о т л ич а ю щ е е с я тем, что выходные обмотки выполнены на плате, расположенной в середине пакета перфокарт, Источники информации, принятые во внимание при экспертизе

1. Брик Е.A. Техника ПЗУ, Советское радио, 1973, с. 96-110, 2. Бабенко Н.К. и др. Управляющие системы и маиины. 1974, Р 4, с.52-56 (прототип).

Филиал ППП Патент, r. Ужгород, ул. Проектная,4

Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство Полупостоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх