Запоминающее устройство

 

Союз Советских

Социалкстических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

"" 733021 (61) Дополнительное к авт. свид-ву— (22) Заявлено 12.10.77 (21) 2533893/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.

G 11 С 11/00

Геоударстаеииый комитет

СССР

Опубликовано 05.05.80. Бюллетень №17

Дата опубликования описания 15.05.80 (53) УДК 628.327..6 (088.8) ао делан изаоретеиий и открытий (72) Авторы изобретения е

А. А. Буров, В. Н. Лаут и Д. Т. Штильман (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЛСТВО

Изобретение относится к области вычислительной техники и может быть использовано при построении ферритовых запоминающих устройств 2,5D большой емкости.

Известны ферритовые запоминающие устройства (ЗУ), используемые в вычислитель5 ных системах в качестве оперативных запоминающих устройств и позволяющие выполнять некоторые операции с повышенным быстродействием. Эти устройства позволяют производить последовательное считывание нескольких бит, однако это достигается бла- щ годаря введению в накопитель дополнительной обмотки, с сердечниками для временного запоминания с последующей перезаписью (1) .

Наиболее близким по технической сущности к предлагаемому является ферритовое запоминающее устройство 2,5D, содержащее накопитель с подключенными к нему усилителем воспроизведения и блоками адресно-разрядной и адресной выборки, одноразрядный регистр числа, подключенный к усилителю воспроизведения, и блок управления. При работе этого устройства, в соответствии с кодом адреса, возбуждаются по

2 одному из выходов блоков адресно-разрядной и адресной выборки и организуются полутоки в соответствующих адресно-разрядной и адресной линиях накопителя. Причем полуток в адресно-разрядную линию при считывании необходимо подавать по сравнению с адресным полутоком с опережением тем бо шим, чем большее число полувыбранных сердечников вносят искажение в считываемый сигнал. Время работы устройства при выполнении операции

«считывание-регенерация» или «считывание-запись» складывается из следующих величин (без учета фронтов токов и задержек в логических цепях).

Тц =Тр+2Тп, где Tp — время раздвижки между адресноразрядным и адресным током, Тп — время переключения сердечника при записи или считывании1Я j.

В современных вычислительных комплексах обмен информацией с оперативной памятью ведется в основном группами по несколько слов. При последовательном обращении за N к ЗУ соответственно в N раз возрастает время работы ЗУ:Тц = N(Tp+2Tä), 733021

16

26

2S

39

При большом об ьеме ЗУ непроизводительные потери времени NTP составляют значительную часть общего времени работы ЗУ.

Если требуется произвести запись нескольких последовательных слов, надо последовательно считывать информацию в соответствующих сердечниках без ее распознаванияя.

Цель изобретения — повышение быстродейсгвия устройства при выполнении операций с группами слов.

Поставленная целы достигается тем, что в запоминающее устройство, содержащее накопитель " подключенными к нему блоками выборки и блоком усилителей считывания, подключенным к регистру числа, блок управления и адресные шины, введены дополнительный регистр числа, счетчик и коммутатор, входы которого подключены к соответствующим выходам счетчика, блока управления и дополнительного регистра числа, один из входов которого соединен с выходом регистра числа, другие — с одними из выходов блока управления, другой выход которого соединен с выходом счетчика, выход коммутатора подключен к входу одного из блоков выборки.

На фиг. 1 представлена блок-схема- запоминающего устройства; на фиг. 2 — временные диаграммы устройства.

Запоминающее устройство содержит накопитель 1, блок 2 адресно-разрядной выборки и блок 3 адресной выборки, усилитель 4 воспроизведения, одноразрядный регистр 5 числа, дополнительный регистр 6 числа, коммутатор 7, счетчик 8 последовательных обращений и устройство 9 управления. Считанная в устройстве информация и информация для записи передаются о числовой шине 10 числа. По числовым шинам 11, 12, 13 адреса поступает адрес обращения.

Устройство работает следующим образом

Старшие разряды адреса, поступающие по шине 11, управляют работой блока 2 адресно-разрядной выборки, обеспечивая выбор соответствующей адресно-разрядной шины накопителя 1..Младшие разряды адреса, поступающие по шинам 12, 13, управляют работой блока 3 адресной выборки, обеспечивая выбор адресных шин накопителя 1. Считанная информация с усилителя воспроизведения 4 поступает на одноразрядный регистр 5 числа и на выход устройства 10. Новая информация, поступившая на регистр 5 числа с шины 10, или прежняя информация при регенерации через допол.нительный регистр 6 числа и коммутатор 7 определяют включение соответствующего ключа блока 3 адресной выборки, т. е. информационное состояние записываемого сердечника определяется адресным током. Устройство 9 управления обеспечивает необходимые временные управляющие сигналы.

При обращении к запоминающему устройству за N последовательными словами, одновременно с командой «Пуск» в устройство управления поступает признак групповой операции, а по шинам 11, 12, 13 поступает код адреса первого слова, младшими разрядами которого (шина 13) устанавливается исходное состояние счетчика 8. Это состояние счетчика 8, подключенного в это время через коммутатор 7 к блоку 3 адресной выборки, вместе с разрядами адреса, поступающими непосредственно в блок адресной выборки по шине 12, определяет выбор соответствующей адресной шины накопителя. В сбответствии с принятым адресом возбуждается сначала адресно-разрядная шина накопителя, а затем через время

Т р возбуждается адресная шина накопителя. С окончанием такта считывания устройством управления выключается адрес- . ный полуток в накопителе, при этом выключение адресно-разрядного полутока блокируется. Одновременно счетчик 8 переходит в следующее состояние и меняет с помощью коммутатора 7 выход блока адресной выборки для возбуждения новой адресной линии накопителя, что приводит к считыванию информации со следующего сердечника, а также производится перенос информации для регенерации (или записи вновь поступившей) первого слова в первый разряд дополнительного регистра 7 числа, выполненного, например, в виде сдвигового регистра.

Сразу за первым считыванием производится второе, т. е. без выжидания еще раз времени Тр так как адресно-разрядный полуток оставался включенным. Аналогично производятся все остальные считывания: при переходе к каждому следующему сердечнику происходит смена состояния счетчика 8 с одновременным переносом информации для записи в соответствующие разряды дополнительного регистра 6 числа. После окончания считывания последнего слова осуществляется смена полярности полутока в адресно-разрядной шине накопителя и возбуждаются N выходов блока адресной выборки 3: при записи кода «1» соответствующий ключ открывается, а при записи кода «О»вЂ” нет. Управление ключами определяется содержимым дополнительного регистра 6 числа. Таким образом, блоком адресной выборки обеспечивается сдновременная запись в

N сердечниках по адресным координатам накопителя. В результате время полного о6ращения за N словами равно

Т., = Т, + Мт„+ Т., При необходимости произвести запись 2-х

4-х, 8-ми или более слов в такте считывания устройство управления устанавливает нужное число разрядов дополнительного регистра 6 числа в состояние «1» и подключает его посредством коммутатора 7 к блоку 3 адресной выборки. Благодаря одновоеменному срабатыванию соответствующих ключей блока 3 адресной выборки происходит одновременное перемагничивание не733021

Фиг. 3 скольких сердечников. Таким образом, уже через время Тц после начала работы можно приступить описанным выше способом к одновременной записи новой информации во всех подготовленных сердечниках.

Благодаря введению новых узлов: счетчика, дополнительного регистра и коммутатора, а также организации управления за- писью адресным током, предложенное устройство позволяет в два раза сократить время выполнения операции «считывание— запись» и в 4 раза — «стирание-запись» 1о четверки слов с учетом реальных фронтов и задержек. При этом время доступа не ухудшается.

Использование предлагаемого устройства в составе вычислительных систем позволяет существенно повысить производительность последних и эффективность при обработке больших массивов.

Формула изобретения

Запоминающее устройство, содержащее накопитель с подключенными к нему блоками выборки и блоком усилителей считывания, подключенным к регистру числа, блок управления и адресные шины, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены дополнительный регистр числа, счетчик и коммутатор, входы которого подключены к соответствующим выходам счетчика, блока управления и дополнительного регистра числа, один из входов которого соединен с выходом регистра числа, другие — с одними из выходов блока управления, другой выход которого соединен с выходом счетчика, выход коммутатора подключен к входу одного из блоков выборки.

Источники информации, принятые во внимание при экспертизе

l. Патент Великобритании № 1292751, кл. Н 3 В, 1972.

2. Крупский А. А. Запоминающие устройства современных ЗЦВМ. М., «Мир», 1968, с. 86 (прототип).

733021

Составитель Л. Амусьева

Редактор Л. Веселовская Техред К. Шуфрнч Корректор Г. Назарова

Заказ 563/13 Тираж 662 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх