Логический накопитель импульсов

 

о и739746

Союз Советских

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

- -" 1.A I Î11FPTß, (61) Дополнительное к авт. свид-ву (22) Заявлено 20.01.78 (21) 2571384/18-21 (53)M. Кл.

Н 03 К 25/04 с присоединением заявки ¹â€”

Государственный комитет

СССР (23) Приоритет

Опубликовано 05.06.80. Бюллетень №21

l по делим изобретений и открытий (53) УД

621.375.3 (088.8) Дата опубликования описания 06.06.80 (72) Автор,. изобретения

В. Р. Пузик. (71) Заявитель (54) ЛОГИЧЕСКИЙ НАКОПИТЕЛЬ ИМПУЛЬСОВ

Предлагаемый логический накопитель импульсов относится к импульсной технике, может быть использован в радиоэлектронных устройствах вычислительной и измерительной техники, системах автоматического управления и регулирования в качестве простейшего устройства логической обработки последовательности импульсных сигналов.

Известно накопительное устройство с контро лем параметров импульсов по методу заряда

10 емкостей дозированным пропорционально длительности импульса током, содержащее триггер, входы которого подключены к накопительным конденсаторам через схемы И-HE (1).

К недостаткам известного устройства следует отнести .односторонний контроль периода следования накапливаемых импульсов.

Известен также логический накопитель импульсов, содержащий входной триггер, входную шину, пересчетную декаду, выходной триггер, RS-триггер, управляемый ключ, два элемента

НЕ, два элемента И-НЕ н два накопителя на конденсаторах, выходы которых соединены соответственно с первыми входами первого

2 и второго элементов И вЂ” НЕ, вторые входы которых соединены со входами соответствующих накопителей на конденсаторах и выходами элементов НЕ, выходы элементов И вЂ” НЕ соединены со входами R RS-триггера,S вход которого соединен со входной шиной и со счетным входом входною триггера, вход установки в "0" которого соединен со входом сброса пересчетной декады, со входами 0 и установки в "0" выходного триггера, с прямым выходом RSтриггера и с первым входом управляемого ключа, второй вход которого соединен с инверсным выходом входного триггера, со входом первого элемента НЕ, а выход со входом второго элемента НЕ; прямой вход входного триггера соединен со счетным входом пересчетной декады, выход которой соединен со счетным входом выходного триггера (21..В известном устройстве входной триггер переключает поочередно два накопителя на конденсаторах для контроля временного интервала между двумя соседними импульсами последовательности.

73974

При превьшкнии интервала времени между 1 входными импульсами заданной величины срабатывает RS-триггер, который устанавливает элементы устройства в исходное состояние.

Когда интервалы времени между входными импульсами меньше заданной величины, входные импульсы считаются в пересчетной декаде, переполнение пересчетной декады индицируется перебросом выходного триггера.

Недостатком известного устройства состоит в том, что диапазон частот накапливаемых импульсов ограничен только с нижней стороны.

Цель изобретения — получение двустороннего ограничения по частоте следования накапливаемых имт1ульсов.

Поставленная цель достигается тем, что в логический накопитель импульсов, содержащий входйую шину, входной триггер, пересчетную декаду, выходной триггер, элемент HE u RSтриггер, первый вход S которого соединен со входной шиной и с тактовым входом входного триггера, вход установки в "О" которого соединен со входом сброса пересчетной декады и со входами D и установки в "О" выходного триггера, тактовый вход которого соединен 25 с выходом пересчетной декады, введены элемент задержки, два формирователя и элемент И вЂ” ИЛЙ—

НЕ с двумя структурами И, первый вход первой структуры И соединен с прямым выходом RSтриггера, второй и третий входы S которого соединены с прямым и входами первого и второго формирователей, инверсные входы которых — соединены с первым и вторым входами R RSтриггера и второй структуры И элемента И вЂ” ИЛИНЕ, третий вход второй структуры И которого соеди ен с выходом элемента НЕ и стретьим -. входом R RS-триггера, четвертый вход R которого соединен с инверсным выходом входного

"триггера и тактовыми входами второго формирователя и пересчетной депкады, вход сброса которой соединен с выходом элемента И вЂ” ИЛИ—

НЕ и со входами установки в "0" формирователей, счетный вход первого формирователя соединен с прямым выходом входного триггера, счетный вход которого соединен через элемент задержки со входом элемент» НЕ.

На чертеже представлена структура логическ»ого накопителя импульсов.

Устройство содержит входной триггер 1, фор.мирователи 2,3, RS-триггер 4, пересчетную дека.ду 5, выходной триггер 6, входную шину 7, элемент задеркжи 8, элемент НЕ 9, элемент

И вЂ ИЛИ вЂ 10.

Входная шина 7 соединена с первым вхо55 дом $ RS-триггера 4, через элемент задержки

8 — со входом элемента Hl 9 и непосредственно — со счетным входом входного триггера 1, вход установки в "О * которого соединен со входа.

6 4 ми установки в "О" формирон»пе,ION,3, со входом сброса пересче1ной дек»дьt 5, «о входами О и установки в ™О" выходного трипе ра 6 и с вь1ходом элемента И-ИЛИ- НЕ 10, вход первой структуры И которого соединен с прямым выходом RS-триггер» 4, второй и третий входы S которого соединены с прямыми выходами формирователей 2,3, Инверсные выходы последних соединены с первым и вторым входами R RS-триггера 4 и второй структуры И элемента И вЂ” ИЛИ вЂ” НЕ 10, третий вход второй структуры И которого соединен с выходом элемента НЕ 9 и с третьим входом

R RS-триггера 4. Четвертый вход R триггера 4 соединен с инверсным выходом триггера 1, со счетными входами формирователя 3 и пересчетной декады 5, прямой выход триггера 1 соединен со счетным входом формирователя 2, выход пересчетной декады 5 соединен со счетным входом выходного триггера 6.

Устройство работает следующим образом.

В исходном состоянии на входной шине 7потенциал О", на выходе элемента НЕ 9 и инверсных выходах формирователей 2 и 3-уровень "1", поэтому потенциал "О" с выхода элемента 10 удерживает в исходном нулевом состоянии входной триггер 1, формирователи

2 и 3, пересчетную декаду 5 и выходной триггер 6, Входной импульс, пройдя элемент задержки

8 и элемент HE 9, закрывает элемент И вЂ” ИЛИ—

НЕ 10, на выходе которого устанавливается потенциал "1", в результате чего снимаетсясигнал установки всего устройства в исходное состояние. Элемент задержки 8 необходим для включения устройства в работу после прихода первого импульса последовательности.

По заднему фронту входного импульса триггер 1 переключается в состояние "1", положительным перепадом с триггера 1 запускается формирователь 2, и на время формирования импульса формирователя потенциалом "0" сиивереиого входа формирователя 2 закрывается элемент И вЂ” ИЛИ вЂ” HE 10, в результате чего на время формирования импульса потенциал установка устройства в исходное состояние с выхода элемента 10 отсутствует.

Если второй импульс последовательности приходит во время формирования импульса формирователя 2, происходит переключение входного триггера 1 в состояние "О", запускается формирователь 3, а сигналом с инверсного выхода формирователя 3 элемент И-ИЛИ- НЕ

10 снова удерживается в закрытом состоянии.

В результате этого при условии, по период следования импульсов не более дзи елы ос1и импульсов формирователей 2 и 3, н» вь хпде элемента И вЂ” ИЛИ вЂ” НЕ IO по«тоянно «охр»нясi«я потенциал "1". Происходит контроль период»

5 7397 следования импульсов но максимуму. По накоплению заданного числа импульсов включается пересчетная декада 5, положительным перепадом напряжения с ее выхода запускается выходной триьз ер 6, который выдает в нагрузку сигнал.

Если период следоваийя ймпульсов такой, что к моменту прихода третьего импульса формирователь 2 еще формирует импульс, то на трех S входах RS-триггера 4 устанавливается состояние "1", и по совпадению этих трех потенциалов RS-триггер 4 переключается в состояние "1", элемент И вЂ” ИЛИ вЂ” НЕ 10 от- крывается, на его выходе устанавливается потенциал "0", и происходит сброс формирователей 2 и 3, триггеров 1 и 6 и пересчетной декады 5. Произошел контроль импульсов по минимуму периода их следования. Таким образом, в накопителе накапливаются только те импульсы, период следования которых удовле- о творяет условию.

t

«(Т(2

1 где Т вЂ” период следования накапливаемых импульсов; т — длительность импульса формирователей

2 и 3.

Переключение триггера 4 в состояние "1" происходит по переднему фронту входного импульса, а по заднему его фронту с выхода элемента задержки 8 и элемента HE 9 триггер 4 по совпадению потенциала "1" на четырех R входах переключается в состояние "0"

Устройство оказывается в исходном состоянии.

При дальнейшем поступлении импульсов накопитель функционирует аналогично.

-Таким образом, в предлагаемом логическом накопизеле импульсов диапазон llBKQnlIKBMMblx импульсов ограничен по максимуму и минимуму, что позволяе1 использовать накопитель д|я более широких целей, когда требуется накопление импульсов 1олько определенного

6 6 диапазона периода следования, например, в мно гократных устройствах связи.

Фо рмул а,из о брет ения

Логический накопитель импульсов, содержащий входную шину, входной триггер, пересчетную декаду, выходной триггер, элемент НЕ и RSтриггер, первый вход S которого соединен со входной шиной и тактовым входом входного триггера, вход установки в "0" которого соединен со входом сброса пересчетной декады и со входами 0 и установки в "0" выходного триггера, тактовый вход которого соединен С выходом пересчетной декады, о т л и ч а юшийся тем, что, с целью двухстороннего ограничения по частоте следования накапливаемых импульсов, в него введены элемент задержки, два формирователя и элемент И вЂ” ИЛИ—

HE с двумя структурами И, первый вход первой структуры И, соединен с прямым выходом

RS-триггера, второй и третий входы S которого соединены с прямыми выходами первого и второго формирователей, инверсные выходы которых соединены с первым и вторым входами

R RS-триггера и второй структуры И элемента

И вЂ” ИЛИ вЂ” HE, третий вход второй структуры

И которого соединен с выходом элемента НЕ и с третьим входом R Rs-триггера, четвертый вход R которого соединен с инверсным выходом входного триггера и тактовыми входами второго формирователя и пересчетной декады, вход сброса которой соединен с выходом элемента И вЂ” ИЛИ вЂ” НЕ и со входами установки- . в "0 формирователей, счетный вход первого формирователя соединен с первым выходом входного триггера, счетный вход коротого соединен через элемент задержки со входом элемента НЕ.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР N 429539, кл. Н 03 К 25/02, 1975, 2. Авторское свидетельство СССР Ч 514445, кл. Н 03 К 25/04, 1976 (прототип).

73974б

Составитель Ранов

Техред А.Щепаиская . Корректор Т.Скворцова

Редактор Б. Федотов

Заказ 2958/51

Тираж 995 . Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб„д. 4/5

Филиал ППП Патент", г, Ужтород, ул. Проектная, 4

Логический накопитель импульсов Логический накопитель импульсов Логический накопитель импульсов Логический накопитель импульсов 

 

Наверх