Устройство для контроля параллельного двоичного кода на четность

 

О П И С А Н И Е 746530

ИЗОБРЕТЕН ИЯ

Союз Советскик

Социалистические

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6! ) Дополнительное к авт. свил-ву М 530332 (22) Заивлено 03.04.7 8(2l ) 2600718/18-24 (5() Щ. Кд.

Gj 06 F 11/10 с присоединением заявки М—

Гасударственный комитет

СССР (23) Приоритет— яо делам изобретений н еткрмтий (53) УДК 681.327..17(088.8) Опубликовано 07.07.80. Бюллетень J% 25

Дата опубликования описания 10.07.80 (72) Автор изобретения

В. Н. Горшков (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАРАЛЛЕЛЬНОГО

ДВОИЧНОГО КОДА HA ЧЕТНОСТЬ

Изобретение относится к вычислительной технике и может быть применено для обнаружения ошибок нечетной кратности при передаче и хранении данных в двоичном коде.

Известно устройство $1), содержащее ключи, группы элементов И и ИЛИ, позволяющее контролировать параллельный двоичный код. Недостатком устройства то является невысокое быстродействие.

Известно устройство по основному авт. свид. М 530332 (2), содержащее триггер, два элемента И и регистр сдви15 га, нулевые разрядные выходы которого соединены с входами первого элемента И, выход которого соединен с первым входом второго элемента И, второй вход второ-. го элемента И соединен с шиной тактовой частоты, а его выход - с входом сдвига регистра сдвига, выход которого соединен со счетным вкодом триггера, выкод триг«

Гера является выходом устройства.

Недостатком известного устройства является его низкое быстродействие и большой объем оборудования.

Целью изобретения является повышение быстродействия и сокращение объема оборудования устройства.

Поставленная цель достигается тем, что устройство содержит группу двуквходовых элементов ИЛИ, число которых равно половине количества разрядов контролируемого кода, группу двухвходовых элементов И, группу трехвходовых элементов

И и элемент задержки. Первый и второй входы каждого элемента ИЛИ группы соединены с первым и вторым входами соответствующего трехвходового элемента И группы, третьи входы KoTopbIK соединены с выходом элемента задержки, вход которого соединен с первыми входами двухвходовых элементов И групп. Второй вход каждого двухвходового элемента И группы соединен с выходом соответствующего двухвходового

) элемента ИЛИ группы. Выходы двухвходовык элементов И группы соединены с еди15

3 74 ничными входами триггеров регистра сдви га, нулевые входы которых сОединены с выходами трехвходовых элементов И группы. Входы двухвходовых элементов ИЛИ группы и элемента задержки являются входами устройства.

На чертеже представлена схема предлагаемого устройства.

В состав устройства входят информационные входы 1, двухвходовые элементы

ИЛИ 2, шина приема 3, элемент задержки

4, двухвходовые элементы И 5„трехвходовые элементы. И 6, шина тактовой

-частоты 7, элементы И 8, регистр сдви га 9, триггер 10 и элемент И 11, Устройство работает следующим образом.

В исходном состоянии регистор сдвига 9 находится в нулевом состоянии, и на выходе элемента И 11 имеется потенциал, запрещающий прохождение импульсов тактовой частоты на вход этого регистра сдвига через элемент И 8.

Триггер 10 также установлен в нулевое положение, Контролируемый код подается на информационные входы 1 устройства. По единичному сигналу с шины приема 3 логическая сумма двух соседних разрядов контролируемого кода через элементы

ИЛИ 2 и элементы И 5 поступают на входы установки в единичное состояние разрядов регистра сдвига 9, С выхода элемента задержки 4 задержанный еди ничный сигнал с шины приема 3 поступает на входы элементов И 5, Прй этом разряды регистра сдвига устанавливает- . ся в нулевое состояние, если в соответствующих соседних разрядах контролируемого кода поступает код "1 . На выходе элемента И 1 1 появляется потенциал, разрешающий прохождение импульсов тактовой частоты на вход регистра одвига 9 через элемент И 8. Код, записанный в регистре сдвига 9, начинает сдвигаться, и на выходе появляются сигналы, которые поступают на счетный вход триггера 10 и переключают et о. После того, как с выхода регистра сдвига 9 поступит последняя l", на выходе элемента И 11 появляется сигнал, запрещающий дальнейшее прохождение сигналов тактовой частоты на вход регистра сдвига 9. Состояние триггера 10 указывает, какое количество сигналов (четное или,нечетное) в контролируемом коде.

6530 ф

Предлагаемое устройство по сравнению с известным имеет не менее, чем вдвое, большее быстродействие и меньший объем оборудования на величину

- — С

Д (РСР 1ИлИ И ЭИ

+С, "С "СЭВ пи - и где Ср0р, С „, С«и С - соответственно объем оборудования одного разряда сдвигающего регистра, двухвходового элемента ИЛИ, к-входового элемента И и элемента задержки.

Формула изобретения

Устройство для контроля параллельного двоичного кода на четность по авт. свид. % 530332, о т л и ч а ю щ е ес я тем, что, с целью повышения быстродействия, оно содержит группу двухвходовых элементов ИЛИ, число которых равно половине количества разрядов контролируемого кода, группу двухвходовых элементов И, t.pyIIiIy трехвходовых элементов ИЛИ и элемент задержки, причем первый и второй входы каждого двухвходового э@эмента ИЛИ группы соединены с первым и вторым входами соответствующего трехвходового элемента И группы, третьи вхОды которых соединены с выходом элемента задержки, вход которого соединен с первыми входами двухвходоBbIK элементов И группы, второй вход каждого двухвходового элемента И грунпы соединен с выходом соответствующего двухвходового элемента ИЛИ группы, вы4о ходы двухвходовых элементов И группы соединены с единичнйми входамй триггеров регистра сдвига, нулевые входы которых соединены с выходами трехвходовых-элементов И группы, входы двухвходовых

45 элементов ИЛИ группы и элемента задержки являются входами устройства.

Источники информации, принятые во внимание при экспертизе

50 . i. Авторское свидетельство СССР ,.М 382090, кп. 5 06 t-" 11/00, 1970

2. Авторское свидетельство СССР

N 530332, кл. G 06 F 11/10, 1974 (прототип) .

1 1

Срсжавитель И. Быкова

Редактор Il, Утехина "ГехредА.Шепанская Корректор В. Бутяга

Заказ 3949/39 Тираж 751 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филал,ППП Патент", г. Ужгород, ул. Проектная, 4

Устройство для контроля параллельного двоичного кода на четность Устройство для контроля параллельного двоичного кода на четность Устройство для контроля параллельного двоичного кода на четность 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх