Устройство задержки

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. саид-ву (22) Заявлено24. 05. 78 (21) 2629038/18-21 с орисоедкнением заявки М— (23) Приоритет—

Опубликовано 15.0780. Бюллетень Йо 26 (51)М. Кл.

Н 03 К 5/13

Государственный комнтет

СССР но делам нзобретеннй н открытнй (53) УДК 621. 374..5(088.8) Дата опубликования описания 17.07.90 (72) Авторы изобретения

Ю. А. Кулагин (71) Заявитель

{54) УСТРОЙСТВО ЗАДЕРЖКИ

Изобретение относится к импульсной технике, в частности, к.устройствам, формирующим выходной сигнал при поступлении на вход сигнала, превышающего по длительности заданный промежуток времени, и может быть использовано в вычислительной технике, автоматике, системах автоматического контроля и управления.

Известно устройство задержки, содержащее триггер иа транзисторах и интегрирующую BC-цепь, подключенную к отдельному источнику питания, а точка соединения резистора и конденсатора через диод подключена к кол- 15 лектору одного из транзисторов и через резистор к его баде 11j . Однако этому устройству присущи недостатки, заключающиеся в использовании отдельных источников питания, а также в 20 возможности появления на выходе устройства ложного сигнала при переключении триггера под воздействием помехи в связи с отсутствием фиксации триггера по соответствующим входам в режимах ожидания входного сигнала и после срабатывания задержки..

Известно также устройство, содержащее RC-триггер, времязадающую RCцепь, транзистор, резисторы $2) . 30

Это устройство имеет недостатки, заключающиеся в наличии дополнительного источника смещения триггера, в возможности появления ложного сигнала на выходе при переключении триггера под воздействием помехи в связи с отсутствием фиксации триггера по соответствующим входам в режимах ожидания входного сигнала и после срабатывания задержки и преждевременном срабатывании задержки при снижении напряжения питания, так как напряжение на емкости времязадающей цепи сравнивается с напряжением на резистнвном делителе, зависимом от напряжения питания. Примейение в описанных схемах биполярных транзисторов ограничивает временной диапазон задержки.

Цель изобретения — повышение надежности работы устройства, помехоустойчивости и расширение временного диапазона задержки.

Для этого в устройство задержки, содержащее RS-триггер, времязадающую

RC-цепь, транзистор, резисторы, введены входной инвертор, полевой транзистор с р-каналом, диод, причем выход входного инвертора соединен с

R-входом RS-триггера, истоком полевого транзистора, резистором и конден748837 сатором времязадающей цепи, противо положные выводы которых подключены к затвору полевого транзистора и катоду диода, анод которого соединен с инверсным выходом RS-триггера,S-вход которого подключен через резистор к питающей шине источника питания и коллектору транзистора, база которого соединена со стоком полевого транзистора и через резистор подключена к общей шине источника питания и эмиттеру транзистора.

На чертеже изображена принципиальная схема устройства задержки.

Устройство задержки состоит иэ входного инвертора 1, выход которого соединен с времязадающей цепью, сос- 15 тоящей из резистора 2 и конденсатора

3, и с истоком полевого транзистора

4 с р-каналом, затвор которого соединен с резистором 2, конденсатором 3 и катодом диода 5, анод которого сое- -щ динен с инверсным выходом RS-триггера б, R-вход которого соединен с выходом инвертора 1, à S-вход с резистором 7, другим выводом, подключенным к питающей шине источника питания устройства, и с коллектором n-p-n транзистора 8, база которого соединена со стоком полевого транзистора 4 с р-каналом и резистором 9, другой вывод которого вместе с эмиттером соединяется с общей шиной. 30

Устройство задержки работает следующим образом.

В режиме ожидания сигнала на выходе инвертора 1 нулевой потенциал.

Конденсатор 3 заряжен и подцерживает З5 запертое состояние полевого транзистора 4 с р-каналом положительным потенциалом на затворе относительно истока. Триггер б имеет на прямом выходе "0", а на инверсном — "1". Положи- 40 тельный потенциал инверсного выхода через диод 5 поддерживает в заряженном состоянии конденсатор 3. В связи с запертым состоянием полевого транзистора 4 транзистор 8, управляемый по базе током стока, закрыт и удерживается в этом состоянии с йомощью резистора 9. Положительный потенциал, близкий к потенциалу источника пита ния, с закрытого транзистора 8 подаваемый на 8-вход триггера 6, и нуле- э0 вой потенциал, подаваемый íà R-вход с инвертора 1, фиксирует триггер в этт9м состояниие

При подаче сигнала на вход устройства на выходе инвертора 1 появляет- 55 ся положительный потенциал. В связи с тем, что потенциалы, соответствующие "1", с выхода инвертора 1 и инверсного выхода триггера 6 равны, диод 5 запирается, а конденсатор З,начинает разряжаться на резистор 2., При снижении потенциала на затворе до напряжения отсечки полевой транзистор 4 начинает открываться и тбком стока открывает транзистор 8.

Так как íà R-входе "1", а на 5-входе

"0", триггер б переключается и фиксируется в этом состоянии. Конденсатор 3 разряжается и поддерживает открытое состояние полевого транзистора 4, который питает базово-змнттерный переход транзистора 8 стабильным током стока, независящим от величины напряжения, поступающего с инвертора

1. При снятии входного сигнала на выходе инвертора 1 появляется "0", что вызывает эапирание транзистора 8 и переключение триггера 6. Конденсатор

3 заряжается через диод 5 и запирает полевой транзистор 4 с р-каналом.

Формула изобретения устройство задержки, содержащее

RS-триггер, времязадающую RC-цепь, транзистор, резисторы, о т л и ч аю щ е е с я тем, что, с целью повы-. шения надежности, помехоустойчивости и расширения временного диапазона задержки, в устройство введены входной инвертор, полевой транзистор с р-ка- налом, диод, причем выход входного инвертора соединен с R-входом RS-триг гера, истоком полевого транзистора,ре-зистором и конденсатором времязадающей цепи, противоположные выводы которых подключены к затвору полевого транзистора и катоду диода, анод которого соединен с инверсным выходом RSтриггера,S-вход которого подключен через резистор к питающей шине источника питания и коллектору транзистора, база которого соединена со стоком полевого транзистора и через резистор подключена к общей шине источника питания и змиттеру транзистора. источники информации, принятые во внимание при экспертизе

Авторское свидетельство СССР

9 225904, кл. Н 03 К 5/13, 1967.

2. Авторское свидетельство СССР

9 443472, кл. Н 03 К 5/13, 1972 (прототип).

748837

Составитель И. Радько

Редактор Е. Яковчик Техред А. Щепанская Корректор М. Коста

Заказ 4262/49 Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Устройство задержки Устройство задержки Устройство задержки 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх