Синхронный детектор

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик оц 748853 (61) Дополнительное к авт. свид-ву— (22) Заявлено 07. 12. 77 (21) 2550615/18-21 с присоединением заявки Ио(23) ПриоритетОпубликовано 15,07.80 Бюллетень 26

Дата опубликования описания 170730 (51)M. Кл.

Н 03 К 9/02

Государственный комитет

СССР но делам изобретений и открытий (53) УДК 621. 376. .52(088.8) (72) Автор изобретения

M. Б. Мурашов (7!) Заявитель (54) СИНХРОННЫЙ ДЕТЕКТОР

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики для преобразования последовательностей импульсов, модулированных по амплитуде, в напря- 5 жение постоянного тока.

Известно устройство для детектирования импульсных сигналов, содержащее последовательно соединенные первый lO ключ с первым запоминающим конденсатором на выходе, усилитель н второй ключ с вторым запоминающим конденсатором на выходе,а также формирователь, вход которого подключен к источнику $5 опорного сигнала, а выход — к управляющему входу первого ключа и через расширитель импульсов к управляющему входу второго ключа (11 .

Известен также синхронный детектор, содержащий последовательно соединенные первый ключ, усилитель и второй ключ с запоминающим конденсатором на выходе, а также источник опорных импульсов и формирователь импульсов, вход которого подключен к выходу источника опорных импульсов, а первый выход — к первому входу второго ключа (2j . 30

Недостатком известных устройств является низкая Фочность детектирования.

Целью изобретения является повьааение точности детектирования.

Для достижения этой цели в синхронный детектор, содержащий первый ключ, усилитель и второй ключ с запоминающим конденсатором на выходе, источник опорных импульсов и формирователь импульсов, вход которого подключен к выходу источника опорных импульсов, а первый выход — к первому входу вто-. рого ключа, введены третий ключ, первый и второй элементы задержки, логи-. ческий элемент И и логический эле мент НЕ, входом соединенный с первым выходом формирователя импульсов, а выходом — с первым входом логического элемента И, второй вход которого подключен к второму выходу формирователя импульсов, а выход — к входу первого элемента задержки и к первому входу первого ключа, выходом соединенного через второй элемент задержки и усилитель с первым входом третьего ключа, второй вход которого подключен к выходу первого элемента задержки, а выход — к второму входу первого ключа и к выходу второго ключа, второй

748853

ЗО

50 вход которого подключен к шине импульсов входных сигналов.

На фиг. 1 приведена функциональная схема описываемого детектора, на фиг. 2 — изображены эпюры напряжений..

Детектор содержит ключ 1 и ключ 2, один вход которого соединен с шиной импульсов входных сигналов, а другой вход — с первым выходом формирователя 3 импульсов. К выходу ключа 2 подключен запоминающий конденсатор 4. Одновременно первый выход формирователя импульсов соединен с входом логического элемента HE 5, выход которого

"соединен с первым входом логического элемента И б. Второй вход элемента

И б соединен с вторым выходом формирователя импульсов, а выход элемента

И 6 подключен непосредственно к первому входу ключа 1 и к входу элемента задержки 7. Второй вход ключа 1 соединен с выходом ключа 2, выход клю ча 1 подключен через элемент задерж-, ки 8 и усилитель 9 к первому входу ключа 10, второй вход которого соединен с выходом элемента задержки 7.

Вход формирователя 3 импульсов соединен с выходом источника 11 опорных импульсов.

Детектор работает следующим образом.

При синхронном поступлении на ключ 2 импульса входного сигнала (фиг.

2а) и импульса тактовой частоты (фиг.

26) с формирователя 3 импульсов запоминающий конденсатор 4 заряжается до пикового значения напряжения U (фнг. 2в) входного импульса. Одновременно импульс тактовой частоты с формирователя импульсов через логический элемент HE 5 (фиг. 2г) запирает ло-; гический элемент И б, в результате чего ключи 1 и 10 закрыты. После заряда конденсатора 4 ключ 2 закрывается и конденсатор разряжается по экспоненциальному закону

Через интервал времени где n - число вспомогательных импульсов (фиг. 2д), поступающих с формирователя 3 импульсов на второй вход логического элемента И 6 за период

Т тактовых импульсов, ключ 1 откры- .

° вается импульсами с логического элемента И (фиг. 2е), и напряжение с конденсатора 4 в виде импульса длительности,равной длительности вспомогательного импульса,и величины 00„,е (фиг. 2ж) где т.- постоянная времени

I разряда конденсатора, поступает через элемент задержки 8 (фиг. 2з) на усилитель 9, где усиливается по напряжению до величины U (фиг. 2и) первоначального заряда конденсатора. Затем через ключ 10 этим напряжением подзаряжается конденсатор в момент поступления разрешающего импульса с элемента задержки 7(фиг.2к). При поступлении на ключи 1 и 10 второго и последующих вспомогательных импульсов конденсатор подзаряжается до величины

Процесс повторяется при поступлении на ключ 2 очередного импульса входного сигнала (фиг.2а) и импульса, тактовой частоты (фиг,26),конденсатор 4 подзаряжается до новой величины входного импульса U и т .д.

Таким образом, на выходе синхрон15 ного детектора напряжение имеет вид, представленный на фиг. 2л. Данный синхронный детектор по сравнению с изне» стными позволяет значительно увеличить крутизну и уменьшить пульсации

Щ выходного напряжения, что увеличивает точность детектирования.., формула изобретения

Синхронный детектор, содержащий перный ключ, усилитель, второй ключ с запоминающим конденсатором на выходе, источник опорных импульсов и формирователь импульсов, вход которого подключен к выходу источника опорных импульсов, а первый выход— к первому входу второго ключа, о тл и ч а ю шийся тем, что, с целью повышения точности детектирования, в него введены третий ключ, первый и второй элементы задержки, логический элемент И и логический элемент НЕ, нход которого соединен с первым ныходом формирователя импульсов, а выход — с первым входом логического элемента И, второй вход которого подключен к второму выходу формирователя импульсон, а выход — к входу первого элемента задержки и к первому входу первого клю.ча, выход которого соединен через второй элемент задержки и усилитель с первым входом третьего ключа, второй вход которого подключен к выходу первого элемента задержки, а выход — к второму входу первого ключа и к выходу второго ключа, второй вход которого подключен к шине импульсов входных сигналов.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство

Р 356775, кл, Н 03 К 9/04, 1972.

2. Авторское свидетельство

9 541282, кл. Н 03 К 4/04, 1975 (прототип).

748853

Фиг.2

Составитель Л. Дарьина

Редакто Т. Ю чикова ТехредА. ИЗепаиская Ко екто М. Коста

Заказ 4262/49

Тираж 995 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва Ж-35 Ра ская наб. д. 4 5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Синхронный детектор Синхронный детектор Синхронный детектор 

 

Похожие патенты:

Изобретение относится к автоматике и аналоговой преобразовательной технике

Изобретение относится к технике обработки импульсных электрических сигналов и может использоваться в качестве решающего в оконечной цифровой аппаратуре, а также в регенераторах и ретрансляторах, где предусмотрено восстановление первичной видеоимпульсной формы двоичных сигналов

Изобретение относится к радиотехнике, к области детектирования амплитудно-модулированных колебаний, и может быть использовано в радиоприемных и передающих устройствах
Наверх