Цифровой делитель частоты с дробным коэффициентом деления

 

Союз Советскик

Социалистических

Республик

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВХОРСКОМУ СВИ ИТЕЛЬСХВУ (61) Дополнительное к авт. свнд-ву 9 437224 (22) Заявлено 12. 12. 77 (21) 2551689/18-21

Н 03 К 23/00 с присоединением заявкм №

Государственный комитет

СССР но делам изобретений н открытий (23) Приоритет

Опубликовано 180780. Бюллетень ¹ 26 (53) УДК 621. 374.

° 44 (088. 8) Дата опубликования описания 170780

С. К. Островский, В. Н..Чинков, N Я. Минц, В. А. Фильштинский, P. Б. Мурадов и В. Д. Яковец (72) Авторы изобретения (71) Заявитель (34) ЦИФРОВОЙ ДЕЛИТЕЛЬ ЧАСТОТЫ С ДРОБНЫМ

КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ

Изобретенйе относится к вычислительной и цифровой электроизмерительной технике и может использоваться преимущественно при построении цифровых синтезаторов частот и цифровых фильтров.

Известен цифровой делитель частоты с дробным коэффициентом деления по авт. св. Р 437224, содержащий и пересчетных схем со схемами блокирования на входе и n+1-ю пересчетную схему, причем выход первой пересчетной схемы соединен с входом второй схемы блокирования, выход 1-й пересчетной схемы (i 2, 3, ..., n -1)- с вхо- 15 дами i-1-й и 1-1-й схем блокирования, а выход и-й пересчетной схемы — с входом и-1-и схемы блокирования и с входом n+1-й пересчетной схемы, выход которой соединен с входом и-й 20 схемы блокирования.

Недостаток этого устройства состоит в том, что необходимо вручную рассчитывать коэффициенты разложения а„ а, ..., а„„ требуемого коэффициента 25 деления k в цепную дробь, что, во-первых, требует больших затрат времени, во-вторых, снижает надежность работы устройства,.так как при вычислениях могут име. ь место ошибки. ЗО

Целью изобретения является повышение быстродействия делителя частоты при одновременном повышении надежности его работы.

С этой целью в цифровой делитель частоты с дробным коэффициентом деления, содержащий и пересчетных схем со схем".ми блокирования на входе и и+1-ю пересчетную схему, причем выход первой пересчетной схемы со<-.динен с входом второй схемы блокирования, выход

i — и пересчетной схемы (i = 1, 2, 3, и-1) с входами i-f-й и i+1-й схем блокирования, а выход и-й пересчетной схемы с входом и-1-й схемы блокирования и с входом n+1-й пересчетной схемы, выход которой соединен с входом и-й схемы блокирования, введены счетчик числителя и счетчик знаменателя, поразрядно замкнутые в кольцо, распределитель импульсов, выходы которого соединены с входами пересчетных схем, буферный регистр, выход которого соединен с первым управляющим входом счетчика числителя, блок сравнения кодов, входы которого объединены с входами буферного регистра и с выходами счетчика знаменателя, а выходы подключены к входам последнего, счетчик коэффициентов цепной дроби, выход

748881

f0

30

50 которого соединен с входом расйределителя импульсов, и блок управления, выходы которого подключены к управляю щим входам распределителя импульсов, буферного регистра счетчика числи,теля и блока сравнения кодов, à вход( соединей с входами счетчика коэффициентов цепной дроби, счетчика знаменателя и с выходом блока сравнения кодов.

На чертеже приведена структурная электрическая блок-схема делителя частоты, включающего счетчик 1 числйтеля, счетчик 2 знаменателя, блок 3 сравнения кодов, буферный регистр 4, счетчик 5 коэффициентов цепной дроби, распределитель 6 импульсов, блок 7 управления схемы блокирования 8-1-8-и и пересчетные схе мы 9-19-(п 1 ) .

Счетчики 1 и 2 числителя и знаменателя поразрядно связаны„ во-первых, друг с другом в замкнутую цепь, во.-вторых, с.блоком 3 сравнения кодов. Кроме того, выходы счетчика знаменателя поразрядно соединены с входами буферного регистра 4. Распределитель 6 импульсов входом подключен к счетчику 5 коэффициентов цепной дроби, а выходами — к пересчетным схамам 9-1-9-(и+1) .

Блок 3 сравнения кодов осуществляет сравнение числителя и знамена теля коэффициента деления и формирует управляюцие воздействи« в счет чик 5 коэффициентов цепной дроби.

Блок 7 управления предназначен для временной селекции импульсов, обеспечивающих прохождение сигналов в делителе частоты.

Принцип действия описываемого делителя частоты заключается в следуюцем. 4

В исходном состоянии счетчик 5 коэффициентов цепной дроби находится в нулевом состоянии, а в счетчики 1 и 2 внесены соответственно знаменатель и числитель дробной части коэффициента деления

Первый управляющий импульс поступает в блок 3 сравнения кодов, который сравнивает содержимое счетчика 1 числителя и счетчика 2 знаменателя и формирует управляюцие воздействия в зависимости от их величин. Если числитель больше знаменателя, то блок сравнения кодов формирует импульс для переноса значения знаменателя в счетчик числителя на вычитание, а также 5 для записи ециницы в счетчик 5.

С помоцью второго и последующих импульсов управления производится последовательное вычитание знаменателя из величины числителя до тех пор, пока числитель не станет меньше знаменателя. В этом случае блок 3, сравнения кодов формирует импульс "конец цикла", который осуществляет пересылку содержимого счетчика 5 коэффициентов цепной дроби в распреде,питель 6 импульсов, а счетчика 2 знаменателя в буферный регистр 4.

Следующие два управляющих импульса с помощью буферного регистра производят замену числителя знаменателем и наоборот, т.е. числитель и знаменатель поменяются местами в счет-чиках 1 и 2 и процесс деления может быть продолжен.

Описанное формирование элементов цепной дроби повторяется до появления нуля в счетчике числителя, что свидетельствует о полном разложении заданного коэффициента деления в цепную дробь. При этом управляющий им- пульс, поступивший в распределитель

6, производит считывание коэффициентов разложения а„, а,..., а„,„ и перезапись их из задатчика коэффициентов цепной дроби в пересчетные схемы 9-1-9-(и+1),после чего делитель частоты работает аналогично делителю частоты по основному авторскому свидетельству.

Формула изобретения

Цифровой делитель частоты с дробным коэффициентом деления по авт. св.

9 443377222244, о т л и ч а ю ц и и с я тем, что, с целью повышения быстродействия делителя при одновременном повышении надежности его работы, в него введены счетчик числителя и счетчик знаменателя, поразрядно замкнутые в кольцо, распределитель импульсов, выходы которого соединены с входами пересчетных схем, буферный регистр, выход которого соединен с первым управляющим входом счетчика числителя, блок сравнения кодов, входы которого объединены с входами буферного регистра и с выходами счетчика знаменателя, а выходы подключены к входам последнего, счетчик коэффициентов цецной дроби, выход которого соединен с входом распределителя импульсов, и блок управления, выходы которого подключены к управляющим входам распределителя импуль:ов, буферного регистра, счетчика числителя и блока сравнения кодов, а вход соединен с входами счетчика коэффициент в цепной дроби, счетчика знаменателя и с Выходом блока сравнения кодов.

748881

Составитель О. Митрофанов

Редактор Т. (пруцкова Тех ед A. !Цепанская Ко ректор В. Синицкая

Заказ 4263/50 Тираж 995 Подписное

UHHHIIH Государственного комитета СССР по делам изобретений и открытий

113035 Москва, Ж-35 Раушская наб. д. 4 5

Филиал ППГ! "Патент", г. Ужгород, ул. Проектная, 4

Цифровой делитель частоты с дробным коэффициентом деления Цифровой делитель частоты с дробным коэффициентом деления Цифровой делитель частоты с дробным коэффициентом деления 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх