Запоминающее устройство

 

ОЛ КСАН ИЕ

ИЗОБРЕТЕН ИЯ к мтовскомю свидитильствю

Союз Советсииа

Социалистичесийа

Республик

< 781974 (61) Дополнительное к авт. санд-ву (22) Заявлеио07.12.78 (21) 2692863/18-24 с присоединением заявки № (23) П риоритет

Я 11. С 11/00

Ваударетаанниб каннтат

СССР.. аа делан нзавретвннй и отнятий (53) УДК681.327. .6(088,8) Опубликовано 23.11.80. Бюллетень ¹43

Дата опубликования описания 23.11.80 . (72) Автор. изобретения

И. М. Соколов (71) Заявитель (54) ЗАПОМИНАЮШЕЕ УСТРОЙСТВО

Изобретение относится к вычислитель-. ной технике и может быть использовано

I в цифровых вычислительных машинах для хранения информации.

Известно запоминакацее устройство, содержащее блок переключения адресов, накопитель, разделенный на группы, каждая из которых может независимо от дру-: гой принимать .информацию об адресах Я, Наиболее близким-:. техническим решэнн-» ем к предлагаемому является запоминаю- 1©

mee устройство, содержапее основные группы элементов И, накопитель, к адресным входам которого подключены выходы первого дешифратора, а к первым выхо-"

И дам - первые входы элементов И первой основной группы, управлякацие входы пер-, ваго дешифратора и регистра адреса цод-, ключены к одним из выходов блока управ- ленин, другие выходы которого соединены с вторыми выходами накопителя, третьи вйходы которого соединены с вторыми входами регистра адреса, первые входЫ которого являются входами запоминакапе-.

2 го устройства, выходы. регистра адреса подключены к входам первого и второго дэщнфраторов, выходы элементов И основной группы явлиются выходами запоминакааего устройства, н информационные шины 2)е звестное устройс1во позволяет формировать слова переменной длины только на выходе эапоминакацего устройства, в то время как в ряде устройств необходимо обеспечить воэможность работы со словамн перечтенной длины, оступакацими на информационные входы, что является недостатком, ограничивакапим область, его исполыювания., Бель изобретения - расширение области применения эа счет обеспечения воэможности работы,устройства со словами переменной длины.

Поставленная . цель достигается тем, что в запоминакацее устройство, содержа» шее основные группы элементов И, накопитель, к адресным входам которого подключены выходы первого дешнфратора, а

3 781 97

4 4

Звломинвкюиее устройство работает следуюшим образом.

Перед началом работы устанавливается режим работы "запись путем подачи рвэрешаюшего сигнала нв шину 15 или режим работы считывание путем подачи соответствуюшего разрешающего сигнала нв шину

16. Далее лри считывании информации иэ накопителя 1 выбирается слово разряднос-. тью равной разрядности одной группы в соответствиии с адресом, поступвкщим с первых выходов регистра 6. Это слово записывается в любой выходной буферный регистр 12 с последуюшим считыванием его после формирования всего слова через соответствующие элементы 2 И основной группы или передается непосредственно через элементы 2 И основной группы в завершающем такте формирования заданного формата слова. Последовательность подключения выходных буферных регистров 12 определяется кодом, формируемым нв вторых выходах регистра 6 адреса. Код через дешифратор 9 и коммутатор 10 поступает в соответствующие цепи управления регистров 12 и элементов 2 И. Таким образом, разрядность выходного слова эапоминвкицего устройства определяется суммой разрядов всех элементов И основной группы и формируется на выходах 4 запоминакщего устройства.

- к первым выходам - первые входы элементов И первой основной группы, управляквцие входы первого. дешифратора и регистра адреса подключены к одним иэ выходов блока управлении, другие выходы которого соединены с вторыми выходами накопителя, третьи выходы которого соединены с вторыми входами регистра адреса, первые входы которого авляютса входами эапоминвкщего устройства, выходы щ регистра адреса подключены к входам первого и второго дешифраторов, выходы элементов И основной группы являются выходами эапоминакщего устройства, и информационные шины введены дополнительные группы элементов И, коммутатор режима работы, входные и выходные буферные регистры, причем выходы элементов И дополнительных групп подключены к .информационным входам накопителя, о входы элементов И дополнительных групп, кроме первой, подключены через входные буферные регистры к одним из информаци онных шин, к другим информационным ши,нам подключены входы. элементов И пер:вой дополнительной группы, входы выход» ных буферных регистров подключенй к"соответствукицим входам элементов И первой основной группы, а выходы — к вхо дам элементов И основной группы, кроме первой, одни из выходов коммутатора режима работы соединены с управлякщими входами элементов И основной группы и выходных буферных регистров, другие — c упраищими входами элементов И д 35 полиительных групп и входных буферных регистров, входы коммутатора режима ра-. боты подключены к выходам второго дешифраторв .

На чертеже представлена функциональ- 4О наа блок схемв звпоминакидего устройства.

Запоминакипее устройство содержит на-, к )питель 1, основную группу элементов

2"-2 И, первый дешифратор (дешифратор адреса) 3, выходы 4 элементов 2 -2 И, 45 авлякициеса выходами .устройства, блок 5 управления, регистр 6 адреса, входы 7 регистра адреса, являкщиеся входами устройства, формирователь 8 адреса, образо-. ванный блоком 5 управления, регистром

6 адреса и дешифратором 3, второй дешиф ратор (дешифратор коммутадии) 9, коммутатор 10 режима работы, входные буфер- ные регистры 11, выходные буферйые ре- гистры 12, дополнительную группу элементов 13 -13"* И, входы элементов.133Ч 1

13 И являются информационными шинами .14,. шину 15 запись, шину 16 считывание."

При записи информации в накопитель 1 др адресу, постулвкщему с первых выходов регистра 6, во входные. буферные ре;гистры 11 записывается ()-1) групп входного слова, а йнформация первой группы, пройдя через элементы И дополнительной группы, записывается в накопитель 1 по адресу, сформированному нв его адресных шинах. Затем информационное слово, записанное в".(И -1) входных буферных регистрах 11, последовательно по группам переписывается в накопитель 1 по айресам, сформированным на первых выходах регистра 6 адреса. Последовательность подключения регистров 11 определяется

° кодом, формируемым на вторых выходах регистра 6, который через дешифратор

9 и коммутатор 10 поступает в соответствукицие цепи управления регистров 11 и элементов 13 И. Таким образом, рцзрадность входного слова звпоминвкщего ю устройства определяется суммой разрядов всех элвмэнтов И дополнительных групп.

Разряды записываются в накопитель 1 в виде р -.слов, разрядность каждого иэ которых определяется разрядностью элементов И одной дополнительной группы.

5 781 97

В эапоминакшем устройстве обеспечи-, вается воэможность работы со словами переменной длины, что достигаетса за счет преобразования К - разрядного входного слова впК/tl-разрядных слов (t3количество.групп во входной или выходной цепи устройства) и записи их в накопитель по и3. адресам, что обеспечивается благодара введению входных буферных регистров и дополнительных групп элемен- ф тов И, управление последовательностью подключения которых осуществлаетса коммутатором режима работы; формированиа иэй М / Q разрядных слов, записанных в накопитель, одного р -разрядного слова И (p (.g) на выходе запоминающего устройства, что обеспечивается благодара введению выходных буферных регистров и рада новых связей, управление последовательностью подключения выходных буферных 2g регистров и элементов И основной группы осуществляется коммутатором режима работй.

Формула изобретениа

Запоминакзцее устройство; содержащее основные группы элементов И, накопитель, к адресным входам которого подключены 36 выходы первого дешифратора, а к первым выходам - первые входы элементов И нервой основной группы, управлякицие входы первого дешифратора и регистра адреса подключены к одним из выходов блошка уп-3j равления, другие выходы которого соединены с вторыми выходами накопителя,третьи выходы. которого соединены с вторыми входами регистра адреса, первый входы которого являются входами запоминакщего4©

4 6 устройства, выходы регистра адреса подключены к входам первого и второго дещифраторов, выходы элементов И основной группы являются выхоцами запомииак дего устройства и информационные шины, о тл и ч а юд е е с я тем, что, с целью расширения области применения эа счет обеспечениа возможности работы устройства со словами переменной длины, в него введены дополнительные группы элементов

И, коммутатор режима работы, входные и выходные буферные регистры, причем выходы элементов И дополнительных групп подключены к информационным входам накопителя, входы элементов И дополнительных групп, кров(е первой, подключены через входные буферные регистры к одним иэ информационных шин, к другим информационным шинам подключены входы эле-. ментов И первой дополнительной группы, входы выходных буферных регистров подключены к соответствующим входам элементов И первой основной группи, а выходык входам элементов И основной группы, кроме первой, одни, иэ выходов коммутатора режима работы соединены с управлякхцнми входами элементов И основной группы. и выходных буферных регистров, другие - с управляющими входами элемен тов И дополнительных групп и ъходных буферных регистров, входы коммутатора режима работы подключены к выходам второго дешифратора.

Источники информации, принатие во внимание при экспертизе

1. Патент Японии 34 47-26218, an. 97(7) С 02, кл. 97(7Ц)0, 15.07.72.

2. Авторское свидетельство СССР

Ж 490179, кл. Я ll С 11/00, 21 12 73 (прототип) Состав тель Л. Амусьева

Редактор И. Николайчук Техред С.Мигунова Корректор Г. Hsaaposa

Заказ 8154/63 Тираж 662 . Подиисное

ВНИИПИ Государствеииож комитета СССР о делам изобретений и откритий

113038, Москва, Ж-35, Раушская иаб., д. 4/5

Филиал ППП "Патент, r. Умтород, уп. Проектная, 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх