Устройство для записи информациив блоки интегральной постояннойпамяти

 

Оп ИСАНИЕ

ИЗОБВЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическии

Республик (iii80 9380 (61) Дополнительное к авт. саид-ву(22) Заявлено 23. 05, 79 (21) 2769743/18-24 (51)М. Кл. с присоединением заявки МС 11 С 17/00

Рвуаарстеенный кемнтет

СССР йе аа1ам нзебретеннй н ютерытнй (23) ПриоритетОпубликовано 28.02. 81, Бюллетень № 8

Дата опубликования описания 28. 02 .82 (53) УДК 681 ° 327 . 66(088. 8) (54) УСТРОЙСТВО ДЛЯ ЗАПИСИ ИНФОРМАЦИИ

В БЛОКИ ИНТЕГРАЛЬНОЙ ПОСТОЯННОЙ

ПАМЯТИ

Изобретение относится к области вычислительной техники и может быть использовано в устройствах электрической записи двоичной цифровой информации в микросхемы постоянных запоминающих устройств (ПЗУ), а именно тех типов ПЗУ, запись информации в которые связана с рассеиванием значительной электрической мощности в кристалле микросхемы.

Изобретение может быть использовано при разработке и серийном производстве цифровой микроэлектронной аппаратуры, содержащей микросхемы

ПЗУ, в том числе средств вычислительной, техники и управления. Кроме того, оно может использоваться и в техно. логическом процессе изготовления самих ПЗУ.

Известен программатор, в котором адресация ПЗУ, подлежащего программированию, производится последовательно путем добавления единицы к адресу предыдуцей ячейки «13.

Наиболее близким к предлагаемому по технической сущности является программатор, содержащий буферное запоминающее устройство ЗУ, устройство ввода-вывода информации ПЗУ, разъем для подключения ПЗУ, адресный счетчик ПЗУ, устройство контроля и управления, соединенное с остальными устройствами командными и контрольными шинамя, выбор адреса ПЗУ, в котором

1О должна быть записана информация, осуществляется адресным счетчиком. Адресныи счетчик последовательно осуществляет перебор всех адресов ПЗУ, начиная с нулевого и кончая адресом с

15 максимальным кодом. В каждом цикле к коду предыдущего адреса добавляется единица. К ячейке ПЗУ по установленному адресу прикладывается.программирующий электрический импульс, изменяющий ее логическое состояние. Мощность программирующего импульса обычно существенно превышает мощность сигналов в режиме считывания инфррма3 8093 ции, что приводит к сильному нагреву микросхемы, особенно в районе ячейки памяти, которая подвергается программированию $2$.

Недостатком известной схемы программатора является значительный локальный перегрев отдельных участков микросхемы ПЗУ в процессе записи программы в связи с тем, что адресация программируемых ячеек осуществля- 10 ется последовательно„ так что обычно мощность следующих друг эа другом программирующих импульсов рассеивается в одних и тех же или в соседних участках кристалла микросхемы. Пере- и грев элементов микросхемы может привести к потере работоспособности, поэтому для его снижения увеличивают длительность паузы между, импульсами для охлаждения микросхемы. 20

Цель изобретения - повышение. надежности за счет снижения локального перегрева отдельных участков кристалла микросхем блоков постоянной памяти при программировании. 2$

Поставленная цель достигается тем, что в устройство для записи информации в блоки интегральной постоянной памяти, содержащее блок буферной памяти, выход которого соединен с входом блока ввода-вывода информации, соединенный с блоком согласования и блоком контроля и управления, адресный счетчик, вход которого подключен к первому выходу блока контроля и управления, второй выход блока контроля и управления соединен с одним иэ входов блока согласования, введен преобразователь кодов адреса, выход которого подсоединен к другому входу блока согласования и входу блока буферной памяти„ а вход соединен с выходом адресного счетчика.

На чертеже представлена функциональ ная схема предложенного устройства.

Устройство содержит блок буферной

1 памяти, блок 2 ввода-вывода информации, блок 3 согласования, адресный счетчик 4, преобразователь 5 кодов адреса и блок 6 контроля,и управления.50

Преобразователь 5 кодов адреса представляет собой постоянное запоминающее устройство ПЗУ, в котором записаны коды, обеспечивающие оптимальную адресацию программируемого ПЗУ H при последовательном переборе адресов преобразователя 5. Коды ПЗУ преобразователя 5 должны быть индивидуальными для каждого типа программируемых ПЗУ, поэтому преобразователь

5 является сменным узлом программатора. Программа, записанная в ПЗУ преобразователя 5, составляется на основе анализа конструкции конкретного типа ПЗУ, подлежащего программированию, .и зависит от расположения в нем элементов запоминающей матрицы и схем управления ими. Эта программа должна составляться с применением ЭВМ и приводиться в технической документации на микросхемы ПЗУ. Число входных и выходных шин преобразователя 5 одинаково и равно количеству адресных входов программируемого типа ПЗУ.

Устройство работает следующим образом.

По командам блока 6 контроля. и управления адресный счетчик 4 производит последовательный перебор адресов преобразователя 5 кодов адреса.

При каждом состоянии счетчика 4 преобразователь 5 формирует адрес ячейки программируемого ПЗУ таким образом, чтобы эта ячейка была расположена на достаточном удалении от предыдущей запрограммированной ячейки. Этот же адрес устанавливается и у блоке 1 буферной памяти, который содержит информацию,. записанную в него с внешних устройств (считывателя с перфоленты и т.п.) или вручную и подлежащую переписи в ПЗУ.

В каждом адресе производится подача необходимых сигналов на блок 3 согласования для подключения ПЗУ, обеспечивающих программирование данной ячейки ПЗУ, от блока 6 контроля и управления. После этого выдерживается пауза, в течение которой блок контроля и управления контролирует правильность записи информации в выбранную ячейку, затем выдает команды на срабатывание адресного счетчика 4 и передачу информации для записи в следующую ячейку ПЗУ иэ блока буферной памяти в блок 2 ввода-вывода информации

Использование изобретения позволит снизить локальный neperpee отдельных участков микросхемы ПЗУ при программировании и благодаря этому уменьшить длительность паузы для ее охлаждения, т,е. сократить полное время записи информации в ПЗУ. Кроме того, использование изобретения позволит повысить надежность процесса программирования, поскольку рабочая темпераКорректор 8. 6утяга

ТехРед 3.Фанта

Редактор Т. Портная

М

Заказ 1753 Тираж 453 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раужская наб., д. 4/5 филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

5 809380 6. тура является одним из основных фак- e c я тем, что, с целью повыаения торов, определяющих работоспособность надежности эа счет снижения локальэлементов микросхемы. ного перегрева отдельных участков кристаллов микросхем в блоках интегральной постоянной памяти при программировании, в устройство введен

Формула изобретения преобразователь кодов адреса, выход 1 которого подсоединен к.другому. входу

Устройство для записи информации блока согласования и входу блока бу-. в блоки интегральной постоянной памя- 1в ферной памяти, а вход соединен с выти, содержащее блок буферной памяти,,ходом адресного счетчика. выход которого соединен с входом бло" ка ввода-вывода информации, соединен- Источники информации, ный с блоком согласования и блоком принятые во внимание при экспертизе контроля и управления, адресный счет- з 3. "Electric Engineering", чик, вход которого подключен к nepso" Дзппэт 1978, рр" 37 40 ° му выходу. блока контроля и управле- 2. Заявка ФРГ к 254671 3, ния, соединен с одним из входов бло- кл. С 06 F 9/00, опублик. 17. 10.75 ка согласования, о т л и ч а ю щ е- (прототип).

Устройство для записи информациив блоки интегральной постояннойпамяти Устройство для записи информациив блоки интегральной постояннойпамяти Устройство для записи информациив блоки интегральной постояннойпамяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх