Постоянное запоминающее устройство

 

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву— (22) Заявлено 13.09.78 (21) 2665825/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) M. Кл.

G 11 С 17/00.Гасударственный кемнтет

СССР (53) УДК 681.327 (088.8) Опубликовано 30.06.81. Бюллетень №24 ло делам нзвбретеннй и втнрмтнй

Дата опубликования описания 05.07.81 (72) Авторы изобретения

А. Е. Бобров, В. В. Григорьев, В. А. Журкин и Б. Н. Угаров

Ленинградский ордена Ленина институт инженеров железнодорожного транспорта им. акад. В. Н. Образцова (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВОИзобретение относится к запоминающим устройствам и может быть использовано в цифровых электронных вычислительных машинах специального и общего назначения, а также в технических средствах автоматизированных систем управления технологическими процессами в качестве постоянного запоминающего устройства для хранения. спецпрограмм, микропрограмм, констант и т.п.

Устройство может быть использовано как датчик опорной цифровой последовательности большой длины для шифровки и, соответственно, дешифровки информации по открытым каналам связи.

Известное постоянное запоминающее устройство представляет собой накопительную матрицу, в которой на каждый бит информации используется не менее одного физического компонента, например, ферритового сердечника (1) .

Недостатком этого устройства являются большие аппаратурные затраты.

Наиболее близким техническим решением к предлагаемому является постоянное запоминающее устройство, содержащее регистр адреса, который через дешифратор соединен с адресными шинами, группы многовходовых элементов ИЛИ, кольцевые пересчетные схемы, кодовый счетчик, элемент заS держки и шину установки в исходное состояние (2) .

Однако это устройство обладает рядом существенных недостатков. Одним из них является необходимость хранить всю информацию на кольцевых пересчетных схемах, что определяет соответствующие аппаратурные затраты. Кроме того, устройство требует несколько групп многовходовых элементов ИЛИ, связанных с адресными шинами и управляющих работой кольцевых переев счетных схем. Указанные обстоятельства сужают область применения устройства.

Цель изобретения — упрощение устройства и расширение области его применения за счет обеспечения возможности хранения и К-ичной информации (К 2).

Поставленная цель достигается тем, что в постоянное запоминающее устройство, содержащее накопитель, один из входов ко842963

Таблица 1

Ф слова

Слово

10 002 001

10 0012 0002

10 0022 0101

12 1020 1020

01 0120 1111

25

50

1 - 00000

20001

20002

20101 торого соединен с выходом регистра сдвига, введены дополнительный накопитель, генератор тактовых импульсов, группы элементов И, логический блок и блок местного управления, причем выход накопителя подключен к одним из входов элементов И первой группы и блока местного управления, вы ход которого соединен с первым входом регистра сдвига, выход генератора тактовых импульсов соединен с одним из входовд0полнительного накопителя, другие входы блока местного управления и дополнительного накопителя соединены и .являются входом устройства, выход логического блока и первый выход дополнительного накопителя под4 ключены к другим входам накопителя, второй выход дополнительного накопителя,соединен со вторым входом регистра сдвига, . одци из входов элементов И второй группы соединены с выходом регистра сдвига, другие входы элементов И и вход логического блока соединены с первым выходом дополнительного накопителя, выходы элементов

И являются выходами устройства.

На чертеже изображена структурная схема постоянного запоминающего устройства для хранения К-ичной информации.

Устройство содержит накопитель, реализованный, например, на многофункциональном элементе 1, блок 2 местного управления, регистр 3 сдвига, дополнительный накопитель 4, выполненный, например, на К-ичном регистре и служащий для хранения констант, генератор 5 тактовых импульсов, первую 6 и вторую 7 группы элементов И, служащие соответственно для считывания последовательного и параллельного кодов хранимой информации, логический блок 8, реализованный также на элементах И.

Один из входов накопителя 1 соединен с выходом регистра 3, а выход — с одними из входов элементов И 6 и блока 2, выход которого соединен с первым входом регистра

3. Выход генератора 5 соединен с одним из входов накопителя 4, другие входы блока 2 и накопителя 4 соединены и являются входом 9 устройства. Выход блока 2 и первый выход накопителя 4 подключены к другим входам накопителя 1. Второй выход накопителя 4 соединен со вторым входом регистра 3. Одни из входов элементов И 7 соединены с выходом регистра 3, другие входы элемеитов И 6 и 7 и вход блока 8 соединены с первым выходом накопителя 4. Выходы элементов И 6 и 7 являются выходами

10 устройства.

Результаты, полученные при реализации постоянного запоминающего устройства для хранения и считывания массива 10-разрядных трехзначных слов (К = 3), представлены в табл. 1.

01 2121 0111

02 0211 2120

12 1212 1220

11, 0212 0220

12 2020 0210

12 2020 2210

02 0112 0002

Особенности предлагаемого массива позволяют реализовать его на структуре с 5-ти разрядным регистром 3 сдвига и 5-ти входовым многофункциональным элементом 2.

Многофункциональный элемент 1 настраивается на реализацию недоопределенной трехзначной функции, номер которой представЗ5 лен числом: 10000000000210.- 001 0

-10"-20000 0 120 00 0110 12

10 22--1 102---1 22 —. 020 - 2222=1

- - - 011201011 - 0- -1--- 122-201

0-2 0- 2 — 10 20110 100

10 — — - — 111-"- — 102 1020- 2-- .

21 10 200 121 — ÷ 2 ю221 г 2 1

1012 ----"---1 где произвольный элемент множества

6,,= .0 1 2Ð

При этом адреса, по которым считывается

45 каждое слово, проинформированы по следующему списку и в соответствии с порядком следования слов, показанным в табл. 2.

Таблица 2

Продолжение табл. 2

01020. 01111

10111

12120

842963 б ное время, соизмеримое со временем срабатывания многофункциональйого элемента 1, путем простой замены содержимого блока хранения констант.

Технико-экономическое преимущество предлагаемого устройства по сравнению с известным состоит в том, что для него требуется меньшее количество оборудования.

Формула изобретения

12

02210

Работа устройства осуществляется следующим образом (для считывания слов по коду 20002).

На входы 9 подается код адреса 20002.

С выхода регистра 3 параллельный код поступает на информационные входы многофункционального элемента 1 и в соответствии с реализуемой им функцией на выходе оформлено значение 1. Затем подается сигнал сдвига информации в регистре 3 и константа С на вход элементов И 6. На выходе 10 устройства формируется первое значение слова 1 и одновременно оно записывается в первой разряд регистра 3. Таким образом, в регистре 3 теперь содержится код

00021. По этому коду на выходе элемента 1 формируется значение 0 и т.п. до тех пор, пока на выходе 10 не будет получено 10 разрядов слов. После этого константа С не поступает на входы элементов И 6 и устройство перестает считывать информацию.

Перепись информации в устройстве осуществляется электрической перенастройкой функции, реализуемой многофункциональным элементом 1 и может быть выполнена в нормальном рабочем режиме за минимальПостоянное запоминающее устройство, содержащее накопитель, один из входов которого соединен с выходом регистра сдвига, отличающееся тем, что, с целью упрощения устройства и расширения области применения устройства за счет обеспечения возможности хранения К-ичной информации (K32), оно содержит дополйительный накопитель, генератор тактовых импульсов, группы элементов И, логический блок и блок местного

20 управления, причем выход накопителя подключен к одним из входов элементов И первой группы и блока местного управления, выход которого соединен с первым входом регистра сдвига, выход генератора тактовых импульсов соединен с одним из входов дополнительного накопителя, другие входы блока местного управления и дополнительного накопителя соединены и являются входом устройства, выход логического блока и первый выход дополнительного накопителя подключены к другим входам накопителя, второй выход дополнительного накопителя соединен со вторым входом регистра сдвига, одни из входов элементов И второй группы соединены с выходом регистра сдвига, другие входы элементов И и вход логического

35 блока соединены с первым выходом дополнительного накопителя, выходы элементов И являются выходами устройства.

Источники информации, принятые во внимание при экспертизе

1. Патент Японии № 44 — 4846, 4о кл. 97/7 С 13, опублик, 1969.

2. Авторское свидетельство СССР № 337823, кл. G 11 С 13/00, опублик. 1969 (прототип) .

842963

Редактор В. Матюхина

Заказ 5119 68

Составитель В. Рудаков

Техред А. Бойкас Корректор Н. Бабинец

Тираж 645 Подписное

ВНИИПИ Государственного комитета СССР . по делам изобретении и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх