Распределитель импульсов

 

ОПHCAVHF

H3OSp rn @ г898409

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. саид-ву (22) Заявлено 070480 (21) 2906202/18-24 (31} М. Кп с присоединением заявки № (23) Приоритет

6 06 Г 1/04

Государственный комитет

СССР ао делам изобретений и открытий

Опубликовано 150182,Бюллетень ¹ 2

Дата опубликования описания 15.0182

{Щ УДК б81. 3 (088.8) (72) Авторы изобретения,1

В.Ф.Гузик, P.M.Kðþêîâ, И.M.Kðèâîðó÷êî и,.Б.С.Секачев

Таганрогский радиотехнический институт им. В.Д. Калмыкова (71) 3 а яв итель (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ

Изобретение относится к вычислительной технике и предназначено для использования в стендах проверки решающих блоков цифровых интегрирующих структур.

ИзВестны распределители импульсов содержащие и-разрядный сдвигающий регистр, и двухвходовых элементов

И и многовходовой элемент И. Распределители предназначены для использования в блоках управления цифровых интегрирующих структур и в стендах проверки решающих блоков этих структур 13 и 12) .

Однако такие распределители импульсов не позволяют менять число выдаваемых распределенных временных импульсов.

Наиболее близким к предлагаемому техническим решением является распределитель импульсов, содержащий и-разрядный сдвигающий регистр, и двухвходовых элементов И и многовходовой элемент И, причем нулевые выходы четных разрядов и-разрядного сдвигающего регистра за исключением последнего разряда соединены со входами многовходового элемента И, вы. ход которого соединен с информацион ным входом и-разрядного сдвигающего регистра, вход синхронизации которорого соединен с тактирующим входом распределителя импульсов, входы каждого из и-двухвходовых элементов И соединены с единичными выходами соседних разрядов п-разрядного сдвигающего регистра, включая и пару первого с последним разрядом, а выходы двухвходовых элементов И соединены с группой выходов распределенных временных иглпульсов (3l .

Недостатком .этого распределителя импульсов является то, что он не позволяет менять число вЫдаваемых распределительных временных импульсов.

B то же время, в стендах проверки решающих блоков для проверки различных решающих блоков с различной длиной разрядной сетки подинтегральной функции требуются распределители импульсов, в которых число вы:даваемых временных импульсов могло бы изменяться. .Цель изобретения — расширение функциональных возможностей распре25 делителя импульсов за счет обеспечения возможности изменения числа выдаваемых временных импульсов.

Поставленная цель достигается тем, что в распределитель импульсов, содержащий и-разрядный сдвигающий ре8984а9 гистр, группу из (п-1) двухвходовых элементов И и многовходовой элемент

И, причем нулевые выходы четных разрядов и-разрядного сдвигающего регистра за исключением последнего разряда соединены со входами многовходового элемента И, выход которого соединен с информационным входом иразрядного сдвигающего регистра, вход синхронизации которого соединен с тактирующим входом распределителя импульсов, входы каждого i-ro двухвходового элемента И первой группы (i = 1,...,n-1) соединены с единичными выходами i-го и (i+1)-го разрядов и-разрядного сдвигающего регистра l выход каждого двухвходового элемента И первой группы соединен с выходами распределителя импульсов, дополнительно введены К двухразрядных сдвигающих регистров, четыре группы элементов И, две группы элементов

ИЛИ и две группы элементов НЕ, причем единичный выход последнего разряда и-разрядного сдвигающего регистра и единичный выход последнего разряда каждого двухраэрядного сдвигаю- . 25 щего регистра за исключением последнего двухразрядного сдвигающего регистра, подключены к первым входам соответствующих элементов И второй группы, выходы которых соединены с )9 информационными входами соответствующих двухразрядных сдвигающих регистров,входе .синхронизации каждогс> из которых соединен с тактирующим входом распределителя импульсов, 35 выход каждого элемента И второй группы соединен со входом соответствующего элемента HE первой группы и с первым входом соответствующего элемента и третьей группы, второй вход 4О каждого из которых соединен с единичным выходом первого разряда соответствующего двухразрядного сдвигающего регистра, единичные выходы первого и второго разрядов каждого двухрахрядного сдвигающего регистр соединены со входами соответствующих элементов И четвертой группы, единичный выход последнего разряда и-разрядного сдвигающего регистра и единичный выход последнего разряда каждого двухразрядного сдвигающего регистра соединены с первыми входами соответствующих элементов И пятой группы, второй вход каждого из которых соединен с единичным выходом 55 первого разряда п-разрядного сдвигающего регистра, а третий вход каждого элемента И пятой группы за исключением последнего элемента И соединен с вы::одом соответствующего элемента ц»

НЕ второй группы, вход каждого из которых за исключением последнего соединен с выходом соответствующего элемента ИЛИ первой группы, первый вход каждого из которых соединен с соот- 6 ветствующим управляющим входом группы управляющих входов Распределителя импульсов выход какдого последующего элемента ИЛИ первой группы за исключением первого элемента ИЛИ этой группы соединен со вторым входом предыдущего элемента ИЛИ первой группы, второи вход каждого .элемента и второй группы за исключением последнего элемента И этой группы соединен. с выходом соответствующего элемента

ИЛИ первой группы, а второй вход последнего элемента ИЛИ первой группы и вход последнего элемента HE второй группы соединены с последним управляющим входом из группы управляющих входов распределителя импульсов, выход каждого элемента НЕ первой группы соединен со второй группой входов многовходового элемента И, выход каждого элемента И третьей группы и каждого элемента И пятой группы за исключением последнего элемента И этой группы соединены с первым и вторым входами соответствующих элементов ИЛИ второй группы, .выход каждого элемента ИЛИ второй группы, каждого элемента И четвертой группы и выход последнего элемента И пятой группы соединены с выходами распределителя импульсов. На черте>хе представлена схема распределителя импульсов.

В состав распределителя импульсов входят п-разрядный сдвигающий регистр 1, многовходовой элемент И

2, двухвходовые элементы И 3, двухразрядные сдвигающие регистры 4, элементы И 5, элементы HE б, элементы И 7, элементы И 8, элементы И

9, элементы НЕ 10, элементы ИЛИ 11, элементы ИЛИ 12, управляющие входы

13, тактирующий вход 14, выходы 15.

Нулевые выходы четных разрядов и-разрядного сдвигающего регистра

1 за исключением последнего разряда соединены с первой группой входом многовходового элемента И 2, выход которого соединен с информационным входом и-разрядного сдвигающего регистра 1. Входы каждого из (и-1)-го двухвходовых элементов И 3 соединены с единичными выходами соседних разрядов п-разрядного сдвигающего регистра 1. Единичный выход последнего разряда и-разрядного сдвигающего регистра 1 и единичный выход последнего разряда каждого из К двухразрядных сдвчгающих регистров 4 за исключением последнего двухразрядного сдвигающего регистра 4 соединены последовательно через соответствующие элементы И 5 с информационными входами соответствующих двухразрядных сдвигающих регистров 4. Выход каждо го элемента И 5 соединен со входом соответствующего элемента НЕ б со входом соответствующего элемента И 7, 898409 может измениться от и до (и+2К). Осуществляется установка требуемого количества выдаваемых временных импульсов подачей разрешающего сигнала на соответствующий управляющий вход 13.

Так, если необходимо получать

К -тый управляющий вход 13 подается потенциал, который проходит через соответствующий элемент ИЛИ 11 и от. кроет соответствующий элемент И 5 и через соответствующий элемент НЕ 10 закроет соответствующий элемент И 9.

Кроме того, сигнал с выхода этого элемента ИЛИ 11 пройдет через все предыдущие элементы ИЛИ 11, закроет все предыдущие элементы И 9 и откроет все предыдущие элементы И 5, соединив последовательно и- ðàçðÿäíûé сдвигающий регистр 1 и К двухразрядный сдвигающих регистров 4 (n — четное число).

Кроме того, после включения источника питания через тактирующий вход

14 на вход синхронизации регистра 1 и каждого регистра 4.поступят тактирующие импульсы, которые осуществят сдвиг той случаинои информации, которая записывается в регистры при включении источника питания, и так как регистры не закольцованы, то в результате происходит их обнуление.

После обнуления регистра 1 и регистров 4 на все входы многовходового элемента И 2 поступят единичные сигналы и в результате на выходе этого элемента появится тоже единичный сигнал, который поступит на информационный вход сдвигающего регистра 1 и по тактирующему импульсу н первый разряд этого регистра запишется единица. В слецующем такте подачеи тактирующего сигнала на вход 14 эта единица сдвинется во второй разряд сдвигающего регистра 1, а в первый разряд запишется новая единица. Сигналы с единичных выходов соседних разрядов регистра 1 постугают на входы двухвходовых элементов И 3 и на их выходах образуются распределенные

Временные импульсы. Причем при записи единицы во второй разряд на одном из входов многовходового элемента И

2 появится нулевои сигнал, поступающий с нулевого выхода второго разряда регистра 1. Этот сигнал закроет элемент И 2 и прохождение сигнала на информационный вход регистра 1 прекратится. Записанный в сдвигающий регистр 1 сигнал, представляющий собой две единицы в соседних разрядах, сдвигается до последнего разряда и производить выработку (n-1) распределенных временных импульсов. После того, как записанный н регистр 1 сигнал сдвинется в последние два разряда, откроется последний элемент И 3 и выработается (n-1)-ый временной импульс. Одновременно на всех вховторой вход каждого из которых соединен с единичным выходом первого разряда соответствующего двухразрядного сдвигающего регистра 4. Единичные выходы первого и второго разрядов каждого двухразрядного сдвигающего регистра 4 соединены со входами соответствующих элементов И 0.

Единичный выход последнего разряда и-разрядного сдвигающего регистра

1 и единичный выход последнего разряда каждого двухразрядного сдвигающего регистра 4 соединены также с первым входом соответствующих элементов

И 9, второй вход каждого из которых

1 соединен с единичным выходом первого разряда и-разрядного сдвигающего ре- 15 гистра 1. Третий вход каждого элемента И 9 за исключением последнего элемента И 9 соединен с выходом соответствующего элемента НЕ 10, вход каждого из которых за исключением послед- Я него соединен с выходом соответству1 ющего элемента ИЛИ 11, первый вход каждого из которых соединен с соответствующим управляющим входом 13 распределителя импульсов. Выход каждого последующего элемента ИЛИ 11 за исключением первого элемента ИЛИ 11 соединен со вторым входом соответствующего предыдущего элемента ИЛИ 11.

Второй вход каждого элемента И 5 за исключением последнего элемента И 5 с>е п;.:сн с выходом соответствующего элемента ИЛИ 11.

Второй вход последнего элемента

И 5, вход последнего элемента НЕ 10 и второй вход последнего элемента ИЛИ

11 соединен с последним управляющим входом 13 распределителя импульсов.

Выход каждого элемента НЕ 6 соединен со входом многовходового элемента

И 2. Выход каждого элемента И 7 и 40 каждого элемента И 9 за исключением последнего элемента И 9 соединены с первым и вторым входами соответствующих элементов ИЛИ 12..Вход синхронизации и-разрядного сдвигающего регистра 1 и вход синхронизации каждого двухразрядного сдвигающего регистра 4 соединены с тактирующим входом 14 распределителя импульсов.

Выход каждого двухвходового элемента И 3, выход каждого элемента

И 8, выход последнего элемента И 9 и выход каждого элемента ИЛИ 1? соединены с выходами 15.

Распределитель импульсов работает следующим образом.

Перед началом работы производится установка требуемого количества выдаваемых распределенных временных импульсов, которое определяется числом разрядов регистра подынтеграль- @) ной функции и зависит от количества подсоединяемых к и-разрядному сдвигающему регистру 1 двухразрядных сдвигающих регистров 4. При этом . число выдаваемых временных импульсов

898409 дах -элемента И 2, соединенных с нулевыми выходами четных разрядов регистра 1 за исключением последнего разряда, единичный. сигнал, но в то же время, так как на вход первого элемента

И 5 с выхода первого элемента ИЛИ 11 поступает разрешающий сигнал, то единичный сигнал с единичного выхода последнего разряда регистра 1 одновременно поступит на информационный вход первого двухразрядного сдвигающего регистра 4 и через первый элемент HE б — на соответствующий вход многовходового элемента И 2, запре щая тем самым поступление новой единицы на информационный вход регистра 1. 35

Тогда в следующем такте в первый разряд первого двухразрядного сдвигающего регистра 4 запишется единица, а единица из предпоследнего разряда регистра 1 перезапишется в последний Щ разряд регистра 1 и в результате на выходе первого элемента И 7 появится и-ый временной импульс, который через соответствующий элемент ИЛИ

12 поступит на соответствующий вы- д ход группы выходов 15. В следующем такте единицы записываются в первый и второй разряды первого двухразрядного регистра 4 и на выходе первого элемента И 8 появится следующий (n+i)-ый временной импульс, а единичный сигнал с единичного выхода второго разряда первого регистра 4, пройця через открытый элемент И 5, .поступит на информационный вход следующего двухразрядного сдвигающего регистра 4 и через соответствующий элемент НЕ б на соответствующий вход многовходового элемента И 2, запрещая поступление единичного сигнала на информационный вход регистра 1. 40

В следующем такте произойдет сдвиг сигнала, состоящего из двух единиц, еще на один разряд и сдвиг этого сигнала и выработка соответствующих временных импульсов продолжается до тех пор, пока этот сигнал не пройдет последний открытый элемент И 5 и нв запишется в первый и второй разряд последнего двухразрядного сдвигающего регистра 4 из К двухразрядных регистров 4, подсоединенных к регистру 1.

В результате на выходе соответствующего элемента И 8 появится предпоследний временной импульс. В то же время, так как (К+1)-ый элемент

И 5 второй группы этих элементов,подключенный к выходу К-oro двухразрядного сдвигающего регистра 4, закрыт, то единичный сигнал с единичного выхода второго разряда этого регистра Щ

4 не пройдет через этот элемент И 5 и соответствующий элемент HE 6 и не поступит на вход многовходового элемента И 2, и таким образом, на всех входах второй группы входов элемен- Я тов И 2, так же как и на всех входах первой группы входов этого элемента, единичные сигналы. В результате на выходе элемента И 2 тоже единичный сигнал, который поступает на информационный вход сдвигающего регистра 1.

Тогда в следующем такте в первый разряд регистра 1 запишется новая единица,а единица из предпоследнего разряда К -ого двухразрядного регистра 4 запишется в последний. В результате на выходе соответствующего эле- . мента И 9, входы которого подключены к единичному выходу второго разряда

K-ого двухразрядного регистра 4, к единичному выходу первого разряда регистра 1 и к выходу (К +1)-ro элемента НЕ 10 (на входе этого элемента

НЕ 10 нулевой сигнал, так как единичный сигнал подан при подготовке к работе на К-.ый управляющий вход 13) появится последний (n+2K)-временнои импульс, а в следующем такте единицы записываются уже в первый и второй разряды сдвигающего регистра 1 и выработка распределенных временных импульсов начнется уже в новом цикле.

Таким образом, введение новых узлов в распределитель импульсов позваляет расширить его функциональные возможности за счет обеспечения возможности изменять число выдаваемых временных импульсов и тем самым дает возможность изготовлять для проведения наладки решающих блоков цифровых интегрирующих структур с различной длиной разрядной сетки подынтегральной функции всего лишь один стенд проверки, а не несколько различных, что сокращает затраты на изготовление проверочной аппаратуры и уменьшает время изготовления проверочной аппаратуры.

Формула изобретения

Распределитель импульсов, содержащий и-разрядный сдвигающий регистр, группу из (n-1) двухвходовых элементов И и многовходовой элемент И, причем нулевые выходы четных разрядов и-разрядного сдвигающего регистра за исключением последнего разряда соединены со входами многовходового элемента И, выход которого соединен с информационным входом п-разрядного сдвигающего регистра, вход синхронизации которого соединен с тактирующим входом распределителя импульсов, входы каждого -го двухвходового элемента И первой группы (i=1,,п-1) соединены с единичными выходами i-го и (i+1)-го разрядов и-разрядного сдвигающего регистра, выход каждого двухвходового элемента И первой группы соединен с выходами распределителя импульсов, о т л и ч а ю щ и й

898409 с я тем, что, с целью расширения функциональных возможностей за счет изменения числа выдаваемых импульсов, в него дополнительно введены К двухразрядных сдвигающих регистров, четыре группы элементов И, две группы

5 элементов ИЛИ и две группы элементов

НЕ, причем единичный выход последнего разряда и-разрядного сдвигающего регистра и единичный выход последнего разряда каждого двухразрядного сдвигающего регистра за исключением последнего двухразрядного сдвигающего регистра, подключены к первым входам соответствующих элементов И второй группы, выходы которых соединены с информационными входами соответст- 1$ вующих двухразрядных сдвигающих регистров, вход синхронизации каждого из которых соединен с тактирующим входом распределителя импульсов, выход каждого элемента И второй группы Щ соединен со входом соответствующего элемента НЕ первой группы и с первым ,входом соответствующего элемента И третьей группы, второй вход. каждого из которых соединен с единичным щ выходом первого разряда соответствующего двухразрядного сдвигающего регистра, единичные выходы первого и второго разрядов каждого двухразрядного сдвигающего регистра соединены со входами соответствующих . элементов И четвертой группы, единичный выход последнего разряда и-разрядного сдвигающего регистра и единичный выход последнего разряда каждого двухразрядного сдвигающего регистра соединены с первыми входами соответствующих элементов И пятой группы, второй вход каждого из которых соединен с единичным выходом первого разряда и-разрядного сдвигаю-40 щего регистра, третий вход каждого элемента И пятой группы за исключением последнего элемента И соединен с выходом соответствующего. элемента НЕ второй группы, вход каждого из кото- 4 рых за исключением последнего соединен с выходом соответствующего эле-. мента ИЛИ первой группы, первый вход каждого из которых соединен с соответствующим управляющим входом группы управляющих входов распределителя импульсов выход каждого последующего элемента ИЛИ первой группы за исключением первого элемента

ИЛИ этой группы соединен со вторым входом предыдущего элемента ИЛИ первой группы, второй вход каждого элемента И второй гоуппы за исключе.— нием последнего элемента И этой группы соединен с выходом соответствующего элемента ИЛИ первой группы, второй вход последнего элемента и второй группы, второй вход последнего элемента ИЛИ первой группы и вход последнего элемента НЕ второй группы соединены с последним управляющим входом из группы управляющих входов распределителя импульсов, выход каждого элемента HE первой группы соединен со входом многовходового зле мента И, выход каждого элемента И третьей группы и каждого элемента И пятой группы за исключением последнего элемента И этой группы соединены с первым и вторым входами соответствующих элементов ИЛИ.второй группы, выход каждого элемента ИЛИ второй группы, каждого элемента И четвертой группы и выход последнего элемента И пятой группы соединены с выходами распределителя импульсов.

Источники информации, принятые во внимание при экспертизе

1. Разработка однородной цифровой интегрирующей структуры на основе цифрового решающего модуля для реализации решающей части систем автоматического регулирования. Отчет по НИР, Гос.per. Р 70016121, инв. Р Б 309218, Таганрог, 1973, кн. 1, с. 119-120.

2. Исследование принципов построения спецвычисления для автоматического управления автономными адоптивными работами на основе однородных

ЦИС. Отчет по НИР, Гос.рег.Р 76059197, инв. Р Б 564787. Таганрог, 1976, с. 126-127.

3. Разработка функциональных схем устройств цифровой интегрирующей машины для микроэлектронного управления. Отчет по НИР, loc.ðåã.9 71028281, инв. Р Б 162887. Таганрог, 1971, с. 24-31 (прототип).

898409

Составитель B.Áåðåçêèí

Редактор Н.Недолуженко Техред H. Харитончик Корректор М.Шароши

Заказ 11949/64 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к электросвязи и может быть использовано для кадровой синхронизации приемников в системах передачи цифровой информации

Изобретение относится к радиосвязи и может быть использовано при приеме сигналов, содержащих блоки данных фиксированной длины

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при построении систем управления синхронизацией цифровых вычислительных машин и многопроцессорных систем

Изобретение относится к вычислительной технике и может найти применение для управления контролем достоверности передачи информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах оптической обработки информации, предназначенных для решения задач обработки двумерных массивов цифровых данных и изображений

Изобретение относится к автоматике и импульсной технике
Наверх