Преобразователь двоичного кода в число-импульсный код

 

О П И С А Н И Е,943704

ИЗОБРЕТЕН ИЯ

Союз Советских

Соцкапистическнх

Ресиубпин

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6l ) Дополнительное к авт. свид-ву— (22) Заявлено 08. 10. 80 (21)2990318/18-24 (5l ) М. Кл.

G 06 Р 5/02 с присоединением заявки,%—

3ЪеударотеяииыН комитет

СССР ао делам иэобретеиий и отярытий (23) Приоритет

ОпУбликовано 15,07 ° 82 ° Бюллетейь № 26 (53) уд (681 325 (088.8) Дата опубликования описания 15. 07. 82 (72) Автор изобретения

В. И.. Дудоров (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА

В ЧИСЛО-ИИПУЛЬСНЫй КОД

Изобретение относится к автомати" ке и цифровой вычислительной технике и может быть .использовано при построении преобразователей в устройствах приема и передачи дискретных сообцений, а также в измерительных устройствах.

Известен преобразователь двоичного кода в последовательность импульсов, содержащий регистр, элементы И, одновибраторы, дифференцирующие цепочки, общий элемент ИЛИ, выходные элементы ИЛИ, триггеры памяти и управления fl).

Недостатками известного преобразователя являются его сложность и большой обьем аппаратуры.

Наиболее близким к изобретению по технической суцности и схемному построению является преобразователь двоичного кода в число-импугьсный код, содержащий счетчик, каждый разряд которого имеет основной и вспо" могательный триггеры, триггер режима и элемент И. Кроме того, известный преобразователь содержит триггер запрета $2$.

Недостатками данного преобразова5 теля являются ложность управления с устройством и невысокая надежность что обусловлено большим количеством внешних связей.

Цель изобретения - упрощение устройства и повышение его надежности.

Поставленная цель достигается тем, что преобразователь двоичного кода в число-импульсный код, содержащий счетчик, каждый разряд которого имеет основной и вспомогательный триггеры, триггер режима, элемент И, первый вход которого подключен к единичному выходу триггера ежима, второй вход соединен с так2о товым входом преобразователя, с тактовым входом триггера режима и с тактовым входом основного триггера нулевого разряда счетчика, выход элемента И является выходом преобра

43704 4

15

Зо

3 9 зователя, нулевой и единичный выходы основного триггера i-го разряда счетчика (i =On), где n - число разрядов входного кода, соединены соответственно с nepBbiH единичным и нулевым входами вспомогательного триггера i-го разряда счетчика, единичный и нулевой входы основного триггера i-го разряда соединены соответственно с единичным и нулевым. выходами вспомогательного триггера i-го разряда, единичный выход основного триггера и-го разряда счетчика соединен с управляющим входом триггера режима, дополнительно содержит два входных элемента И-НЕ, группу из и элементов 2И-ИЛИ и элемент И-НЕ обнуления, выход которого соединен с входами сброса основных триггеров с 1-ro no и-ый разряды, с входом начальной установки единицы основного триггера нулевого разряда, входом начальной установки нуля вспо. могательного триггера нулевого разряда, входами начальной установки единицы вспомогательных триггеров с 1-го по и-ый разряды и входом сброса триггера режима, нулевой выход которого соединен с первыми входами элементов 2И-ИЛИ группы и первыми входами первого и второго входных элементов И-НЕ, вторые входы которых являются информационными входами преобразователя, а выходы соединены соответственно с вторым нулевым и вторым единичным входами вспомогательного триггера нулевого разряда, тактовый вход которого сое" динен с тактовым входом преобразователя и с вторыми входами элементов 2И-ИЛИ группы, третьи входы которых соединены с единичным выходом триггера режима, четвертый вход

j-го (j = 1 — и) элемента 2И-ИЛИ груп пы соединен. с единичным выходом основного триггера (j-1)-ro разряда, с вторым единичным входом вспомогательного триггера j-ro разряда и с

j-ым входом элемента И"НЕ обнуления, а выход j-го элемента 2И-ИЛИ группы соединен с тактовыми входами основного и вспомогательного триггеров j-ro разряда, нулевой выход основного триггера (j-1)-го разряда соединен с вторым нулевым входом вспомогательного триггера 1-го разряда.

В предложенном преобразователе вспомогательный триггер содержит первый и второй элементы И-ИЛИ-НЕ, выходы которых являются единичным и нулевым выходами вспомогательного триггера и соединены соответственно с первыми входами второго и первого элементов И-ИЛИ-НЕ, вторые входы которых объединены и являются тактовым входом вспомогательного триггера, третьи входы первого и второго элементов И-ИЛИ-НЕ являются соответственно первыми единичным и нулевым входами вспомогательного триггера, четвертые входы первого и второго элементов И-ИЛИ-HF являются вторыми единичным и нулевым входами вспомогательного триггера, пятый и шестой входы первого элемента И-ИЛИ-НЕ объе динены и являются входом начальной установки вспомогательного триггера.

На чертеже приведена блок-схема предлагаемого преобразователя.

Преобразователь двоичного кода в число-импульсный код содержит счетчик 1, каждый разряд которого состоит из основного триггера 2 и вспомогательного триггера 3. Основной и вспомогательный триггеры состоят из двух элементов И-ИЛИ-НЕ 4 и 5..

Результат преобразования поступает на выход 6 преобразования. Между разрядами счетчика 1 включена группа элементов 2И-ИЛИ 7. Кроме того, преобразователь содержит триггер режима 8, входные элементы И-НЕ 9-10, элемент И-HE 11 обнуления, элемент

И 12, информационные входы 13-14 преобразователя.

Преобразователь кода в число импульсов работает следующим образом.

В исходном состоянии нулевой разряд счетчика 1 находится в единичном состоянии, а остальные разряды счетчика 1 и триггер переключения 8 на" ходятся в нулевом состоянии,,разрешая при этом прохождение информации, которая поступает на входы 13 и 14 в парофазном последовательном коде, через входные элементы И"НЕ 9 и 10 на информационные входы счетчика 1 и устанавливая последний в режим сдвигового регистра. Поступающая информация сдвигается по тактовым сигналам, причем при приеме последнего разряда информации единица, записанная в нулевой разряд счетчика 1 в исходном состоянии, дойдя до старшего разряда, разрешает переключиться триггеру режима типа защелка, который переключаясь по заднему фрон5 94370 ту тактового сигнала, запрещает про-, хождение информации на вход счетчика 1, переключает последний в режим счета и разрешает прохождение сигналов тактовой частоты на выход преобразователя. Как только количество прошедших импульсов на выходе преI образователя достигает величины равной значению обратного кода, когда записанного в счетчике 1, все раз- 1о ряды счетчика 1 устанавливаются в единичное состояние, и на выходе элемента И-НЕ обнуления ll сформировывается сигнал низкого уровня, . который устанавливает элементы преобразователя в исходное состояние, подготавливая его тем самым к приему нового кода информации.

Предлагаемый преобразователь кода в число импульсов по сравнению с 20 прототипом позволяет уменьшить количество корпусов ИМС при 8-разрядном счетчике с 37 до 27 в случае пос троения преобразователя на ИИС се2 рии 134, а также уменьшить количест- у во входов и упростить управление пре,образователем.

Формула изобретения ю

1,- Преобразователь двоичного кода в число-импульсный код, содержащий счетчик, каждый разряд которого имеет основной и вспомогательный триггеры, триггер режима, элемент И, 35 первый вход которого подключен к еди ничному выходу триггера. режима, второй вход соединен с тактовым входом преобразователя, с тактовым входом триггера режима и с тактовым входом основного триггера нулевого разряда счетчика, выход элемента И является выходом преобразователя, нулевой и единичный выходы основного триггера

1-ro разряда счетчика (l=o-n), где п - число разрядов входного кода, соединены соответственно с первым единичным и нулевым входами вспомогательного триггера i-го разряда счетчика, единичный и нулевой входы

SO основного триггера 1-ro разряда сое-., динены соответственно с единичным и нулевым выходами вспомогательного триггера i-ro разряда, единичный выход основного триггера и-го разряда счетчика соединен с упЯ равляющим входом триггера ре жима, отличающийся тем,, что, с целью повышения надеж4 6 ности преобразователя, он содержит два входных элемента И"НЕ, rpynny из п элементов 2И-ИЛИ и элемент И-НЕ обнуления, выход которого соединен с входами сброса основных триггеров с 1-го по п-.ый разряды, с входом начальной установки единицы основного триггера нулевого разряда, входом начальной. установки нуля вспомога" тельного триггера нулевого разряда, с входами начальной установки единицы вспомогательных триггеров с l ro по и-ый разряды и входом сброса триггера режима, нулевой выход которого соединен с первыми входами элементов 2И-ИЛИ группы и первыми входами первого и второго входных элементов И-НЕ, вторые входы которых являются информационными входами преобразователя, а выходы соединены соответственно с вторым нулевым и единичным входами вспомогательного триггера нулевого разряда, тактовый вход которого соединен с тактовым .входом преобразователя и с вторыми входами элементов 2И-ИЛИ группы, ° третьи входы которых соединены с единичным выходом триггера режима, четвертый вход j-го (jl-n) элемента

2И-ИЛИ группы соединен с единичным выходомосновного триггера (j-1)-го разряда, с вторым единичным входом вспомогательного триггера 1-го разря— да и с 3-ым входом элемента И-НЕ обнуления, а выход j-го элемента 2И-ИЛН группы соединен с тактовыми входами основного и вспомогательного триггеров j-го разряда, нулевой выход основного триггера (j-1)-го разряда соединен с вторым нулевым входом. вспомогательного триггера j-го разряда..

2. Преобразователь по п.l, о тл и ч .а ю шийся тем, что в нем вспомогательный триггер содержит первый и второй элементы И-ИЛИ-НЕ, выходы которых являются единичным и нулевым выходами вспомогательного триггера и соединены соответственно с первыми входами второго и первого элементов И-ИЛИ-НЕ, вторые входы которых объединены и являются тактовым входом вспомогательного триггера, третьи входы первого.и второго элементов И-ИЛИ-НЕ являются соответственно первыми единичным и нулевым входами вспомогательного триггера, четвертые входы первого и второго элементов И-ИЛИ-НЕ являются вторыми

943704

ВНИИПИ Заказ 5110/55 Тираж 731 Подписное

Филиал ППП нПатент, г. Ужгород, ул. Проектная, 4 единичным и нулевым входами вспомогательного триггера, пятый и шес" той входы первого элемента И-ИЛИ"НЕ объединены и являются входом начальной установки вспомогательного триг" гера.

Источники инФормации принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Ю 415658, кл. G 06 F 5/04, 1971.

2. Авторское свидетельство СССР

Н 602936,кл.G 06 F 5/04,1976(прототип)

Преобразователь двоичного кода в число-импульсный код Преобразователь двоичного кода в число-импульсный код Преобразователь двоичного кода в число-импульсный код Преобразователь двоичного кода в число-импульсный код 

 

Похожие патенты:

Изобретение относится к построению сетей связи для передачи информации по вычислительным сетям

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики

Изобретение относится к устройствам автоматики и вычислительной техники, и может быть использовано, например, в преобразователях “перемещение-код” приводов контрольно-измерительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к технологиям автоматизированной последовательности выполняемых действий

Изобретение относится к способу сообщения и согласования между клиентом с ограниченными ресурсами и сервером в услуге передачи мультимедийного потока, связанному с доставкой пакетов данных
Наверх