Устройство для контроля двоичного кода на четность

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик (и>962954 (6!)Дополнительное к авт. свид-ву—

{И)М.Кл з (22) Эаявлено 200281 (21) 3251755/18-24 сприсоединением заявки ¹G F 11/10

Государстыииый комитет

СССР по делам изобретеиий и открытий (23) Приоритет (53) УДК - б 81. 3 (088. 8) Опубликовано 300982. Бюллетень № 36

Дата от убликования описания 300982

В.В.Линьков и В.В.Семенов (72) Авторы изобретения

4Ш:ЭЮЗМЛ и.

TBXIIH×ÅÑÅ %

ВИБХМОТЕКА. (71) Заявитель (54) УСТРОИСТВО ДЛЯ КОНТРОЛЯ ДВОИЧНОГО КОДА

НА ЧЕТНОСТЬ

Изобретение относится к вычислительной технике и может быть использовано для обнаружения единичных ошибок при передаче цифровой информации в вычислительных машинах.

Известно устройство для контроля на четность передачи цифровой информации от одного устройства в вычислительной машине к другому, содержащее элементы И и ИЛИ и обеспечивающее контроль передачи цифровой информа- ции 11).

Устройство не обладает самоконтролем, что является его основным недостатком.

Наиболее близким по технической сущности к предлагаемому является устройство для контроля на четность цифроной информации, содержащее регистр и элементы И, ИЛИ и обеспечивающее формирование cyma по Мод2 всех единиц информационной части слова и сравнение результата с контрольным разрядом слова с выработкой сигнала о сбое числа g2).

Недостатком данного устройства является отсутствие самоконтроля, что при больйом объеме пересылок цифровой информации в вычислительных машинах, а следовательно, и большом,количестве схем сверток, сущестненно снижает его надежность.

Цель изобретения — повышение надежности нычислительного устройства путем повышения достоверности работы схем контроля.

Поставленная цель достигается тем, что в устройство для контроля

10 двоичного кода на четность, содержащее приемный регистр, первый, второй и третий элементы И, первый, второй и третий элементы ИЛИ, первый, второй и третий элементы И с одним инверсным входом, причем информационные входы устройства соединены с входом приемного регистра, устаноночный и управляющий входы устройства соединены соответственно с входом начальной установки и управляющим вхо" дом приемного регистра, каждый выход которого соединен с первыми входами соответствующего элемента И и элемента ИЛИ, выходы каждого элемента И и элемента ИЛИ соединены соответственно с инверсным и прямым входами соотнетствукщего элемента И с одним инверсным входом, выходы первого и второго элементов И с одним инверсным входом саединены с вторыми входами

ЗО вторых элемента И и элемента ИЛИ, ны962954 ход второго элемента И с одним инверсным входсл соединен с вторыми входами третьих элементов И и ИЛИ, в устройство введены коммутатор, первый, второй и третий триггеры, четвертый, пятый и шестой элементы Й с одним 5 инверсным входом, четвертый элемент

И и четвертый элемент ИЛИ, причем информационные выходы приемного регистра соединены с информационными входами коммутатора, ныходы которо- 10 го являются информационными выходами устройства, управляющий вход считывания устройстна соединен с управляющим входом коммутатора, первым входом четвертого элемента И, инверсным вхо- 5 дом четвертого элемента И с одним инверсным входом, с входом ф. первого триггера, единичный выход которого соединен с прямым входом четвертого элемента И с одним инверсным входом, выход которого соединен с вторыми входами первых элемента И, элемента

ИЛИ, с первыми прямыми входами пятого и шестого элементов И с одним инэерсным входом, выход третьего элемента И с одним инверсным входом соединен с вторым входом четвертого элемента И, с инверсным и вторым прямым входами соотнетстненно пятого и шестого элементов И с одним инверсным входом, выходы которых соединены соответстнен ® но с первым и вторым входами четвер того элемента ИЛИ, выход четвертого элемента и соединен с входом второ го триггера, нулевой выход которого соединен с вторым прямым и инверсным 35 входами соответственно пятого и шес"того элементов И с одним инверсным входом, входы R второго и третьего триг." герон соединены с вторымуправляющим, входом устройства, а единичные выходы, 40 второго и третьего триггеров являются . контрольными выходами устройства, выход четвертого элемента И соединен с входом S третьего триггера.

Сущность предлагаемого изобретения 45 состоит н обеспечении им текущего самоконтроля без нарушения режима работы устройства, что является возможным для широкого класса регистров с предварительной установкой в нулевое состояние.

Иа фиг.1 приведена функциональная электрическая схема устройства; на фиг.2 - эпюры напряжения на сооТВеТствующих шинах и выходах соответствующих элементов. 55

Устройство для контроля двоичного кода на четность состоит из приемного регистра 1, информационные входы которого являются информационными входами устройства, а информационные 60 выходы соединены с информационными входами коммутатора 2, выходы которого являются информационными выходами устройства, а также с первыми входами соответствующих элементов И

3-5 и первыми входами соответствующих элементов ИЛИ 6-8, вторые входы элементов И 4 и 5 соединены с вторыми входами соответствующих элементов ИЛИ

7 и 8 и с выходами соответствующих элементов И 9 и 10 с одним инверсным входом, прямые входы которых соединены с выходами соответствующих элементов ИЛИ 6 и 7, а иннерсные нходы с выходами соответствующих элементов

И 3 и 4. Выход элемента И 5 соединен с инверсным входом элемента И 11 с одним инверсным входом, с прямым нходом которого соединен выход элемента ИЛИ 8. Выход элемента И 11 с одним инверсным Входом соединен с первым входом элемента И 12. Кроме того, устройство содержит R-5 триггер

13, единичный вход которого соединен с управляющим входом 14 считывания устройства и соответственно с управляющим входом коммутатора 2 и вторым входом элемента И 12, а нулевой входс первым установочным входом 15 устройства и установочным входом регистра 1. Единичный выход триггера 13 соединен с прямым входом элемента И

16 с одним инверсным входом, инверсный вход которого соединен с упранляющим входом 14 считывания, а выход— с вторыми входами элемента И 3, элемента ИЛИ 6 и первыми входами элементов И 17 и 18 с одним инверсным входом. Инверсный вход элемента 17 и второй прямой вход элемента 18 соединены с выходом элемента И 11 с одним инверсным входом, а второй прямой вход элемента 17 и инверсный вход элемента 18 — с нулевым выходом R-S триггера 19, вход которого соединен с выходом элемента И 12, а другой вход вместе с входом R-S триггера

20 - с нторым управлякщим входом 21 устройства. С входом R-S триггера

20 соединен выход элемента ИЛИ 22, входы которого соединены с выходами элементов И 17 и 18 с одним инверсным входом. Первый управляющий вход

8 устройства соединен с соответствующим входом приемного регистра.

Устройство работает следующим образом.

На информационные входы устройства поступает контролируемое число вместе со свОим контрольным разрядом, после чего на первый управляющий вход идет сигнал записи и число записывается в приемный регистр. Схема свертки по модулю два, состоящая из эле ментов И 9 и 10 с одним инверсным входом и элементов ИЛИ 6 и 7, вырабатывает результат свертки по модулю два контролируемого числа и сравнивает его с контрольным разрядом числа на элементе И 5, элементе ИЛИ 8 и элементе И 11 с одним инверсным входом. Затем на управляющий вход считывания устройства поступает сигнал

962954 считывания и число, записанное в приемном регистре 1, через коммутатор

2 поступает на выход устройства.

Одновременно сигнал считывания числа взводит триггер 13 и после пропускает сигнал самоконтроля через элемент И 16 с одним инверсным входом., Сигнал самоконтроля выполняет роль дополнительной (лишней) единицы в коде числа - он вызывает сбой числа и взводит триггер 20 через элемент 10

И 17 с одним инверсным входом и эле мент ИЛИ 22.

В случае регистрации сбоя исходного числа взводится триггер 19 и сигнал самоконтроля может взвести триг- 15

rep 20 при отказе схемы свертки, .пройдя элемент И 18 с одним инверсным входом и элемент ИЛИ 22.

После поступления на первый установочный вход устройства сигнала ус- ;щ тановки нуля вся схема приходит в исходное положение. Триггеры 19 и 20 остаются в состояниях, соответствующих результатам проверок, до прихода на второй установочный вход устрой- 25 ства 21 сигнала сброса неисправности.

Таким образом, предлагаемое устройство позволяет обеспечить .непрерывный

- самоконтроль работоспособности без нарушения режима работы, что повышает достоверность работы схемы контроля, путем индикации неисправности отдельных элементов системы.

Формула изобретения

Устройство для контроля двоичного кода на четность, содержащее приемный регистр, первый, второй и третий элементы И, первый, второй и третий эле- 4и менты ИЛИ, первый, второй и третий элементы Й с одним инверсным входом, причем информационные входы устройства соединены с входом приемного регистра, установочный и управлякщий 45 входы устройства соединены соответственно с входом начальной установки и управляющим входом приемного регистра, каждый выход приемного регистра соединен с первыми входами соответ- . 5и1 ствующего элемента И и элемента ИЛИ,. выходы каждого элемента И и элемента

ИЛИ соединены соответственно с инверсным и прямком входами соответствующего элемента И с одним инверсным входом, выходы первого и второго элементов И с одним инверсным входом соединен .с вторыми входами вторых элеГ мента И и элемента ИЛИ, выход второго элемента И с одним инверсным входом соединен с вторыми входами третьих элементов И и элемента ИЛИ,о тл и ч а ю щ е е с я тем, что, с целью повышения достоверности, в него введены коммутатор, первый, второй и третий триггеры, четвертый, пятый и шестой элементы.И с одним инверсным входом, четвертый элемент И и четвертый элемент ИЛИ, причем информационные выходы приемного регистра соединены с информационными входами коммутатора, выходы которого являются информационными выходами устройства, управляющий вход считывания устройства соединен с управляющим входом коммутатора, первым входом четвертого элемента И, инверсным входом четвертого элемента И с одним инверсным входом, с входом первого триггера, единичный выход которого соединен с прямым входом четвертого элемента И с одним инверсным входом, выход которого соединен с вторыми входами первых элемента И и элемен та ИЛИ, с первыми прямыми входами пятого и шестого элементов И с одним инверсным входом, выход третьего элемента И с одним инверсным входом соединен с вторым входом четвертого элемента И, с инверсным и вторым

:прямым входами соответственно пятого и шестого элементов И с одним ин версным %ходом, выходы которых соединены соответственно с первым и вторым входами четвертого элемента ИЛИ, выход четвертого элемента И соединен с входом 5 второго триггера, нулевой выход которого соединен с вторым прямым и инверсным входами соответственно пятого. и шестого элементов И с одним инверсным входом, входы R второго и третьего триггеров соединены с вто0 рым управляющим входом устройства, а . единичные выходы второго и третьего триггеров являются контрольными выходами устройства, выход четвертого элемента ИЛИ соединен с входом « тре" тьего триггера.

Источники информации, принятые во внимание при экспертизе

1. Цифровые вычислительные машины и систеьы. Под ред. Кагана Б.М., М., "Энергия", 1974, с.633-634.

2. Авторское свидетельство СССР

9 382080, кл. G 06 F 11/10, 1970 (прототип).

962954

82

@ге.2

Составитель И. Сигалов

Редактор Т.Лопатина Техред.A,À÷ . Корректор Е.Рошко

Заказ 7515/70, Тирам 731 подписное

ВНИИПИ Государственного ксжитета СССР по делам изобретений и открытий.

113035, Москва, Ж-35, Рауиская наб., д.4/5

Филиал ППП "Патент", r.Óæãîðîä, ул.Проектная, 4

Устройство для контроля двоичного кода на четность Устройство для контроля двоичного кода на четность Устройство для контроля двоичного кода на четность Устройство для контроля двоичного кода на четность Устройство для контроля двоичного кода на четность 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх