Преобразователь кода

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

<111965001 (61) Дополнительное к авт. саид-ву (22) Заявлено 02. 07. 80 (21) 2951083/18-09 р )М gw з с присоединением заявки ¹â€”

Н 04 L 3/02

Н 04 L 1/10

Государственный комитет

С С.С P по делам изобретений и открытий (23) Приоритет

Опубликовано 07.1082. Бюллетень ¹ 37

{53) УДК 621. 394.14, (088. 8) Дата опубликования описания 07 ° 10 ° 82 (72) Авторы изобретения (8CK6%3J) A Я ,1 „тЕятн0„ 2ИЫ Ч ЕСКА Я

< о йИЭТИА

М.Я.Вертлиб и В.И.Щитников (71 ) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ КОДА

Изобретение относится к технике связи и может быть использовано для декодирования сигналов, передаваемых по линейным тактам цифровых систем передачи в кодах высокой плотности (КВП-,п-) .

Известен преобразователь. кода, содержащий блок разделения полярностей, выходы которого подключены к входам анализатора чередования полярностей сигнала, элемент ИЛИ, элемент задержки, и-разрядный регистр сдвига, выходы (n-1) разрядов которого подключены к входам дешифратора E1l

Однако известный преобразователь кода обладает низкой точностью. преобразования.

Цель изобретения — повышение точности преобразования. 20, Для этого в преобразователь кода, содержащий блок разделения поляриостей,выходы которого подключены к входам анализатора чередования полярностей сигнала, элемент ИЛИ,элемент задержки, и-разрядный регистр сдвига, выходы (n-1) разрядов которого подключены к входам дешифратора, введен определитель чередования нарушения полярностей сигнала, при этом выходы блока разделения полярностей через

30 элемент ИЛИ подключен к вхОду иразрядного регистра сдвига, выходы анализатора чередования полярностей сигнала через определитель чередова-. ния нарушений полярностей сигнала подключен к соответствующему входу дешифратора, выход которого через элемент задержки подключен ко входам

"установка нуля" соответствующих разрядов п-разрядного регистра сдвига.

На чертеже приведена функцианальная электрическая схема предлагаемого устройства.

Преобразователь кода содержит блок разделения, полярностей 1,элемент ИЛИ 2, и-разрядный регистр сдвига 3, дешифратор 4, анализатор чередования полярностей сигнала 5, определитель чередования нарушения полярностей сигнала ф и элемент задержки 7, причем в состав анализатора чередования полярностей сигнала 5 входят триггер 8 и элементы И 9 и 10, а в состав определителя чередования нарушения полярностей сигнала входят. триггер 11, элементы И 12 и 13 и элемент ИЛИ 14.

Устройство работает следукщим образом.

Входной биимпульсный сигнал со вставками кода КВП-п. в блоке разде965001

Формула изобретения

ВНИИПИ Заказ 7690/47 Тираж 688 Подписное

Филиал ППП "Патент", r.Óæãîðîä, óë. Проектная,4 ления полярностей 1 разделяется на два цифровых потока, соответствующих полярностям входного сигнала и находящихся в противофазе относительно друг друга. Эти потоки объединенные элементом ИЛИ 2 записывают- 5 ся в и-разрядный регистр сдвига 3 и продвигаются с тактовой частотой сигнала.

При записи в и-разрядный регистр сдвига 3 комбинации 1000V или 1ВОО V O они дешифрируются дешифратором 4, настроенным на комбинацию 1ХОО Ч.

При наличии импульсов чередующихся полярностей, поступающих с блока разделения полярностей 1, триггер 8 коммутирует поочередно элементы И 9 и 10 задними фронтами поступающих импульсов, и на выход элементов И импульсы не поступают.

При наличии двух импульсов одной полярности, второй и последующие импульсы пойдут через элементы И 9 и 10, регистрируя нарушения биполярности. Импульсы нарушения биполярности поступают на вход определителя чередования нарушения полярностей сиг- 25 нала 6, на выходе которого появляются импульсы, если полярности импульсов нарушений чередуются и, естественно, при наличии. нарушения биполярности, регистрируемых анализатором чере- IO дования полярностей сигнала 5.

Так импульс по отрицательному входу перебрасывает триггер 11, открывая . элемент И 12, а импульс, приходящий по положительному входу, перебрасы- 35 вает триггер 11 в другое состояние, открывая элемент И 13. с Таким образом при наличии чередующихся импульсов нарушения биполярности на выходе элементов И,12 и 13 име-4р ются импульсы и при наличии комбинации в и-разрядном регистре сдвига 3 соответствующей кодовой вставке на выходе дешифратора 4 формируется импульс, который в элементе задержки 7 задерживается на время, составляющее вместе с задержкой в других элементах один такт и при продвижении цифрового потока в и-разрядном регистре сдвига

3 на один такт вставка будет удалена путем установки на ноль соответствующих разрядов и-разрядного регистра сдвига 3.

Технико-экономический эффект предлагаемого устройства состоит в повышении точности преобразования кода при уменьшении вероятности ошибок преобразования при одновременном его упрощении.

Преобразователь кода, содержащий блок разделения полярностей, выходы которого подключены к входам анализа-.. тора чередования полярностей сигнала, элемент ИЛИ, элемент задержки, и-разрядный регистр сдвига, выходы (и-1) разрядов которого подключены к входам дешифратора, отличающийся тем, что, с целью повышения точности преобразования, введен определитель. чередования нарушения полярностей сиг! нйла, при этом выходы блока разделения полярностей через элемент ИЛИ подключен к входу и-разрядного регистра сдвига, выходы анализатора чередования полярностей сигнала через определитель чередования нарушений полярностей сигнала подключен .к соот-, ветствующему входу дешифратора, выход которого через элемент задержки подключен к входам "Установка нуля" соответствующих разрядов и-разрядного регистра сдвига.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 705693, кл. H 04 L 1/10, 1979,(прототип).

Преобразователь кода Преобразователь кода 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)

Изобретение относится к системе кодирования и декодирования видеоинформации с осуществлением сжатия и записи цифровых видеоданных путем сжатия последовательности битов из множества непрерывных элементов изображения в соответствии с новой схемой сжатия по длине прогона
Наверх