Генерация тестирующих входных данных, например, тестовые векторы, образцы или последовательности (G06F11/263)
G06F11/263 Генерация тестирующих входных данных, например, тестовые векторы, образцы или последовательности(25)
Изобретение относится к способу тестирования магистрального последовательного интерфейса на основе внесения ошибок синхросигналов. Технический результат заключается в расширении функциональных возможностей тестирования за счет возможности взаимодействия с тестируемыми устройствами, использующими повышенные уровни напряжения.
Изобретение относится к тестированию последовательных интерфейсов. Технический результат заключается в ускорении процесса тестирования и повышении его функциональности за счет обеспечения возможности обнаружения нового типа ошибок.
Изобретение относится к области вычислительной техники для выявления проблем функционирования сервисов в сети передачи данных, содержащей виртуальные машины. Технический результат настоящего изобретения заключается в осуществлении более быстрой и точной диагностики неисправностей и ограниченной работоспособности сервисов в сети передачи данных, использующей сервисы безопасности для виртуальных машин.
Изобретение относится к решениям для устранения проблем функционирования сервисов обработки данных в сети передачи данных, содержащей виртуальные машины. Технический результат настоящего изобретения заключается в повышении точности произведения диагностики неисправностей и ограниченной работоспособности сервисов в сети передачи данных, использующей сервисы безопасности для виртуальных машин.
Изобретение относится к вычислительной технике. Технический результат заключается в повышении вероятности обнаружения программных закладок при сертификации ПО по требованиям безопасности.
Изобретение относится к тестовым генераторам. Технический результат заключается в обеспечении возможности тестирования тестового приемника для подтверждения того, что тестовый приемник распознает типы ошибок.
Изобретение относится к области электротехники. Техническим результатом изобретения является создание системы маркировки и тестирования USB-устройств.
Изобретение относится к тестированию программного обеспечения. Техническим результатом заявляемого изобретения является повышение быстродействия и качества генерации тестов.
Изобретение относится к проверке полезной нагрузки спутника и заключается в сокращении времени проверки нагрузки. Система проверки полезной нагрузки включает блок для встроенной проверки, выполненный в спутнике, причем блок для встроенной проверки содержит вход блока для встроенной проверки и выход блока для встроенной проверки, и блок полезной нагрузки, выполненный в спутнике, причем блок полезной нагрузки содержит вход блока полезной нагрузки, соединенный с возможностью осуществления связи с выходом блока для встроенной проверки, и выход блока полезной нагрузки, соединенный с возможностью осуществления связи с входом блока для встроенной проверки, при этом блок для встроенной проверки выполнен с возможностью передачи цифрового проверочного сигнала с выхода блока для встроенной проверки на вход блока полезной нагрузки и приема цифрового выходного сигнала на входе блока для встроенной проверки с выхода блока полезной нагрузки.
Изобретение относится к области испытания и контроля элементов систем управления, контроля параметров устройств, осуществляющих линейные преобразования сигналов, а также к генерации тестирующих входных данных.
Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера. .
Изобретение относится к вычислительной технике и может быть использоваться в системах тестового диагностирования дискретных объектов. .
Изобретение относится к вычислительной технике может быть использовано при контроле сложных цифровых узлов при их изготовлении или эксплуатации и является усовершенствованием изобретения по авторскому свидетельству N 1304027.
Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля электрических /статических и динамических/ параметров и функционирования цифровых логических БИС, в частности схем с эмиттерно-связанной логикой.
Изобретение относится к области контрольно-измерительной техники и может быть использовано при регулировке, контроле и диагностике неисправностей цифровых блоков на интегральных схемах. .
Изобретение относится к цифровой вычислительной технике и может использоваться для генерации тестовых воздействий при контроле дискретных объектов, для построения синхронных счетчиков и делителей частоты.
Изобретение относится к вычислительной технике и может быть использовано для имитации информационных посылок в процессе настройки, контроля и диагностирования неисправностей цифровых устройств. .
Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля и диагностики многоразрядных цифровых узлов радиоэлектронной аппаратуры. .
Изобретение относится к вычислительной технике и может быть использовано для локализации неисправное™ тей в цифровых схемах. .
Изобретение относится к вычислительной технике, в частности к средствам контроля цифровых объектов. .
Изобретение относится к технике построения линейньпс в поле вычетов по модулю два цифровых фильтров и может быть использовано в дискретных динамических системах автоматического регулирования, управления, фильтрации, кодирования и декодирования информации, работа которых описывается системой линейных разностных уравнений.
Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля дифровых узлов и Микросхем. .