Регистр сдвига единичного кода

 

(72) Автор изобретения

В. Е. Крехов (7l) Заявитель (54) РЕГИСТР СДВИГА ЕДИНИЧНОГО КОДА

Изобретение относится к автоматике и вычислительной технике и может быть использовано для реализации технических средств в этих областях.

Известен регистр сдвига единичного кода, содержащий входную шину, триггер, два элемента И и разряды, каждый из которых содержит элемент НЕ и элемент И-ИЛИ-НЕ или три элемента И-НЕ fl) .

Недостатком известного устройства является его относительная сложность и возможность появления сбоев.

Известен регистр сдвига единичного кода, содержащий входную шину, шину сброса и и разрядов, каждый из которых содержит три элемента И-НЕ, в каждом разряде первый вход и выход первого элемента И-НЕ соединены соответственно с входной шиной и с первым входом второго элемента И-НЕ второй вход и выход которого соединены соответственно с выходом и с первым входом третьего элемента

И-НЕ, второй вход которого соединен с шиной сброса, второй вход первого элемента И-НЕ каждого разряда, кроме первого, соединен с выходом второго элемен1а И.-НЕ предыдущего разряда, второй вход первого элемента

И-НЕ первого разряда соединен с шиной потенциала логической единицы.

Для правильной работы известного устройства необходимо формировать достаточно короткий импульс аапус-. ка, длительность которого должна быть меньше двух tg, где t - за15 держка распространения сигнала в одном элементе (21 .

Недостатком известного устройства являются, во-первых, критич- . ность к длительности импульса запуска, и, во-вторых, низкая помехозащищенность, обусловленная возможностью сбоев в работе счетчика (чередование единичных и нулевых состоя3 10031 ний), что уменьшает функциональную надежность.

0ель изобретения - повышение надежности.

Для достижения поставленной цели в регистре сдвига единичного кода, содержащем входную шину, шину сброса и и разрядов, каждый из которых содержит три элемента И-НЕ, в каждом разряде первый вход и выход перво- 1р го элемента И-НЕ соединены соответственно с входной шиной и с первым входом второго элемента И-IIE второй вход и выход которого соединены соответственно с выходом и с первым входом третьего элемента И-НЕ, второй вход которого соединен с шиной сброса, второй вход первого элемента

И-НЕ каждого разряда, кроме первого соединен с выходом второго элемента И-НЕ предыдущего разряда, второй вход первого элемента И-HE первого разряда соединен с шиной потенциала логической единицы, в каждом разряде вто" рой вход первого элемента И-HE соединен, с третьим входом третьего элемента И-НЕ, выход которого соединен с третьим входом первого элемента И-НЕ, выход которого соединен с четвертым входом первого элемента И-HE поr.—

ЗО ледующего разряда.

На чертеже приведена схема предлагаемого регистра.

Регистр содержит элементы 1-9 И-HE входную шину 10, шину 11 сброса и шину 12 потенциала логической единицы.

Входная шина 10 соединена с первыми входами элементов 1, 4, 7 И-НЕ, выходы которых соединены с первыми входами соответственно элементов 2, 5, 8 И-НЕ, выходы которых соединены соответственно с первыми входами элементов 3, б, 9 И-НЕ выходы кото-рых соединены соответственно с вторыми входами элементов 2, 5, 8 И-НЕ и соединены соответственно с вторымп входами элементов 1, 4, 7 И-НЕ, третьи входы которых соединены соответственно с шиной 12, с выходами элементов 2, 5 И-НЕ и соединены соответственно с вторыми входами элементов 3, 6, Я И-НЕ, третьи входы которых соединены с шиной 11 сброса, выходы элементов 2, 5 И-НЕ соепинены соответственно с четвертыми входами элементов 4, 7 И-НЕ.

Элементы 2. 3 И-НЕ, 5, б И-НЕ и

8, 9 К-НЕ составляют РВ-триггеры, вм46 4 ходы элементов 2,5,8 И-HE являются пря. мыми выходами триггеров,а выходы элементов 3, 6, 9 И-НЕ являются инверсными выходами триггеров.

Устройство работает следующим образом.

При подаче отрицательного импульса по шине 11 на выходах элементов

2, 5, 8 И-НЕ появляется отрицательный потенциал, а на выходах элементов 3, 6, 9 И-HE - положительный, т.е. RS-триггеры устанавливаются в нулевое состояние.

Нулевой сигнал с прямого выхода каждого R5-триггера подтверждает нулевое состояние последующего RR-триггера, так> например, нулевой сигнал с выхода элемента 2И-HE подтверждает нулевое состояние триггера на элементах 5, 6 И-НЕ, нулевой сигнал с прямого выхода которого подтверждает нулевое состояние триггера на элементах 8, 9 И-НЕ.

При поступлении короткого положительного импульса пп шине 10 тоиггег на элементах 2, 3.И-HE переходит в единичное состояние. При поступлении второго короткого импульса по ши. не 10 переходит в единичное состояние триггер на элементах 5, 6 И-HE.

При поступлении третьего короткого положительного импульса по шине 10 в единичное состояние переходит триггер на элементах 8, 9 И-НЕ и т.д.

Для правильной работы предлагаемогб устройства импульсы, поступающие по шине 10, должны им ть длительность от двух до четырех t .

Для работы устройства от входных импульсов, имеющих длительность большую, чем четыре 1 достаточно входные импульсы разделить на четную и нечетную серии, которые подаются соответственно на четные и нечетные разряды, при этом связи с выходов элементов 1, 4. И-НЕ на четвертые входы соответственно элементов 4, 7 И-НЕ возможно исключить.

В предлагаемом устройстве помехоустойчивость повышена за счет того, что нулевой потенциал на прямом выходе каждого триггера подтверждает нулевое состояние последующего триггера.

Формула изобретения

Регистр сдвига единичного кода, содержащий входную шину, шину сброса

Составитель Ранов

Редактор П. Макаревич Техред T.Ôàíòà Корректор М.Демчик

Заказ 1569/36 Тираж 592 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

5 10031 и A разрядов, каждый из которых со-, держит три элемента И-НЕтпричем в каждом разряде первый вход и выход первого элемента И-НЕ соединены соответственно с входной шиной и с

S первым входом второго элемента И-Hf второй вход и выход которого соединены соответственно с выходом и с первым входом третьего элемента И-НЕ> второй вход которого соединен с шиной ф сброса, второй вход первого элемента

И-НЕ каждого разряда, кроме nepeoro, ;рединен с выходом второго элемента

И"НЕ предыдущего разряда, второй вход первого элемента И-НЕ пер- 1ю вого разряда соединен с шиной потенциала логической единицы, 46 6 отличающийся тем, что, с целью повышения надежности, в каждом разряде второй вход первого эле" мента И-НЕ соединен с третьим входом третьего элемента И-НЕ, выход которого соединен с третьим входом первого элемента И-НЕ, выход которого соединен с четвертым входом первого элемента И-НЕ последующего разряда.

ИстОчники инФОрмацииq принятые во внимание при экспергизе

1. Авторское свидетельство СССР и 743036, кл. G 11 С 19/00, 1979.

2. Горн Л.С. и др. Узлы радиометрической аппаратуры на интегральных схемах. M., Атомиздат 1973, с. 124-126, рис. 3-8а (прототип .

Регистр сдвига единичного кода Регистр сдвига единичного кода Регистр сдвига единичного кода 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх