Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическик

Республик (ilail 005151 (61) Дополнительное к авт. свид-ву Р. 884163 (22) Заявлено 260881 (21) 3329727/18-24 с присоединением заявки М (23) Приоритет

Опубликовано 15.03.83. Бюллетень !4о 10

«» e. Ka.

С 08. С 25/00

Н 04 Ь 1/10

Н 03 К 13/32

Государственный комитет

СССР по делам изобретеНий и открытий

«3) УДК 621, 398 (088.8) Дата опубликования описамия 150383

A.K. Грешневиков, В.И. Ключко, С.В. Кузнецов";"

О.Н. Малофей и 10.И. Николаев

1, -..

Ы ;;- . ч, . .

4 1 (72) Авторы изобретения (7! ) Заявитель (54) УСТРОЙСТВО ДЛЯ АДАПТИВНОГО МАЖОРИТАРНОГО

ДЕКОДИРОВАНИЯ ТЕЛЕМЕХАНИЧЕСКИХ

ДУБЛИРОВАННЫХ СИГНАЛОВ

Изобретение относится к телемеханике и вычислительной технике и может быть использовано в адаптивных системах передачи и обработки дискретной информации для коррекции ошибок при многократном дублировании сообщений.

По основному авт. св. Р 884163 известно устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов, содержащее регистр сдвига, элементы

И, решающий блок и последовательно соединенные ключ и счетчик, выходы которого подключены к парньм входам элементов И, объединенные вторые входы которых подключены к сбросовому входу ключа, к управляющему вхо ду которого подключен выход решающего блока, при этом выходы регистров сдвига подключены ко входам решающего блока и установочным входам счетчика, а выходы элементов соответственно подключены ко входам регистров сдвига и дополнительным входам решаюшего блока (1).

Решающий блок выполнен. в виде трех каналов, каждый из которых состоит из последовательных переключателя, элемента И, элемента ИЛИ и ключа, причем выход ключа каждого из каналов подключен ко входам дополнительного элемента ИЛИ, при этом во второй *анал введен дополнительный элемент И, включенный между выходом элемента И и вторым входом элемента ИЛИ, второй вход дополнительного элемента И объединен с первым входом элемента И первого канала и вторым входом элемента И третьего канала, второй вход элемента

И первого канала объединен с первым входом элемента И второго канала и через четвертый ключ подсоединен к четвертому входу дополнительного элемента ИЛИ, к пятому входу которого через пятый ключ подключен второй вход элемента ИЛИ второго канала, выход которого подключен к второму входу элемента ИЛИ третьего канала, первый вход которого подключен к второму входу элемента

ИЛИ первого канала, третий вход которого подключен к второму входу элемента И второго канала и через шестой ключ - к шестому. входу дополнительного элемента ИЛИ.

Однако известное устройство характеризуется недостаточной помехоустойчивостью, заключающейся в том, 1005151 что, подвергая мажоритарной обработке (2m- 1), где m = 2, 3, 4; 5, 6, 7 повторений, не анализируется информация о форме сигнала и процедуры демодуляции и декодирования оказываются между собой не связанными.

В результате увеличиваются потери информации и уменьшается вероятность правильного приема.

Целью изобретения является повышение помехоустойчивости устройст- 10 ва.

Пост авленная цель достигается тем, что в устройство для адаптивного мажоритарного декодирования телемеханических дублированных сиг- 15 налов введены опознаватель символов и блок исправления ошибок, первый вход которого соединен с первым информационным входом устройства, вход опознавателя символов соединен с вторым информационным входом устройства, выход — с BTopEilM âõîäîì блока исправления ошибок, третий вход и выход которого соединены соответственно с управляющим входом устройства и информационным входом ключа, четвертый, пятый и шестой входы блока исправления ошибок под ключены к выходам соответствующих регистров сдвига, блок исправления ошибок выполнен на переключателе, сумматорах, группах элементов И, элемеитах ИЛИ, И, ИЛИ-HE и ЗАПРЕТ, первый выход переключателя соединен с первым входом первого элемента

ИЛИ, второй выход — с объединенны ми первыми входами сумматоров, выход первого сумматора соединен с первым входом первого элемента И, выход которого соединен с вторым входом второго сумматора, выход вто- 40 рого сумматора соединен с вторым входом первого элемента ИЛИ, выход которого соединен с первым входом первого элемента ЗАПРЕТ, выходы элементов И первой группы соединены с первыми входами соответствующих элементов И второй группы, кроме последнего, выходы всех элементов

И второй группы соединены с соответствующими входами второго элемен- 5у» та ИЛИ, выход элемента ИЛИ-НЕ соединен с первым входом второго элемента И, выход которого соединен с первым входом последнего элемента И второй группы, выход которого соединен с первым входом второго элемента ЗАПРЕТ, выход второго элемента ИЛИ соединен с объединенными вторыми входами элементов ЗАПРЕТ, выходы которых через третий элемент

ИЛИ соединены с выходом логического блоКа, первый вход переключателя, объединенные вторые входы первого и второго элементов И и первые входы элементов И первой группы соединены соответственно с первым и 65 вторым входами логического блока, второй вход переключателя и объединенные вторые входы элементов И второй группы соединены с третьим входом исправления ошибок, второй вход первого сумматора и объединенные вторые входы четырех элементов

И второй группы и первый вход элемента ИЛИ-НЕ соединены с четвертым входом блока исправления ошибок, второй вход первого элемента И пер-, вой группы, третьи входы второго и пятого элементов И первой группы и второй вход элемента ИЛИ-НЕ объединены и подключены к пятому входу блока исправления ошибок, второй вход третьего элемента И первой группы, третьи входы элемента ИЛИ-НЕ и четвертого элемента И первой группы объединены и подключены к шестому входу блока исправления ошибок.

Этим достигается возможность использования сигнала стираний, отмечающего ненадежные элементы принимаемой кодовой комбинации. Упомянутый сигнал совместно с принимаемы-. ми наиболее надежными элементами, которым соответствует максимальный код числа единиц (или нулевой код) в одноименных элементах N повторений, где N = 2,3,4,5,6, осуществляет коррекцию соответствующего элемента очередного повторения, что снижает-потери информации и увеличивает помехоустойчивость приема.

На фиг. 1 представлена блок-схема устройства; на фиг ° 2 — функцио- нальная схема решающего блока; на фиг. 3 — блок исправления ошибок.

Устройство содержит (фиг. 1) ключ 1, счетчик 2, элементы И 3-5, регистры сдвига 6, опознаватель 7 символов решающий блок 8, блок 9 исправления ошибок, входы 10-16 и выход 17 решающего блока. Решающий блок 8 (фиг. 2) содержит переключатели 18-20, логические элементй И 21-24, элементы ИЛИ 25-27, ключи 28-33 и элементы ИЛИ 34.

Блок 9 содержит (фиг. 3) переключатель 35, элементы И 36-40 первой группы, элемент ИЛИ-НЕ 41, первый сумматор 42, элементы И 43, 44, элементы И 45-50 второй группы, второй сумматор 51, элементы ИЛИ 52, 53, элементы ЗАПРЕТ 54, 55 и элемент

ИЛИ 56.

Ключ 1 предназначен для ввода информации в счетчик 2. Счетчик 2 содержит три двоичных разряда 2, 22, 2 и предназначен для подсчета числа (V) принятых "1" для одноименных разрядов принимаемых повторений.

Элементы И 3-5 предназначены для считывания разрядов счетчика 2, а результат считывания записывается в одноименные разряды регистров б 1, бд, 63 сдвига, задерживается в ре1005151

1"1

2 0

0О1

О 0

О

О

О

1 О

4 О

О

О 1

5 О

О

0 О

0

0 1

1 б О

О 0

:гистрах на время приема одного пов- ,торения сообщения и затем с выходов регистров подается на установочные входы счетчика 2. Принимаемый одноименный элемент очередного повторения.определяет очередное состояние счетчика 2.

Решающий блок 8 после приема (2m -1), где m = 2,3,...7, одноименных элементов по состоянию разрядов счетчика 2 принимает решение о приеме "О" .или "1". Если Vcm, то формируется "О", а если V>jIll, то формируется "1". Переключатели 18-20 в ис-. ходном состоянии подключают решаю- . щую схему блока 8 ко входам, а при ,подаче управляющего синхросигналак выходам регистров б., 6, 6> сдвига. Результат мажоритарной обработки .после приема трех повторений определяется только состоянием второго раз QQ ряда. 22 счетчика 2 и соответственно состоянием разрядов регистра 6 сдвига, поэтому в его формировании логические элементы блока 8 не участвуют и он непосредственно через ключ 29 25 я элемент ИЛИ.34 выдается на выход.

В табл. 1 приняты следующие обозначения: Х указывает количество принятых повторений сообщения, Х, Х2, ХЗ вЂ” код максимального числа единиц или же нулевой код в одноименных.элементах соответствующего числа повторений, Х -- сигнал "стирания", вырабатываемый, если принятый элемент не моможет быть отождествлен ни с "1" ни с "О", у;(где 1 = 3,4,5,6,7) - сигналуправленйя, действующий на время следования третьего-седьмого повторений соответственно, У вЂ” выходной сигнал блока 9. 65

Б формировании и выдаче результата

Мажоритарной обработки по критерию

"три из пяти" участвуют элементы И 21, ИЛИ 25, ключ 28 и элемент ИЛИ 34, по критерию "четыре из семи" - ключ 33. и элемент ИЛИ 34, по.критерию "пять из девяти" — элементы И 22-24, ИЛИ

26, 27, ключ 32 и элемент ИЛИ 34, по критерию "шесть из одиннадцати" эдементы И 22, 24, ИЛИ 27, ключ 30 и элемент ИЛИ 34 по критерию "семь из тридцати" — элемент И 22, 24, ключ

31 и элемент ИЛИ.З4...ч

Блок 9 исправления ошибок выпол няет следующие функции: при приеме первого и второго повторений блок производит поэлементное их сравнение, учитывая сигнал стирания для соответ-! ствующего элемента второго повторе,;ния, указывающий на искажение данного элемента, затем искаженный элемент инвертируется, при приеме третьего, четвертого, пятого, шестого, седьмого повторения работа блока может быть задана .соответствующим образом, представленным в табл. 1.

Таблица 1

Опознаватель 7 символов предназначен для анализа каждого принимаемого элемента кодовой комбинации и вырабатывания сигнала "стирания" (х„) в том случае, если принятый элемент не может быть отождествлен ни с "1", ни с "0".

Устройство работает следующим .образом.

Исходное состояние счетчика 2 и регистров 6, 62, 63 сдвцпа - нулевое, ключ 1 открыт. Первое повторе», ние поступает на вход блока 9, где через переключатель 35.по первому от1005151

10

55 бО

65 крытому выходу и элементы ИЛИ 53, ЗАПРЕТ 54,.ИЛИ 56 выдается на выход блока. С выхода блока 9 элементы пер ного повторения через открытый ключ

1 поступают на вход счетчика 2. Если принимаемый элемент — "1", то в первый разряд 21 счетчика 2 записывается "1" ° Синхроимпульс СИ 1 на элементе 3 считывает и записывает

"1" в регистр б сдвига, а СИ 2 устанавливает счетчик 2 в состояние

"0", подготавливая к приему очередного элемента. Синхроимпульс СИ 3 обеспечивает сдвиг "1" из первого разряда во второй регистр 62 сдвига.

При приеме "0" элемента состояние счетчика 2 не меняется, а в регистр .б записывается "0" (имеет место толь ко сдниг информации)..Таким образом, по окончании приема первого повторения оно оказывается записанным в регистр сдвига 61 ° Состояние регистров 62 и 63 - нулевое. Синхроимпульс СИ 3 сдвигает информацию в регистре б на один разряд и первый элемент первого повторения с выхода регистра 6 поступает одновременно на установочный вход первого разряда 2 счетчика 2 и на вход блока 9 исправления стираний, Если этот элемент "1", то первый разряд счетчика 2 устанавливается в это жа состояние. Первый элемент второго повторения через переключатель 35 по второму (открытому на время следования элементов второго повторения сигналом управления г ) выходу поступает на вход сумматора

42, на второй нход которого поступает элемент первого повторения по четвертому входу блока исправления стираний. На сумматоре 42 по модулю два происходит поразрядное сравнение обоих элементов. ЧФзультат сравнения поступает на один из входов элемента И 44, на другой вход выдается сигнал стирания, если опозыаватель 7 символов определил, что данный элемент ненадежен и выдал сигнал на второй вход блока 9. Инвертирование элемента второго повторения на сумматоре 51 будет происходить в случае, когда на обоих входах элемента И 44 одновременно появляет- ся сигнал несовпадения двух повторений, формируемый. сумматором 42, и сигнал стирания, выявленный детектором качества. Результат обработки с выхода сумматора 51 через элементы ИЛИ 53, ЗАПРЕТ 54, ИЛИ 56 поступает на счетчик..Если результат обработки первого элемента второго повторения также "1", то состояние счетчика 2 изменяется - цервый разряд устанавливается в "0", а второй разряд » в "1". Действующий вслед .за этим СИ 1 считывает состояние

45 счетчика 2 и при этом в первый разряд регистра 6 записывается "0", а в первый разряд регистра б. — "1".

Далее СИ 2 сбрасывает счетчик 2 в

"0", а СИ 3 сдвигает, информацию в регистрах на один разряд и устанавливает счетчик 2 в состояние, соответствующее второму элементу первоro повторения. Далее на вход 10 поступает второй элемент второго повторения, где сравнивается с одноимен— ным элементом первого повторения, аналогично изложенному. Результат сравнения поступает на вход счетчика 2 и переводит счетчик 2 в соответствующее состояние, которое считывается СИ 1 и записывается в регистры 61 и 62, после чего СИ 2 сбрасывает счетчик 2 в "0", а СИ 3 сдвигает информацию в регистрах 61, 6> и подготавливает счетчик 2 (установкой его в соответствующее состояние) к приему очередного элемента из. канала снязи и т.д. С началом приема третьего повторения закрывается выход 2 переключателя 35 и открывается выход 1. Код числа единиц, считываемый с выхода регистров

6, 6, кроме устанонки счетчика 2 в соответствующее состояние, поступает на входы блока 9. В .случае, если упомянутый код имеет максимальное значение 01 (что аналогично наличию двух "1" в одноименных элементах двух повторений) и присутствует сигнал стирания, соответствующий одноименному ненадежному элементу третьего повторения, то зти условия вызывают срабатывание элемента И 36, с выхода которого единичный сигнал поступает на один из входов элемента И 45. На второй вход элемента

И 45 подается управляющий сигнал у открывающий ее на время следования элементов третьего повторения, что приводит к появлению сигнала на ее выходе, откуда через элемент ИЛИ 52 единичный сигнал запрещает прохождение ненадежного элемента третьего повторения через элемент ЗАПРЕТ 54 на выход устройства и в то же время через элемент ЗАПРЕТ 55 и элемент

ИЛИ 56 этот сигнал поступает на вход счетчика, увеличивая код числа единиц с величины 01 до величины 11.

В том случае, когда с выхода регистров 6, 6, 6> сдвига снимается нулевой код 00@ срабатывает элемент

ИЛИ-НЕ 41, сигнал с выхода которого поступает через открытый, если есть сигнал стирание, элемент 43, на первый вход элемента И 50, на второй вход которого поступают управляющие сигналы у, где i = 3,4,5,6,7, открывающи з его на время следования третьего-седьмого повторения. Сигнал с выхода элемента И 50 через

ИЛИ 52 подается одновременно на ин1005151

10 формационный вход элемента ЗАПРЕТ

55 и на запрещающий вход элемента

ЗАПРЕТ 54, препятствуя прохождению соответствующего элемента i-го повторения на выход блока 9, в то же время наличие сигнала на .запрещающем входе элемента 55 препятствует прохождению сигнала с выхода элемента ИЛИ 52 через элемент ЗАПРЕТ 55 на выход блока 9, вследствие чего состояние разрядов счетчика 2 не меняется, оставаясь нулевым. При приеме каждого элемента третьего повторения состояние первого и второго разрядов счетчика 2 может оказаться в одном-из следующих состояний

00, 10, 01 и 11. Синхросигнал II соответствующий окончанию приема второго повторения и необходимому качеству канала связи, открывает ключ

29 решающего блока 8. Информационная "1" формируется и выдается на выход устройства для состояний 01 и

11 счетчика 2 (две или три единицы иэ трех возможных). Информационный

"0" формируется и выдается на выход устройства для состояний 00 и ХО счетчика 2 -(три или два нуля из трех возможных). Если результат мажоритарной обработки "два из трех" необходимо выдать повторно, то на вход

16 решающего блока 8 подается синхросигнал III который поступает на управляющие входы переключателей

18, 19, 20 и на управляющий вход ключа 29. Переключатели 18, 19 и 20 подключают решающую схему блока 8 на выход регистров б, 6.2 и 6, а ключ 29 открывается. Содержимое регистров 6 и 6 ъ поступает в.решающий блок 8, где формируется мажоритарный результат, выдаваемый (повторно) через ключ 29 на выход устройства.

Таблица 2

Рб Р7 Р8

Число "1".

2О 2

0

При приеме пятого повторения в блоке 9 по коду максимального числа

4Q единиц четырех повторений и при.наличии сигнала стирания срабатывают ,элементы И 38, 47, формируя сигнал "1" увеличивающий значение разрядов счетчика 2 до величины 101. При необходимости выдачи результата мажоритарной обработки "три иэ пяти" синхросигнал IV открывает ключ 28 и с поступлением очередных элементов пятого повторения обновляется состояние счетчика 2, результат считы вается и запоминается в регистрах

6, 6, 63 и одновременно проходит в рещающий блок 8. Для состояний

110, 001 и 101 формируется "1", а для состояний 000, 100 и -010 -. "0".

Результат через ключ 28 выдается на выход устройства. Повторная выдача производится при подаче синхросигнала Ч, который подключает. решающую схему блока 8 к выходу регистров 6, 60 б, 63 и открывает ключ 28. Заполненный в регистрах 64Р 62. 63 двоичный код, соответствующий числу принятых "1" для каждого разряда сообщений, аналогично рассмотренному, вы65 дается в рещающий блок 8, где формиЕсли состояние канала связи на момент окончания приема II u III повторений таково, что результат мажоритарной обработки не будет удовлетворять требованию по верности ин- формации, то синхросигналы II ц ПЕ не формируются и результат мажоритарной обработки на выход устройства не выдается. Продолжается прием четвертого повторения,. которое обновляет содержимое регистров сдвига б, 6 g и 63. Так, например, если для j-го элемента сообщения после приема трех повторений было зафиксировано состояние 11 (принята "1" во всех трех повторениях), то при поступлении "1" и в четвертом повторении., беэ сигнала стирания, она, проходя через переключатель 35, элемент ИЛИ 53, элемент ЗАПРЕТ 54 и элемент ИЛИ .56 блока 9, переведет счетчик 2 в состояние 001, и в регистры сдвига 6 и 6 при считывании информации СИ1 запишется "0", а в регистр 6> — "1".

В случае, когда в четвертом повторении в j-ом разряде следует "О" и присутствует сигнал стирания, то срабатывают элементы И 37, 46 и ИЛИ

52, сигнал с выхода которого запрещает прохождение информационного "0" через элемент ЗАПРЕТ 54, в то же время, проходя через элемент ЗАПРЕТ

55, ИЛИ 56 на выход блока 9, изменяет аналогично изложенному состояние счетчика 2. После окончания приема

IV повторения состояние регистров сдвига б, 62 и 63 будет характеризовать (в двоичном коде) число при, нятых "1" для каждого разряда сообщения (табл. 2).

1005151

Формула изобретения

1. Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов по авт. св..Р 884163, о т л и ч а ю щ ее с я тем, что, с целью повышения помехоустойчивости устройства, в него введены.опознаватель символов и блок исправления ошибок, первый вход которого соединен с первым информационным входом устройства, вход опознавателя символов соединен с вторы ; информационным входом. устройства, выход — с вторым входом блока исправления ошибок, третий вход и выход которого соединены соответственно с управляющим входом устройства и информационным входом ключа, четвертый, руется и выдается (повторно) на выход устройства результат мажоритарной обработки "три из пяти".

Если на данном этапе результат мажоритарной обработки не должен выдаваться, то синхросигналы IV u V не формируются и продолжается прием шестого повторения. В блоке 9, при наличии кода максимального числа единиц в пяти повторениях (101) и сигнала стирания, срабатывают элементы 10

И 39, 48, сигнал с выхода которых, проходя на выход блока 9, увеличивает содержимое разрядов счетчика на единицу, делая код равным (110) . При приеме седьмого повторения в блоке 9 срабатывают элементы И 40, 49, если есть условие максимального кода числа единиц в одноименных разрядах шести повторений и присутствует сигнал стирания. Сигнал на выходе блока 8 в этом случае формирует в счетчике 2 код 111. Так как максимальная емкость счетчика 2 V:ù „= 7 (состояние разрядов III), то не будет иметь место эффект исправления стираний при дальнейшем приеме очередного повторения, но продолжается работа схемы мажоритарной обработки принимаемых повторений. Результат мажоритарной обработки по критерию

"четыре из семи" полностью определяется состоянием третьего разряда

2 счетчика 2 после приема соответствующего элемента седьмого повторения, а, следовательно — содержимым регистра сдвига 6 . Поэтому этот результат снимается или с выхода разряда 23 счетчика 2, через элемент И 5, переключатель 20 и ключ

33 на выход устройства (при действии синхросигнала VI) или с выхо- 40 да регистра 9, через переключатель

20, ключ 33 на выход устройства (при действии синхросигнала VII).

Аналогично происходит прием и обработка по критерию "пять из де- 45 вяти", "шесть из одиннадцати",и "семь из тридцати". В этом случае действуют соответствующие синхросигналы и элементы решающей схемы блока 9 и соответственно открываются ключ 32, 30 и 31. Отличие состоит :в том, что при приеме числа "1" V > V (Ч, „=7), состояние счетчика 2 не должно меняться. Это достигается подачей СИЗ на управляющие входы переключателей 18, 19, 20.

При этом на время считывания информации с регистров 6, 62, 6> решающий блок 8 подключается к выходам последних. Если считывается состояние 111, то появляется сигнал на вы- 6О ходе 16 (срабатывают элементы 22 и

25) блока 8, который закрывает ключ

1 исключая возможный прием "1" очеР

1 редного повторения. Состояние. счетчика 2 (III) не меняется и вновь пе 65 резаписывается в регистры 61 62 и

6, При считывании СИ1 одновременно открывает ключ 1, подготавливая к приему очередного сообщения.

Предлагаемое устройство обладает более высокой технико-экономической эффективностью, чем известное, так как выполняет операции мажоритарной обработки для любых кодов с (Zm- 1) повторением, где m = 2„3,4,5,6,7, а также использует сигнал, учитывающий качество канала связи (сигнал стирания), для коррекции возни кающих однократных ошибок во втором и всех последующих, до седьмого включительно, повторениях сообщения, что позволяет увеличить помехоустойчивость . В известном устройстве вероятность искажения элемента в комбинации, когда мажоритарной обработке подвергается (2m-t) повторений, определяется соотношением

PB(m) "= 2 -1 PO где P — вероятность искажения одно

О го элемента.

В предлагаемом устройстве вероятность искаженного элемента определяется как

Р (в) = С 2 Рогде Р— вероятность трансформации т элемента при отсутствии стирания.

Потери Йнформации оцениваются формулой

P> =- n Рэ тогда щ п1 = 2,щ 1 Ро

m-a

Pn2 = n.C2 -2. Po Рт тогда если Ро = 10, Рт = 10 3, а

-2

m = 4, что соответствует наличию семи повторений, то можно получить

Рп = 35-10 и Рп24п20.10 .

Следовательно потери информации снижаются на три порядка.

1005151 пятый и шестой входы блока исправления ошибок .подключены к выходам соответствующих регистров сдвига.

2. устройство по п. 1, о т л ич а ю щ е е с я тем, что блок исправления сшибок выполнен на.переключателе, сумматорах, группах элементов

И, элементах ИЛИ, И, ИЛИ-HE и ЗАПРЕТ, первый выход переключателя соединен с первым входом первого элемента ИЛИ, второй выход с объединенными первы-10 ми входами сумматоров, выход первого сумматора соединен с первым входом первого элемента И, выход которого соединен с вторым входом. второго сумматора, выход второго сумматора 5 соединен с вторым входом первого элеМ мента ИЛИ, выход которого соединен с первым входом первого элемента

ЗАПРЕТ, выходы элементов И первой группы соединены с первыми входами соответствующих элементов И второй группы, кроме последнего, выходы всех элементов И второй группы соединены с соответствующими входами второго элемента.ИЛИ, выход элемента ИЛИ-НЕ соединен с первым входом второго элемента И, выход которого соединен с первым входом последнего элемента .И второй группы, выход которого соединен с первым входом второго элемента ЗАПРЕТ, выход второго. элемента ИЛИ соединен с объеди- ненными вторыми входами элементов

ЗАПРЕТ, выходы которых через третий элемент ИЛИ соединены с выходом логического блока, первый вход переключателя, объединенные вторые входы первого и второго элементов

И и первые входы элементов И первой группы соединены соответственно с первым и вторым входами логического блока, второй вход переключателя и объединенные вторые входы элементов И второй группы соединены с третьим входом блока исправления ошибок, второй вход первого сумматора и объединенные вторые входы четных элементов И второй группы и первый вход элемента ИЛИ-НЕ соединены с четвертым входом блока исправления.ошибок, второй вход первого элемента И первой группы, третьи входы вторего и пятого элементов И первой группы и второй вход элемента ИЛИ-НЕ объединены и подключены к пятому входу блока исправления ошибок, второй вход третьего элемента И первой группы, третьи входы элемента ИЛИ-НЕ четвертого элемента И первой группы объединены и подключены к шестому входу блока исправления ошибок.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

В 884163, кл. Н 04 L 1/10, Н 03 К 13/32, 1978,(прототип).

1005151

1005151

1005151

Составитель Н. Бочарова

Техред E.Õàðèòîí÷èê Корректор N.Øàðoøè

Редактор С. Тимохина г

Заказ 1907/69 Тираж 616 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., щ. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов Устройство для адаптивного мажоритарного декодирования телемеханических дублированных сигналов 

 

Похожие патенты:
Наверх