Устройство для приема дискретных сигналов

 

ОП ИСАНИЕ(«>919136

ИЗОБРЕТЕН ИЯ

Союз Советских

Социалистических

Республик

К ЛзтОРСК0МЮ СВИДИТЕЛЬСтВЮ (61) Дополнительное к авт. свид-ву (22)Заявлено 18.06.80 (21) 2944008/18-09 с присоединением заявки J% (23)ПриоритетОпублнковано 07.04 ° 82 Бюллетень № 13 S»M. Кл .

Н 04 L 17/30

1Ъаударатнснный каинтет

СССР па делаи нзабретеннй н аткрытнй (53) УДК 621.394. .62(088.8) Дата опубликования описания 07.04.82

Е.А,Гурвиц, Г.А.Целибеев, Е.А.Катырев, А.Ф.Кирьяков и В.Ф.Худов (72) Авторы изобретения (7I) Заявитель (54) УСТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТНЫХ

СИГНАЛОВ

Изобретение относится к электросвязи и может использоваться в устройствах передачи двукратных биимпульсных сигналов по проводным соединительным линиям и узкополосным трактам.

Известно устройство для приема дискретных сигналов, содержащее усилитель-ограничитель, выход которого соединен с первым входом фазового. детектора, второй вход которого соето динен с выходом опорного генератора и с первым входом управляемого делителя, второй вход которого соединен с выходом фазового детектора, третий вход которого соединен с первым выхо15 дом управляемого делителя, с входом делителя и с синхронизирующим входом преобразователя кода jig .

Однако такое устройство обладает ограниченной скоростью приема, Цель изобретения - повышение ско" рости приема.

Указанная цель достигается тем, что в устройство для приема дискретных сигналов, содержащее усилительограничитель, выход которого соединен с первым входом фазового детектора, второй вход которого соединен с выходом опорного генератора и с первым входом управляемого делителя, второй вход которого соединен с выходом фазового детектора, третий вход которого соединен с первым выходом управляемого делителя, с входом делителя и с синхронизирующим входом преобразователя кода, введены регистр, пороговые устройства, счетчики, элементы И и сумматоры, выходы которых соединены с первыми входами соответствующих элементов И, выходы которых через счетчики и пороговые устройства подключены к соответствующим входам преобразователя кода,причем выход усилителя-ограничителя соединен с первыми входами сумматоров, вторые входы которых соединены с соответствующими выходами регистра, первый вход которого соединен со

Формула изобретения

3 91913 вторым выходом управляемого делителя, третий выход которого соединен со вторыми входами элементов И, а выход делителя соединен со вторым входом регистра. 5

На фиг, 1 приведена структурная электрическая схема устройства, на фиг, 2 — временные диаграммы, поясняющие его работу.

Устройство приема дискретнь:х си гналов содержит усилитель-ограничитель 1, сумматоры 2 и 3, элементы И 4 и 5, счетчики 6 и 7, пороговые устройства 8 и 9, преобразователь. 10 кода, опорный генератор 11, фазовый детектор 12, управляемый делитель 13, делитель 14 и регистр 15, Устройство работает следующим образом.

Поступающая на вход усилителяограничителя 1 случайная последова" тельность двукратных биимпульсных сигналов, полученных в передатчике (например, по закону кодирования

00-1100 01-0110," 11-0011, 10-1001), ограничивается по амплитуде и поступает на вход фазового детектора 12, и на входы сумматоров 2 и 3 (фиг,2а)

На второй вход фазового детектора 12

ЗО поступает сигнал с выхода опорного генератора 11, а на третий вхсд серия однополярных си гналов с выхода управляемого делителя 13. Фазовый детектор 12 сравнивает фазы сигналов на первом и третьем входах и при отставании или опережении фазы сигнала на его первом входе относительно фазы сигнала на егo третьем входе на выходе фазового детектора 12 выдается сигнал отставания или опережения на один вход управляемого делителя 13 на другой вход которого подаются сигналы с опорного генератора 111 и осуществляется подстройка сигналов на первом(Гт, втором (k„Г- ) и третьем Ck f ) выходах управляемого делителя 13 в соответствии с сигналами на выходе фазового детектора 12.

Сигнал тактовой частоты f с первого выхода управляемого делителя 13 делится на два (Гт/2) в делителе 14 и поступает на один вход регистра 15, на другой вход которого поступает сигнал k f со второго выхода управ-. ляемого делителя 13. На одном выхо- Ы де регистра 1 образуется сигнал

Гт-/2 -45 (фиг.2б), а на другом

Гт/2+ 450(фиг. 28). Эти сигналы посб 4 тупают на другие входы соответствующих сумматоров 2 и 3, с выходов которых они (фиг. 2 г и д) поступают на первые входы элементов И 4 и 5, на вторые входы которых поступает сигнал к Г„ с третьего выхода управляемого делителя >3. На выходах элементов И 4 и у формируются пачки импульсов частоты k Г (фиг. 2е и ж), поступающие на входы счетчиков б и 7.

При достижении заданного порога по количеству импульсов, подсчитанных в каждом периоде 2Т, где Т вЂ” период следования исходного бинарного сигнала, на выходах пороговых устройств 8 и 9 формируются бинарные сигналы полуканалов (фиг. 2з и и), поступающие на первый и второй входы преобразователя 10 кода. Счетчики 6 и 7 обнуляются по сигналам пороговых устройств 8 и 9 в конце каждого периода 2Т. На синхронизирующий вход преобразователя t0 кода подается частота Гт с первого выхода управляемого делителя 13. На выходе преобразователя 10 кода образуется исходный бинарный сигнал (фиг. 2к) .

Использование предлагаемого устройства для приема двукратных биимпульсных сигналов позволяет обеспечить в два раза большую скорость (за счет сокращения требуемой полосы тракта в два раза), чем известное при передаче биимпульсных сигналов и ту же помехоустойчивость за счет применения синхронного детектирования.

Устройство для приема дискретных сигналов, содержащее усилитель-ограничитель, выход ксторого соединен с первым входом фазового детектора, второй вход которого соединен с выходом опорного .генератора и с первым вхдом управляемогс делителя, второй вход которого соединен с выходом фазового детектора, третий вход которо. го соединен с первым выходом управляемого делителя, с входом делителя и с синхронизирующим входом преобразователя кода, о т л и ч а ю щ е ес я тем, что, с целью повышения скорости призма, введены регистр, пороговые устройства, счетчики, элементы И и сумматоры, выходы которых соединены с первыми Bxopàèê соответствующих элементов И, выходы ко5 91 о ф торых через счетчики и пороговые- устройства подключены к соответствующим входам преобразователя кода, причем выход усилителя-ограничителя соединен с первыми входами сумматоров, вторые входы которых соединены с со". ответствующими выходами регистра, первый вход которого соединен с вторым выходом управляемого делителя, 9136 6 третий выход которого соединен с вто рыми входами элементов И, а выход делителя соединен с вторым входом регистра.

5 Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Ч 543178, кл. Н 04 L 5/02 1972 (прототип). о

919136

Составитель В.Лякишев

Редактор М.Лысогорова Техред Т,Маточка Корректор В.Бутяга

Заказ 2165/42 Тираж 685 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, N-35, Раушская наб,, д. 4/5.

Филиал ППП "Патент", г.ужгород, ул.Проектная, 4

Устройство для приема дискретных сигналов Устройство для приема дискретных сигналов Устройство для приема дискретных сигналов Устройство для приема дискретных сигналов 

 

Похожие патенты:

Изобретение относится к устройству и способу канального кодирования/декодирования для системы связи, а более конкретно к устройству и способу канального кодирования/декодирования для выполнения программно-решаемого итеративного декодирования
Наверх