Устройство для контроля блоков коррекции ошибок в памяти

 

СОЮЗ СООЕТСНИХ

»»»»»

РЕСПУБЛИН

3(5н С 11 С 29/00

ГОСУДАРСТВЕННЬ9 КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИ

Н АВТОРСКОМУ СВИД:ТЕЛЬСТВО

» (61 ) 951407 (21 ) 3342334/18-.24 (22 ) 28. 09. 81 (46) 15.07.83. Бюл. в 26 (72) Н.H. Вариес и A.Ê. Култыгии (53) 681.327.6(088.9) .(56) 1. Авторское свидетельство СССР

В 951407, кл. G 11 С 29/Об, 1982...SU.„10 2 (54 ) (5 У ) УСТРОЙСТВО ДЛЯ ЯЯЩКЩЯ

БЛОКОВ КОРРЕКЦИИ ОВНЯЮК В ШИЯТИ по авт. сз. В 951467, о т л и ч а ющ е е с я тем, что, с целью иовывюния достоверности иентроля в него введена четвертая ажема сравнения, входы хоторой . нодия@О имФИ соответст» . венно к выходам периия о и втор6гО вжфраторов, а выХсщ является эре тьим выходом устройства.

1029230

Изобретение относится к автоматике и вычислительной технике, а именно к запоминающим устройствам и

° системам переработки и хранения информации.

По основному авт. св. Р 951407 известно устройство для контроля блоков коррекции ошибок в памяти, содержащее первый шифратор, выход которого является первым выходом устройства, второй шифратор, вход которого является первым входом устройства, выход второго шифратора подключен к одному входу первой схемы сравнения, второй вход которой является вторым входом устройства, выход первой схема сравнения подключен ко входу дешифратора, вторую схему сравнения блок управления, коммутатор, один информационный вход которого подключен к входу второго шифратора, другой информационный вход— к первому выходу блока управления, выход коммутатора подключен к входу первого шифратора, и третью схему сравнения, первый вход которой подключен к выходу первой схемы сравнения, а выход третьей схемы сравнения является вторым выходом устройства, второй вход третьей схемы сравнения подключен к выходу второй схемы сравнения, входы которой подключены соответственно к выходу первого шифратора и второму выходу дешифратора 11.

Однако коитроль блокОв коррекции ошибок осуществляется только в режиме считывания. Кроме того, неисправности в цепях коррекции ошибок лишь обнаруживаются, но не локализуются.

20

30

50.Целью изобретения является повышение достоверности контроля.

Цель достигается тем, что в устройство введена четвертая схема сравнения, входы которой подклю- 45 чены соответственно к выходам первого и второго шифраторов, а выход является третьим выходом устройства.

Яа чертеже представлена схема устройства.

Устройство содержит блок управления 1, коммутатор 2, шифраторы

3 и 4, схемы сравнения 5 — 8, дешифратор 9.

Устройство работает следующим образом.

В режиме записи на первый вход

10 устройства поступают информационные сигналы, подлежащие записи в накопитель. При этом блок управ- 40 ления g разрешает прохождение ин.формационных сигналов через коммутатор 2 на входы первого шифратора (шифратора записи ), представляющего собой ряд цепочек, состояI щих из сумматоров по модулю 2 и формирующего контрольные разряды, соответствующие определенному корректирующему коду, например коду Хэмминга, с исправлением одной ошибки. Выходные сигналы первого шифратора поступают на первый выход

11 устройства для записи в накопитель . Информационные сигналы поступают также на входы второго шифратора 4 (шифратора считывания) аналогичного первому. Шифратор 4 формирует те .же контрольные разряды, что и шифратор 3. Выходные сигналы обоих шифраторов сравниваются друг с другом схемой сравнения

5. Сигнал на ее выходе 12 указывает на правильную работу обоих шифраторов (при наличии сравнения) или на неисправность одного иэ них (при несравнении) .

В режиме считывания на первый вход 10 устройства поступают информационные, а на второй вход 13 контрольные разряды, считанные из накопителя.

Блок управления 1 разрешает прохождение информационных сигналов через коммутатор 2 на входы первого шифратора 3, одновременно те же сигналы поступают на вход ана.логичного второго шифратора 4. Выходные сигналы обоих шифраторов сравниваются друг с другом схемой сравнения 5. При положительном результате сравнения работа устройства продолжается.

Контрольные разряды, образованные шифратором 4, сравниваются схемой сравнения 6 с контрольными разрядами, считанными иэ накопителя. При отсутствии ошибок в считанной информации сигналы на обоих входах схемы сравнения 6 одинаковы, ее выходные сигналы, представляющие собой синдром, равны нулю. Если же произошла ошибка, то синдром отличен от нуля.

Сигнал синдрома с выхода схемы сравнения 6 поступает на вход дешифратора 9, первый выход которого представляет собой совокупность шин, соответствующих информационным разрядам, второй выход — совокупность шин, соответствующих конт-: рольным разрядам. Сигналы с этих выходов используются для коррекции ошибок в соответствующих разрядах (вне устройства) и, кроме того, для контроля правильности. работы цепей коррекции ошибок. НеобходиMoGTb контроля диктуется тем, что при неправильной работе дешифратора или других блоков коррекции ошибка не только не будет скорректирована, но может быть внесена дополнительная ошибка.

1029230

Составитель A. Дерюгин

Редактор И. Товтнн Техред К.Иыцьо корректор С; Черни, Заказ 4988/49 Тираж 594 - Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

С целью контроля сигналы с первого выхода дешифратора 9 подают. ся на вход ковеюутатора 2. Блок управления 1 пропускает их Мерез коввлутатор 2 на вход первого шифратора 3. Выходные сигналы схемы сравнения 5, начиная с этого момента, не принимаются во внимание (она свою роль уже сыграла в начале цикла ). Выходные сигналы шифратора 3 подаются на один из входов схема сравнения 7, на ее другой вход поступают сигналы со второго выхода дешифратора 9; На выходе схемы сравнения 7 снова формируется синдром, который схемой сраввеник 8 сравнивается с ранее сформированным (схемой сравнения Ь ) синд- ромом. Если сигналы на обоих входах схеьы сравнения 8 совпадают, то это свидетельствует о правнль".. ной работе цепей коррекции ошибок, если не совпадают, то на выходе схемы сравнения 8, который является третьим выходом 14 устройства, формируется сигнал неисправности цепей коррекции. При локализации неисправности шифраторы 3 и 4 можно не рассматривать, так как сигнал об их правильной или неправильной работе- был получен в начале

1О цикла (на выходе схема сравнения 5).

Таким образом, предлагаемое устройство обладает срцественным преимуществом перед прототипом благодаря тому, что обеспечивает конт15 роль правильности работы цепей коррекции авмбок шифраторов в режиме записи и дает возможность частично локализовать неисправность, что повышает достоверность конт2О роля е

Устройство для контроля блоков коррекции ошибок в памяти Устройство для контроля блоков коррекции ошибок в памяти Устройство для контроля блоков коррекции ошибок в памяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх