Устройство для контроля дешифратора

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА , содержащее блок формирования сигнала четности, три элемента ИЛИ, элемент ИСЮШЧАЮЩЕЕ ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, причем входы первого элемента ИЛИ соединены с выходами контролируемого дешифратора, соответствующими его четным входным кодам, входы второго элемента ИЛИ соединены с выходами контролируемого дешифратора, соответствуюш ми его нечетным входным кодам , выход блока формирования сиг- . нала четности соединен с первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИДИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого являе.тся выходом устройства, входы блока формирования сигнала четности соединены с входными шинами контролируемого дешифратора, отличающееся тем,что, с целью повьппения достоверности контроля, в него введены элемент НЕ, два элемента И, два элемента ИЛИ, два пороговых элемента , причем выходы первого и второго пороговых элементов соединены с первыми входами соответственно четвертого и пятого элементов ИЛИ, выходы которых соединены с вторыми входами элемента ИСКЛЮЧАЮИЩЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соответственно , выходы первого и второго элементов ИЛИ соединены с первыi ми входами соответственно первого (Л и второго элементов И, выходы которых соединены с вторыми входами четвертого и пятого элементов ИЛИ со ответственно, выход блока формирования сигнала четности соединен с входом элемента НЕ и вторым входом второго элемента И, выход элемента НЕ СП соедино.ч с вторым входом первого элемента И, входы первого порогового СО элемента соединены с выходами контролируемого дешифратора, соответ ствующими его четным входным кодам, 65 входы второго порогового элемента соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным кодам.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (И) 3(51) G 06 F 11/10

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ - ""-- : - / ). "»-ОПИСАНИЕ ИЗОБРЕТЕНИЯ 1

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3494634/18-24 (22) 27.09.82 (46) 30.11.83. Бюл. У 44 (72) Г.Н.Афанасьев, Б.Г.Балакирев, И.В.Волков и Н;Н.Пересыпкин (53) 681.3(088.8) (56) 1. Авторское свидетельство СССР

И 222015, кл. G 06 F ll/10, 1967.

2. Будинский Я. Логические цепи в цифровой технике. М., Связь", 1977, с. 151, рис. 5.63.б((прототип) . (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДЕШИФРАТОРА, содержащее блок формирования сигнала четности, три элемента ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, причем входы первого элемента ИЛИ соединены с выходами контролируемого де шифратора, соответствующими его четным входным кодам, входы второго элемента ИЛИ соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным кодам, выход блока формирования сиг- . нала четности соединен с первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является выходом устройства, входы блока. формирования сигнала четности соединены с входными шинами контролируемого дешифратора, о т-л и ч а ю щ е— е с я тем, что, с целью повышения достоверности контроля, в него введены элемент НЕ, два элемента И, два элемента ИЛИ, два пороговых элемента, причем выходы первого и второго пороговых элементов соединены с первыми входами соответственно четвертого и пятого элементов ИЛИ, выходы которых соединены с вторыии входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соответственно, выходы первого и второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы кото" рых соединены с вторыми входами четвертого и пятого элементов ИЛИ соответственно, выход блока формирования сигнала четности соединен с входом элемента НЕ и вторым входом второго элемента И, выход элемента НЕ соединсп с вторым входом первого элемента И, входы первого порогового элемента соединены с выходами контролируемого дешифратора, соответствующими его четным входным кодам, входы второго порогового элемента соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным кодам.

057946

10

1 1

Изобретение относится к автомати= ке н вычислительной технике, в частности к устройствам контроля и может быть использовано для постро" ения аппаратуры контроля разлнчньх цифровых устройств.

Известно устройство для контроля дешифратора, -в котором выходные шины дешифратора, разделенные на две группы по четности входного кода, подключены к миогокодовым схемам

ИСКЛЮЧАЮЩЕЕ ИЛИ,,сигналы с выходов которых поступают иа схему сравнения куда также поступает сигнал с входного регистра с контрольного разряда характеризующего четность входного кода. Схема сравнения. анализирует эти три сигнала и вырабатывает сигнал ошибки (I) .

Однако устройство не позволяет обнаружить многократные ошибки на группе нечетных выходов при четном входном коде и многократные ошибки на группе четных выходов при нечетном входном коде. Кроме того, поскольку четверть входного кода характеризуется значением контроЛьного разряда входного регистра, а не определяется по действительному состоянию входов, то при контроле устройство вырабатывает сигналы ошиб ки и при исправном дешифраторе в результате сбоев во входном коде и контрольном разряде.

Наиболее близким по технической сущности и достигаемому результату к предлагаемому является устройство для контроля дешифратора, содержащее блок проверки на четность входного кода, выход которого подключен к первым входам элементов

ИСКЛЮЧАЮЩЕЕ ИЛИ и ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ

Выходы дешифратора разцелеич ва две группы по четности входкы о кода.

Группа выходов, которым соотв тствует чеч ный входной код,.;ер6з ервый элемент ИЛИ. подключена к «торому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ. Группа выходов, которым соответствует нечетный входной код, через второй элемент ИЛИ подключена к второму входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ.

Выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и

ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ через третий элемент ИЛИ соединены с выходом устройства (2)

При появлении сигнала на выходе неправильной группы на выходе контрольной цепи будет сигнал ошибки, Устройство не позволяет обнаружить многократные ошибки на выходе правильной группы. Например, если при контроле на вход дешифратора поступит нечетный входной код и при этом возбудилось несколько выходных шин иэ правильной группы, то устройство не обнаружит эту неисправность.

Цель изобретения - повышение достоверности контроля.

Поставленная цель достигается тем, что s устройство для контроля дешифратора, содержащее блок формирования сигнала четности, три элемента ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, причем входы первого элемента ИЛИ соединены с выходами контролируемого дешифратора., соответствующими его чет ным входным кодам, входы второго элемента ИЛИ соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным

25 кодам, выход блока формирования сигнала четности соединен с первыми входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является выходом устройства, входы блока формирования сигнала четности с соединены с входными шинами контролируемого дешифратора, введены эле-1 мент НЕ, два элемента И, два элемента ИЛИ, два пороговых элемента, причем выходы первого и второго пороговых элементов соединены с первыми

40 входами соответственно четвертого и пятого элементов ИЛИ, выходы которых соединены с вторыми входами элемента

ИСКЛЮЧАЮЩЕЕ HJIH и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ соответственно, выходы первого и второго элементов ИЛИ соединены с первыми входами соответст-. венно первого и второго элементов И, выходы которых соединены с вторыми входами четвертого и пятого элементов ИЛИ соответственно, выход блока формирования сигнала четности соединен с входом элемента НЕ и вторым входом второго элемента И, выход элемента НЕ соединен с вторым входом первого элемента И, входы первого порогового элемента соединены с выходами контролируемого дешифратора, соответствующими его четным входным кодам, входы второго порогового

1057946 4

3 элемента соединены с выходами контролируемого дешифратора, соответствующими его нечетным входным кодам.

На чертеже приведена структурная .схема устройства для контроля дешифратора.

На чертеже изображены контролируе мый дешифратор 1, блок 2 формирования сигнала четности, -первый элемент

ИЛИ 3, первый пороговый элемент 4, второй элемент ИЛИ 5, второй пороговый элемент 6,элементНЕ 7,элементы

И 8 и 9, четвертый элемент ИЛИ 10, пятый элемент ИЛИ ll, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12, элемент ИСКЛЮЧАЮЩЕЕ .

ИЛИ-НЕ 13, третий элемент ИЛИ 14.

Входы первого элемента ИЛИ 3 и первого порогового элемента 4 соединены с соответствующими выходами дешифратора 1, соответствующими . четным входным кодам дешифратора l.

Входы второго элемента ИЛИ 5 и второго порогового элемента 6 соединены с соответствующими выходами дешифратора 1, соответствующими нечетным входным кодам дешифратора 1. Выходы первого и второго пороговых элементо

4 и 6 соединены с первыми входами соответственно четвертого и пятого элементов ИЛИ 10 и ll. Выходы первого и второго элементов ИЛИ 3 и 5, соединены с первыми входами соответственно первого и второго элементов И 8 и 9. Выход блока 2 формированкя сигнала четности с уединен с первым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12, с первым входом эле,мента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13, с вторым входом второго элемента И 9 и входом элемента НЕ 7, выход которого соединен с вторым входом первого элемента И 8. Выходы первого и второго элементов И 8 и 9 соединены с вторыми входами четвертого и пятого элементов ИЛИ 10 и 11 соответственно. Выходы четвертого .и пя .того элементов ИЛИ 10 и ll соединены соответственно с вторыми входами элементов ИСКЛ!ОЧАЮЩЕЕ ИЛИ 12 и

ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13 выходы которых соединены с входами третьего элемента ИЛИ 14, Выход третьего элемента ИЛИ 14 является выходом устройства.

Устройство работает следующим образом.

Пусть на вход.дешифратора 1 поступил четный входной код, при этом выход блока 2 формирования сигнала четности будет в состоянии "1".

При исправном дешифраторе 1 в сос- тоянии "1" только один выход из группы выходов, соответствующих четным входным кодам, этот единичный сигнал поступает на вход первого порогового элемента 4, выходная функция которого имеет вид ВМ =Х{ Х е ° ° X j ° ° ° ХрЧ X Хп ° ° ° X j ° ° ° Xq (° ° °

10 с а °

1/Х{хуе е ° Х Хяв

Она принимает значение l" когда на входе только одна переменная из Л имеет значение "l". С выхода порогового элемента 4 единичный сиг- . нал через четвертый элемент ИЛИ 10 поступает на второй вход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 12, на первый вход которого "i" поступает с выхода блока 2. На выходе элемента 12 будет сигнал ".0", который через третий элемент ИЛИ !4 поступает на выход устройства и сигнализирует о исправной работе дешифратора.

Если дешифратор неисправен, то на его выходах возможны следующие в сочетания сигналов: в состоянии "1" находятся несколько выходов из группы, соответствующей четному входному коду1 в состоянии "1" находятся один или несколько выходов из группы, соответствующей нечетному входному коду.

В первом случае два ипи более единичных сигнала поступают на входы порогового элемента 4, при этом на его выходе нулевой сигнал, который поступает на первый вход элемента

HJIH lO. На второй вход элемента

ИЛИ lO также поступает нулевой сиг40 нал с выхода первого элемента И 8 (элемент И 8 закрыт нулевым сигналом, поступающим с выхода элемента HE 7, на выходе которого единичный сигнал, характеризующий четность входного кода), следовательно, и иа выходе элемента ИЛИ 10 нулевой сигнал, который поступает на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12, на первый вход которого поступает с выхода блока 2 единичный сигнал. При таком состоянии входов элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 12 имеет на выходе единичный сигнал, который через элемент

ИЛИ 14 поступает на выход устройЛ ства и сигнализирует о неисправности дешифратора, Во втором случае один пли несколько единичных сигналов с выхо1057946 арй нечетном входном коде, поступающем на входы дешифратора на выходе блока 2 нулевой сигнал, при этом контроль выходов дешифратора проходит аналогично описанному выше.

-Если единичные сигналы возникают на неправильной группе выходов дешифратора, то на входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 12 сигналы "1" и "0" и с выхода элемента 12 единичный сигнал через элемент ИЛИ 14 поступает на выход устройства и сигнализирует о неисправности дешифратора.

30 дов„ соответствующих нечетным входным кодам, через второй пороговый элемент 6 или через второй элемент

ИЛИ 5 и второй элемент И 9, который открыт единичным сигналом с вы- 5 хода блока 2, и элемент ИЛИ 11 поступают на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ-НЕ 13, На первый вход элемента 13 также поступает единичный сигнал с выхода блока 2. При. та- 10 ком состоянии входов на выходе элемента 13 единичный сигнал, который через элемент ИЛИ 14 поступает на выход устройства и сигнализирует о неисправности дешифратора. 15

Если два или несколько единичных сигналов появляются.на правильной группе выходов дешифратора, то на входах элемента ИСКЛЮЧАЮЩЕЕ ИЛИНЕ 13 нулевые сигналы и с выхода элемента 13 единичный сигнал через элемент ИЛИ 14 поступает на выход устройства и сигнализирует о неисправности дешифратора.

Кроме неисправностей дешифратора предлагаемое устройство обнаруживает некоторые неисправности в аппаратуре контроля. Так, например, если при четном входном коде блок

2 формирования сигнала четности формирует сигнал "0" вместо сигнала

"1", то на выходах элемента ИСКЛЮЧА10ЩЕЕ ИЛИ 12 сигналы "0" и "1"

На выходе элемента 12 единичный сигнал, который через элемент ИЛИ 14 поступает на выход устройства и сигнализирует о неисправности.

Таким образом, предлагаемое устройство дпя контроля дешифратора в отличие от известных позволяет выявлять многократные ошибки на правильной группе выходов; на четной— при четном входном коде или нечетной — при нечетном входном коде, 1057946

Составитель В.Гречнев

Редактор С.Юско Техред М,Костик Корректор И.Эрдейи

Заказ 9464/51. Тираж 706 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1!3035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г, Ужгород, ул. Проектная, 4

Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора Устройство для контроля дешифратора 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх