Устройство для контроля источника последовательности импульсов

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И,, триггер, причем выходы чбтных импульсов контролируемого источника соединены с входами первого элемента ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входами второго элемента ИЛИ, выходы первого и .второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является контрольным выходом устройства , тактовый и установочный входы устройства соединены соответственно со счетным и установочным входами триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов И соответственно, отличающееся тем, что, с целью повышения полноты контроля , в устройство введена схема сравнения , причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнения, выход которой соединен с третьим входом (Л . третьего элемента ИЛИ.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

a(sg G 06 F !1/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3541497/18-24 (22) 25.01.83 (46) 07.05.84. Бюл. № 17 (72) П. А. Грубер и А.,Ф. Чердак (53) 681.3 (088.8) (56) 1. Авторское свидетельство СССР № 607219, кл. G 06 F 1 1/00, 1975, 2. Папернов А. А. Логические основы цифровых машин н программирования. N., «Наука», 1968, с. 267, рис. 11.8(прототип). (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ

:ИМПУЛЬСОВ, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И,, триггер, причем выходы четных импульсов контролируемого источника соединены с входами первого элемента

ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входа„„SU„„1091167 A ми второго элемента ИЛИ, выходы первого и.второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является контрольным выходом устройства, тактовый и установочный входы устройства соединены соответственно со счетным и установочным входами триггера, нулевой н единичный -выходы которого соединены с вторыми входами первого и второго элементов И соответственно, отличающееся тем, что, с целью повышения полноты контроля, в устройство введена схема сравнения,причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнения, выход которой соединен с третьим входом третьего элемента ИЛИ.

1091167

30

ВНИИПИ Заказ 2827/45

Филиал ППП Патент», r.

Ужгород, ул. Проектная, 4

Изобретение относится к элементам автоматики и предназначено для контроля последовательности импульсов в различных устройствах автоматики.

Известно устройство для контроля источника поледовательности импульсов, содержащее схемы ИЛИ, И, триггеры, элементы задержки, элементы запрета (1).

Данному устройству присущи недостатки, выражающиеся в сложности схемы, неустойчивой работе, требованиях к величине задержки схемой устройства контролируемых импульсов.

Наиболее близким по технической сущности к предлагаемому является устройство для контроля последовательности импульсов, содержащее группу элементов И, элементы

ИЛИ и триггер (2).

Недостаток известного устройства за кл ючается в невозможности зафиксировать факт неверной рабаты при отсутствии сигналов на входах первого и второго элементов

ИЛ,И.

Цель изобретения — повышение полноты контроля источника последовательности импульсов пу-.ем фиксации отказов устройства при (нулевом) значении сигналов на выходе контролируемого источника последовательностей.

Поставленная цель достигается тем, что в устройство для контроля источника последовательности импульсов, содержащее первый, второй и третий элементы ИЛИ, первый и второй элементы И, триггер, причем выходы четных импульсов контролируемого источника соединены с входами первого элемента ИЛИ, выходы нечетных импульсов контролируемого источника соединены с входами второго элемента ИЛИ, выходы первого и второго элементов ИЛИ соединены с первыми входами соответственно первого и второго элементов И, выходы которых соединены соответственно с первым и вторым входами третьего элемента ИЛИ, выход которого является контрольным выходом уст- 40 ройства, тактовый и установочный вход устройства соединены соответственно со счетным и установочным входами триггера, нулевой и единичный выходы которого соединены с вторыми входами первого и второго элементов И соответственно, в устройство 45 введена схема сравнения, причем выходы первого и второго элементов ИЛИ соединены соответственно с первым и вторым входами схемы сравнения, выход которой соединен с третьим входом третьего элемента

ИЛИ. 50

На чертеже показана функциональная схема устройства.

Устройство контроля источника последовательности импульсов содержиТ два многовходовых элемента ИЛИ 1 и ИЛИ 2, тактовый вход 3, установочный вход 4, контрольный выход 5 устройства, схему 6

2 сравнения, сигнал на выходе которого имеет место только тогда, когда на его входах одновременно имеются или отсутствуют входйые сигналы, первый элемент И 7, второй элемент И 8, триггер 9, третий элемент

ИЛИ 10.

Устройство работает следующим образом.

Выходы контролируемого источника последовательности импульсов разделены на две группы. На входы элемента ИЛИ 1 поступают четные, а на входы элемента

ИЛИ 2 — нечетные контролируемые импульсы. При нормальной работе источника последовательности импульсов на выходе толь ко одного из элементов ИЛИ 1 и ИЛИ 2 поочередно будет присутствовать выходной сигнал, который поступает на соответствующий вход схемы 6 сравнения. В этом случае на выходе 5 сигнал неисправности будет отсутствовать. В случае ошибочной ситуации в работе источника последовательности импульсов, характеризующейся единичным состояним двух и более разрядов и нулевым состоянием всех разрядов, на выходах элементов ИЛИ 1 и ИЛИ 2 образуются два единичных или два нулевых сигнала, которые одновременно поступают на входы схемы 6 сравнения. Сигнал неисправности с выхода схемы 6 сравнения через элемент ИЛИ 10 поступает на контрольный выход 5 устройства.

Сигнал неисправности формируется так-, же в случае нарушения очередности появления сигналов на выходах контролируемого источника последовательности импульсов.

В этом случае контроль осуществляется элементами И 7, И 8 и триггером 9, на счетный вход которого подаются те же импульсы, что и на вход контролируемого источника последовательности импульсов. Единичный сигнал появляется на прямом выходе триггера 9 одновременно с появлением единичного сигнала на выходе элемента ИЛИ 2, входы которого подсоединены к нечетным выходам контролируемого источника последовательности импульсов. На инверсном выходе триггера 9 единичный сигнал появляется одновременно с появлением единичного сигнала на выходе элемента ИЛИ 1.

При нарушении очередности появления импульсов на выходах контролируемого источника импльсов на обоих входах элемента И 7 или И 8 появляются два единичных сигнала. Сигнал неисправности с выхода элемента И 7 или И 8 через элемент ИЛИ 10 поступит на выход 5.

Вновь введенная схема сравнения обеспечивает фиксацию неисправности контролируемого источника последовательности импульсов при пропаданйи тактового сигнала на входе контролируемого источника, тем самым увеличивается полнота контроля источника последовательности импульсов.

Тираж 699 Подписное

Устройство для контроля источника последовательности импульсов Устройство для контроля источника последовательности импульсов 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к вычислительной технике и может быть использовано в модулярных нейрокомпьютерных системах

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации
Наверх