Дешифратор двоичного циклического кода

 

ДЕШИФРАТОР ДВОИЧНОГО ЦИКЛИЧЕСКОГО КОДА, содержащий ц триггеров регистра сдвига, выходы которых подключены соответственно к прямым, соотйетствующим единичным позициям опорных комбинаций , и.инверсным, соответствующим Вводные интЫ единичным позициям опорных Комбинаций , и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых ; элементов, а. также элементы И, первые входы которых являются входами управления, отличающийся тем, что, с целью повьашения быстродействия дешифратора, выход триггера регистра сдвига для разряда с номером i (,1/2,...,п-1) .подключен к входу триггера регистра сдвига для разряда с номером 21() ) а выходы пороговых :3лементо:в подключены к вторым входам соответствующих элементов И. о Шипи о II ралрешлниц

СОЮЗ СОЕЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (И) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВY

Шими еИи и раьрешемие, госудю стеенный номитет сссР пО делАм изОБРетений и DTHpblTMA (21) 3366684/24-09 (22) 01.12.81 (46) 07.10.84. Бюл.9 37 (72) В.Г.Евграфов, Ф.Э.Келлер, Д.Я.Каспии и В..Я.Суханов (53) 621.394.14(088.8), (56) 1. Авторское свидетельство СССР

Р 323778, кл. G 06 F 11/08, 1969.

2. Авторское свидетельство СССР

9 267184, кл. Н 03 К 13/258, 1968 (прототип) . (54)(57) ДЕШИФРАТОР ДВОИЧНОГО ЦИКЛИЧЕСКОГО КОДА, содержащий (1 триггеров регистра сдвига, выходы которых подключены соответственно к прямым, соответствующим единичным позициям опорных комбинаций, и,инверсным, соответствующим

3(50 Н 04 L 1/107 Н 03 К 13/258 единичным позициям опорных комбинаций, и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых; элементов, а также элементы И, первые входы которых являются входами управления, о т л и ч а ю шийся тем, что, с целью повышения быстродействия дешифратора, .выход триггера регистра сдвига для разряда с номером 1. (1=0,1,2,...,п-l) .подключен к входу триггера регистра сдвига для разряда с номером 21(mode) 1 а выходы пороговых элементов подклю- чены к вторым входам соответствующих элементов И.

1117848

На чертеже представлена структурная электрическая схема дешифратора .двоичного циклического кода.

Дешифратор двоичного циклического кода содержит триггеры 1-7 регистра

Изобретение предназначено для применения в системах передачи дискретной.информации (системы передачи данных, связи, телеуправления и т.д.)

Известен дешифратор циклического кода с исправлением ошибок и стираний, содержащий два кольцевых регистра сдвига, элементы НЕ, пороговые элементы и элементы И, при этом выходы ячеек первого кольцевого регистра сдвига, соответствующих нулевым 10 позициям опорных комбинаций кодовых колец, соединены с первыми входами первых элементов И, а выходы ячеек первого кольцевого регистра сдвига, соответствующих единичным позициям 15 опорных комбинаций, соединены с пер выми входами элементов И через элементы НЕ, выходы ячеек второго кольцевого регистра сдвига соединены с вторыми входами первых элементов И, выходы. первых элементов И соединены с входами пороговых элементов P) .

Наиболее близким к предлагаемому техническим решением является дешифратор двоичного циклического кода, содержащий и триггеров регистра сдвига, выходы которых подключены соответственно к прямым, соответствующим единичным позициям опорных комбинаций, и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых элементов, а также элементы И, первые входы которых являются входами управления, и элемент

НЕ, к входу которого подключены вы ходы пороговых блоков, а выход эле- 35 мента НЕ подключен к вторым входам элементов И (2) .

Однако известные дешифраторы двоичного циклического кода обладают низким быстродействием, 4О

Цель изобретения — повышение быстродействия.

Для достижения поставленной цели в дешифраторе двоичного циклического кода, содержащем и триггеров регистра45 сдвига, выходы которых подключены соответственно к прямым, соответству ющим единичным позициям опорных комбинаций, и инверсным, соответствующим нулевым позициям опорных комбинаций, входам пороговых элементов, а также элементы И, первые входы которых являются входами управления, выход триггера регистра сдвига для разряда с номером 3. (1=0,1,2,..., n-1) подключен к входу триггера регистра сдвига 55 для разряда с номером 21(modn), а выходы пороговых блоков подключены к вторым входам соответствующих элементов И. сдвига, пороговые элементы 8-10 и элементы И 11-17.

Дешифратор двоичного циклического кода работает следующим образом. дешифрирование кодовой комбинации, поступающей параллельным кодом по . входным шинам в триггеры 1-7 регистра сдвига, осуществляется следующим образом. После приема кодовой комбинации по шине сдвига подается тактируемый сигнал, которым осуществляется . сдвиг кодовой комбинации. Очевидно, за три такта в регистре сдвига будут воспроизведены все возможные сдвиги дешиф-, 1рируемой комбинации. В момент совпадения в регистре сдвига с опорной комбинацией, на которую настроен пороговый элемент, с последнего, выдается сйгнал, соответствующий данной опорной комбинации, который поступает на ряд элементов И 11-17для последующей дешифрации. Выбор выходной шины происходит в результате одновременного воздействия на двухвходовые элементы И 11-17 выходного сигнала с порогового элемента управляющих сигналов (УС), разрешающих выбор. Сигналы УС подаются не одновременно на все элементы И 1I-17, а последовательно во времени, причем номер такта т, когда на данный элемент И подается сигнал

УС, соответствует количеству сдвигов в регистре сдвига и, тем самым, позволяет однозначно определить выходную шину, сигнал на выходе которой будет соответствовать декодируемой комбинации . Так, например, при деко-. дировании неискаженной комбинации

1110010, входящей на вторую орбиту (К=2) и имеющей номер N-=l, подается управляющий сигнал УС по первой шине управления на элементы И 11, 12, 15, но ни один из них не сработает, так как отсутствуют сигналы с пороговых элементов 8-10. Затем на первом такте осуществляется первый сдвиг дешифрируемой комбинации и подается УС на элементы И 13 и 16 по второй шийе разрешения.В результате сдвига в регистре сдвига образуется опорная кодовая комбинация 1011100, на которую настроен пороговой элемент 9. Сработает элемент И 13.и на третьей выходной шине появится сигнал, соответствующий декодируемой комбинации. Процесс декодирования искаженной комбинации полностью аналогичен..Так как рассматриваемый код имеет t l и S2, то величина порога в .пороговом элементе (Н) должна быть Н=б, т.е, пороговый элемент будет срабатывать и при наличии одной ошибки в кодовой комбинации, что эквивалентно ее исправлению.

Если же произойдет две ошибки, то число неискаженных разрядов в кодовой комбинации (h) будет n=5, что меньше порога Н. Пороговый элемент не сра1117848

Составитель С. Осмоловский

ТехредМ. Гергель Корректор В.вутяга

Редактор С.Пекарь

Заказ 7278/44 Тираж 634 Подписное

ВКИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5.Филиал Патент, г.ужгород, ул.Проектная, 4 ботает, что эквивалентно обнаружению двух ошибок.

Таким образом, дешифратор двоичного циклического кода, в состав которого входит регистр сдвига, осуществляющий сдвиг, позволяет увеличить быстродействие за счет уменьшения числа тактов работы устройства.

Дешифратор двоичного циклического кода Дешифратор двоичного циклического кода Дешифратор двоичного циклического кода 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано в устройствах передачи дискретной информации

Изобретение относится к устройству декодирования для исправления блочных ошибок, более точно оно относится к устройству декодирования для кодов с контролем четности низкой плотности и устройству приема, включающему в себя устройство декодирования

Изобретение относится к способу и устройству блочного кодирования с исправлением ошибок, более конкретно к способу и устройству для кодирования с проверкой на четность с низкой плотностью

Изобретение относится к способам декодирования информационной последовательности из данных, закодированных посредством добавления к информационной последовательности избыточной последовательности, используемой для исправления ошибок

Изобретение относится к вычислительной технике и может быть использовано в запоминающих системах, вьтолненных на функциональных узлах с большой степенью интеграции

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля и преобразования информации

Изобретение относится к вычислительной технике

Изобретение относится к цифровой вычислительной технике и передаче информации

Изобретение относится к автоматике и вычислительной технике
Наверх