Оперативное запоминающее устройство с автономным контролем

 

ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С АВТОНО.МНЫМ КОНТРОЛЕМ, содержащее блоки памяти, адресные входы которых соединены с выходами счетчика, а выходы подключены к одним из входов блока контроля по четности , выход которого является управляющим выходом устройства, отличающееся тем, что, с целью упрощения и повыщения надежности устройства, в него введены генератор импульсов, триггеры с первого по третий, элементы И с первого по пятый и элементы И-НЕ с первого по одиннадцатый, причем одни из входов сброса триггеров и счетчика являются первы.м управляющим входом устройства, вторым управляющим входом которого является установочный вход второго триггера, единичный выход которого соединен с входом генератора импульсов, с первыми входами пятого элемента И, элементов И-НЕ с седьмого по десятый и информационным входом третьего триггера, выход генератора импульсов .подключен к второму входу пятого элемента И, к первым входам элементов И с первого по четвертый и к счетному входу цервого триггера, единичный выход которого соединен со счетным входом третьего триггера, с первым входом первого элемента И-НЕ и с вторыми входами элементов И-НЕ с седьмого по десятый , нулевой выход первого триггера соединен с информационным входом того же триггера, единичный выход третьего триггера соединен с вторым входом первого элемента И-НЕ, выход которого соединен с первым входом шестого элемента И-НЕ, второй вход кот.орого является третьим управляющим входом устройства, первые входы элементов И-НЕ с второго по пятый являются четвертым управляющим входом устройства, а 3. вторые - соответственно управляющими входами устройства с пятого по восьмой, ел выходы элементов И-НЕ с второго по пятый соединены соответственно с вторыми входами элементов И с первого по четвертый, выходы элементов И-НЕ с седьмого по десятый подключены к информационным входам соответствующих блоков памяти, управляющие входы которых соединены с выходами элементов И с первого по четвертый, 4 выход пятого элемента И подключен к другому входу блока контроля по четности, одни из выходов счетчика соединены с входами одиннадцатого элемента И-НЕ, выход ко00 о торого соединен с другими входами сброса счетчика и триггеров, счетный вход счетчика подключен к выходу шестого элемента И-НЕ.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А..Su„„»4o>so

4(59 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

1

В

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3659868/24-24 (22) 09.08. 83 (46) 15.02.85. Бюл. ¹ 6 (72) А. М. Ващенко и В. В. Чаков (53) 681.327 (088.8) (56) 1. Авторское свидетельство СССР № 826419, кл. G 11 С ll/00, 1979.

2. Авторское свидетельство СССР № 758257, кл. Gll С 29/00,,1978 (прототип). (54) (57) ОПЕРАТИВНОЕ ЗАПОМИНА)ОЩЕЕ УСТРОЙСТВО С АВТОНОМНЫМ

КОНТРОЛЕМ, содержащее блоки памяти, адресные входы которых соединены с вы-, ходами счетчика, а выходы подключены к одним из входов блока контроля по четности, выход которого является управляющим выходом устройства, отличающееся тем, что, с целью упрощения и повышения надежности устройства, в него введены генератор импульсов, триггеры с первого по третий, элементы И с первого по пятый и элементы

И-НЕ с первого по одиннадцатый, причем одни из входов сброса триггеров и счетчика являются первым управляющим входом устройства, вторым управляющим входом которого является установочный вход второго триггера, единичный выход которого соединен с входом генератора импульсов, с первыми входами пятого элемента И, элементов И-НЕ с седьмого по десятый и информационным входом третьего триггера, выход генератора импульсов .подключен к второму входу пятого элемента И, к первым входам элементов И с первого по четвертый и к счетному входу первого триггера, единичный выход которого соединен со счетным входом третьего триггера, с первым входом первого элемента И-HF. и с вторыми входами элементов И-HE с седьмого по десятый, нулевой выход первого триггера соединен с информационным входом того же триггера, единичный выход третьего триггера соединен с вторым входом первого элемента

И-НЕ, выход которого соединен с первым входом шестого элемента И-НЕ, второй вход которого является третьим управляющим входом устройства, первые входы элементов

И-НЕ с второго по пятый являются четвертым управляющим входом устройства, а вторые — соответственно управляющими входами устройства с пятого по восьмой, выходы элементов И-НЕ с второго по пятый соединены соответственно с вторыми входами элементов И с первого ио четвертый, выходы элементов И-НЕ с седьмого по десятый подключены к информационным входам соответствующих блоков памяти, управляющие входы которых соединены с выходами элементов И с первого по четвертый, выход пятого элемента И подключен к другому входу блока контроля по четности, одни из выходов счетчика соединены с входами одиннадцатого элемента И-НЕ, выход которого соединен с другими входами сброса счетчика и триггеров, счетный вход счетчика подключен к выходу шестого элемента И-НЕ.

1140180

25

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, устройствам для записи и считывания информации в цифровых запоминающих устройствах, и может быть использовано во внешних устройствах ЭВМ.

Известно оперативное запоминающее устройство, содержащее накопители, счетчик, элемент ИЛИ, триггеры, элементы 2 И-ИЛИНЕ, ИЛИ-НЕ и элемент НЕ, причем одни из входов накопителей подключены к одним из выходов счетчика, а другие — соответственно к выходам элементов 2И-ИЛИ-HE и ИЛИ-НЕ, выход элемента ИЛИ соединен со счетным входом счетчика, единичные выходы триггеров подключены к одним из входов элементов 2И-ИЛИ-НЕ, другие входы которых соединены соответственно с входами элемента ИЛИ, являющимися соответственно входами чтения и записи устройства (1) .

Недостатками этого устройства являются сложность управления записью и считыванием и невысокая достоверность информации, хранимой в нем.

Наиболее близким к предлагаемому является запоминающее устройство с самоконтролем, содержащее накопители, выходы которых подключены к входам блоков контроля и входам блоков сравнения, соединенным регистрами, связанными с дешифраторами, блок формирования сигнала отказа, подключенный к блоку задержки строба (2).

Недостатками этого устройства являются большие аппаратурные затраты и связанная с ними недостаточная надежность.

Цель изобретения — упрощение и повышение надежности устройства.

Поставленная цель достигается тем, что в оперативное запоминающее устройство с автономным контролем, содержащее блоки памяти, адресные входы которых соединены с выходами счетчика, а выходы подключены к одним из входов блока контроля по четности, выход которого является управляющим выходом устройства, введены генератор импульсов, триггеры с первого по третий, элементы И с первого по пятый и элементы

И-НЕ с первого по одиннадцатый, причем одни из входов сброса триггеров и счетчика являются первым управляющим входом устройства, вторым управляющим входом которого является установочный вход второго триггера, единичный выход которого соединен с входом генератора импульсов, с первыми входами пятого элеме па И. элементов И-НЕ с седьмого по десятый и информационным входом третьего триггера, выход генератора импульсов подключен к второму входу пятого элемента И, к первым входам элементов И с первого по четвертый и к счетному входу первого триггера, единичный выход которого соединен со счет35

55 ным входом третьего триггера, с первым входом первого элемента И-НЕ и с вторыми входами элементов И-НЕ с седьмого по десятый, нулевой выход первого триггера соединен с информационным входом того же триггера, единичный выход третьего триггера соединен с вторым входом первого элемента

И-НЕ, выход которого соединен с первым входом шестого элемента И-НЕ, второй вход которого является третьим управляющим входом устройства, первые входы элементов

И-НЕ с второго по пятый являются четвертым управляющим входом устройства, а вторые — соответственно управляющими . входами устройства с пятого по восьмой, выходы элементов И-НЕ с второго по пятый соединены соответственно с вторыми входами элементов И с первого по четвертый, выходы элементов И-НЕ с седьмого по десятый подключены к информационным входам соответствующих блоков памяти, управляющие входы которых соединены с выходами элементов И с первого по четвертый, выход пятого элемента И подключен к другому входу блока контроля по четности, одни из выходов счетчика соединены с входами одиннадцатого элемента И-НЕ, выход

Ъ которого соединен с другими входами сброса счетчика и триггеров, счетный вход счетчика подключен к выходу шестого элемента И-НЕ.

На чертеже изображена структурная схема предлагаемого оперативного запоминающего устройства с автономным контролем.

Оперативное запоминающее устройство с автономным контролем содержит блоки

1---4 памяти, выполненные, например, на микросхемах типа 565 РУ 2, счетчик 5, триггеры 6 — 8 с первого по третий, генератор 9 импульсов, блок 10 контроля по четности, элементы И-HE 11 — 21 с первого по одиннадцатый, элементы И 22 — 26 с первого,по пятый.

Устройство имеет управляющие входы

27 — 34 и выход 35.

Запоминающее устройство может работать в трех режимах: проверка ЗУ контрольными кодами; запись информации; считывание информации.

В режиме проверки ЗУ контрольными кодами устройство работает следующим образом.

Перед началом работы импульсом отрицательной полярности с входа 28 счетчик 5, триггеры 6 и 7 устанавливаются в исходное нулевое состояние. В этом режиме на входах 29 — 33 постоянно присутствует уровень логического нуля, а на входе 27 — уровень логической единицы. При поступлении на вход 34 импульса отрицательной полярности на выходе триггера 7 появляется уровень логической единицы, который разрешает

1140180

50 работу генератора 9. На выходе генератора 9 появляется импульс отрицательной полярности. Перед ним фронтом этого импульса перебрасывается триггер 6, на нулевом выходе которого появляется уровень логического нуля. На выходах элементов И-НЕ 17-20 появляется уровень логической единицы, на выходах элементов И 22 — 25 — уровень логического нуля. Происходит запись логической единицы в блоки 1 — 4 по адресу 0000000. После окончания импульса отрицательной полярности на выходе элементов И 22 — 25 появляется уровень логической единицы. Происходит считывание информации из блоков 1 — 4 по адресу

0000000. С выходов блоков 1 — 4 уровни логической единицы поступают на входы блока

10 контроля по четности. На выходе элемента И 26 появляется уровень логической единицы, который разрешает контроль информации в блоке 10. В случае нечетной (ошибочной) информации формируется уровень логической единицы на выходе блока 10.

Затем на" выходе генератора 9 появляется второй импульс отрицательной полярности.

По переднему фронту этого импульса перебрасывается триггер 6, на его нулевом выходе появляется уровень логического нуля.

На единичном выходе триггера 8 появляется уровень логической единицы. На выходах элементов И-НЕ 17 — 20 появляется уровень логического нуля. На входах элементов И

22 — 25 появляется уровень логического нуля.

Происходит запись логического нуля в блоки 1 — 4 по адресу 0000000. После окончания импульса отрицательной полярности на выходе элементов И 22 — 25 появляется уровень логической единицы. Происходит считывание информации из блоков 1 — 4 по адресу 0000000. С выходов блоков 1 — 4 уровни логического нуля поступают на входы блока 10. На выходе элемента И 26 появляется уровень логической единицы, который разрешает контроль информации в блоке 10.

В случае нечетной (ошибочной) информации формируется уровень логической единицы на выходе блока 10. Затем на выходе генератора 9 появляется третий импульс отрицательной полярности. По этому импульсу перебрасывается триггер 6, на единичном выходе которого появляется уровень логического нуля. На выходе элемента И-НЕ 16 появляется уровень логической единицы, по положительному фронту которого на счетчике устанавливается адрес 0000001. Происходит запись-считывание в блоки 1 — 4 сначала уровня логической единицы, затем уровня логического нуля по описанному принципу. Так происходит проверка блоков 1 — 4 и запись в них по всем адресам уровней логического нуля. После установки на счетчике 5 адреса 1010001 на выходе элемента

И-НЕ 21 появляется отрицательный урбвень, который устанавливает устройство в исходное состояние (сбрасываются счетчик 5, триггеры 6 — 8). На этом заканчивается проверка ЗУ контрольными кодами.

В режиме записи информации устройство работает следующим образом.

Формируется положительный им пульс разрешения записи. Если во время действия этого импульса на одном из входов 29,31—

33 появляется положительный сигнал, то происходит запись в ячейку памяти уровня логической единицы (на выходах элементов

И-НЕ 12,И 22 и триггера 7 присутствует уровень логического нуля, на выходе элемента И-НЕ 17 — уровень логической единицы). Если на указанном входе отсутствует положительный импульс, то в ячейках памяти остается уровень логического нуля (который был записан при проверке ЗУ контрольными кодами). Затем при поступлении отрицательного импульса по входу 27 изменяется адрес ячейки памяти. Процесс записи информации повторяется. После записи информации в ячейку с адресом 1010000 по входу 28 поступает отрицательный импульс, который устанавливает в начальное состояниее счетч и к 5.

В режиме считывания информации устройство работает следующим образом.

В течение всего режима на выходе триггера 7 постоянно присутствует уровень логического нуля, на выходе генератора 9— уровень логической единицы, на выходе 30— уровень логического нуля, на выходе элементов И-НЕ 12 — 15 — уровень логической единицы, на выходе элементов И 22 — 25— уровень логической единицы.

Устройство находится в режиме считывания информации из ячейки с адресом 0000000.

При поступлении отрицательного импульса по входу 27 изменяется адрес ячейки (0000001) . Происходит считывание информации из этой ячейки. После считывания информации из ячейки с адресом 1010000 отрицательным импульсом по входу 28 счетчик 5 устанавливается в начальное состояние.

Изобретение позволяет строить запоминающие устройства с большим объемом памяти при относительно простой схеме управления. Это, в свою очередь, повышает надежность работы устройства.

1140180

Составитель В. Рудаков

Редактор Л. Алексеенко Техред И. Верес Корректор О. Луговая

Заказ 65/41 Тираж 584 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий! i 3035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Оперативное запоминающее устройство с автономным контролем Оперативное запоминающее устройство с автономным контролем Оперативное запоминающее устройство с автономным контролем Оперативное запоминающее устройство с автономным контролем 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх