Преобразователь последовательного кода в параллельный

 

СО03 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБьЛИК ((9) (11) А (51)4 Н 03 M 9/00 СЕ(- ОЮЗНЯ ,13

БИБ;:. К (; Т1.:1(Ф, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

Г10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3692436/24-24 (22) 19.01.84 (46) 23.11.85. Бюл. И- 43 (72) Б.И.Чванов и M.I0.Катков (53) 681.325 (088.8) (56) Авторское свидетельство СССР

Ф 924696,кл. G 06 F 5/04, 1980.

Авторское свидетельство СССР

Р 809160, кл.G 06 F 5/04, 1979. (54)(57)ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ, содержащий регистр сдвига, генератор тактовых импульсов, триггер управления, первый элемент И, причем первый вход первого элемента И соединен с входом кодовой последовательности преобразователя, второй вход первого элемента И подключен к выходу триггера управления, выход первого элемента И соединен с информационным входом первого разряда регистра сдвига, вход начала сообщений преобразователя соединен с первым входом триггера управления, тактовый вход регистра сдвига соединен с выходом генератора тактовых импульсов, отличающийся тем, что, с целью повышения быстро- действия, регистр сдвига выполнен

k-разрядным, а в преобразователь дополнительно введены L-разрядный регистр сдвига (где k= — — L = --- +

Ц

2 2

1 „n — че тное число р аз рядо в преобразуемой кодовой последовательности), элемент НЕ, второй элемент И; причем выход второго элемента И соединен с входом управления сдвигом первого разряда L-разрядного регистра сдвига, первый вход второго элемента И соединен с входом кодовой последовательности преобразователя, второй вход — с выходом триггера управления и с входом генератора так- (9 товых импульсов, выход которого подключен к входу элемента НЕ, выход которого подключен к тактовому входу L-разрядного регистра сдвига, вход управления сдвигом и информационный вход первого разряда которого подключены соответственно к выходу второго элемента И и первому входу триггера управления, второй вход которого подключен к выходу Ь-разрядного регистра сдвига, а третьи входы первого и второго элементов

И соединены соответственно с выходами генератора тактовых импульсов и элемента НЕ.

1193827

Изобретение относится к автоматихе и вычислительной технике и может найти применение в системах передачи данных по цифровым каналам для преобразования последовательного кода в параллельный.

Цель изобретения повышение быстродействия.

На чертеже представлена функциональная схема предлагаемого преобразователя.

Преобразователь содержит первый элемент И I, регистр 2 сдвига, второй элемент И 3, дополнительный регистр 4 сдвига, элемент НЕ 5, генератор 6 тактовых импульсов, триггер 7 управления, вход 8 кодовой последовательности, вход 9 начала сообщений преобразователя.

Преобразователь работает следующим образом.

На вход 9 начала сообщений поступает сигнал, который записывает

"1" в первый разряд регистра 4 сдвига. Одновременно этот сигнал поступает на первый вход триггера 7 управления, устанавливая его в такое положение, которое запускает генератор 6 тактовых импульсов, вырабатывающий импульсы типа меандр, и открывает элементы И 1 и 3. Одновременно с входа 8 кодовой последовательности поступают кодовые комбинации на элементы И 1 и 3, частота поступления которых в два раза вьппе, чем частота генератора 6 тактовых импульсов. Элемент И 1 открывается прямыми импульееми с генератора 6 тактовых импульсов и пропускает нечетные разряды (1,3,...) кодовых комбинаций на вход регистра 2 сдвига. Происходит накопление и сдвиг нечетных кодовых импульсов в регистре 2 сдвига.

Элемент И 3 открывается инверсными импульсами с элемента НЕ 5 и сформированным так, что в k-разрядах регистра 2 сдвига сформированы

25 нечетные разряды, а в (Ь-1) разря.дах регистра 4 сдвига сформированы четные разряды.

При незначительном изменении связей в схеме возможна работа преобразователя при и нечетном. Для варианта с нечетным и (при этом k =

= — +I 5, L = — — -0 5) преобразо2 ватель работает аналогично, за исключением того, что сигнал с входа 9 начапа сообщений преобразователя записывает "1" в первый разряд регистра 2 сдвига и переводит триггер 7 управления в первоначальное состояе сигналом с k-ro разряда регист40 ра 2 сдвига. При этом параллельный и-разрядный код оказывается сформированным так, что в (k-1) разрядах регистра 2 сдвига сформированы нечетные разряды, а в L-разрядах реги45 стра 4 сдвига сформированы четные разряды.

10 !

20 пропускает четные разряды (2,4 ...) кодовых комбинаций на вход регистра 4 сдвига. Происходит накопление и сдвиг четных кодовых импульсов в регистре 4 сдвига. Накопление и сдвиг кодовых импульсов в регистрах 2 и 4 сдвига происходит до тех пор, пока "!", записанная по сигналу начала сообщений преобразователя в первьй разряд регистра 4 сдвига, не продвинется в L-ый разряд. Сигнал с выхода L-го разряда постчпает на второй вход триггера 7 управления, устанавливая его в состояние, при котором закрываются элементы И 1 и 3 и останавливается генератор 6 тактовых импульсов.

Наличие "1" в L-ом разряде свидетельствует об окончании преобразования последовательного кода в параллельный и-разрядный код. Параллельный п-разрядный код оказывается

1193827

Составитель Б.Чванов

Техред О.Ващишина Корректор Е.Рошко

Редактор И.Дербак

Заказ 7326/60 Тираж 871 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб, д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный 

 

Похожие патенты:

Вс-сс ehiib/- // 374597

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх