Устройство для управления регенерацией динамической памяти

 

Изобретение относится к вычислительной технике и может быть использовано в запоминающих .устройствах на динамических элементах памяти . Цель изобретения - повышение бы-, стродействия запоминающего устройства . Устройство содержит элементы НЕ, элементы И-ИЛИ-НЕ, элемент И, элемент И-ИЛИ-НЕ, генератор импульсов регенерации , счетчик строк, триггер управления на элементах И, триггер установки , инверторы, элементы И, элемент И-ИЛИ-НЕ, триггеры управления регенерацией, инвертор,вход синхроимпульсов , вход конца цикла регенерации , вход обращения, адресный вход, стробирующий вход, выход адреса строки, выход управления регенерацией , выход запроса обращения и выход регенерации. Повышение быстродействия запоминающего устройства достигается путем разбиения блока памяти на две зоны И осуществления регенерации одной из зон при обращении в другую зону. 2 ил. С € (Л (О : со -J {Sib ;о

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (Ц) А1 (51) 4

ОПИСАНИЕ ИЗОБРЕТ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3666747/24-24 (22) 29.11.83 (46) 23.06.86. Бюл. N 23 (72) Л.Е.11инасянц, M.Ê.Òóìàíÿí, А.А.1(инасян и Л,Г.Казинян (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

)1* 943845, кл. G 11 С 11/34, 1982.

Патент США У 4112513, кл. 365-222, опублик ° 1982. (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ РЕГЕНЕРАЦИЕЙ ДИНАИИЧЕСКОЙ ПАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на динамических элементах памяти. Цель изобретения — повышение бы- . стродействия запоминающего устройства. Устройство содержит элементы НЕ, элементы И-ИЛИ-НЕ, элемент И, элемент

И-ИЛИ-НЕ, генератор импульсов регенерации, счетчик строк, триггер управления на элементах И, триггер установки, инверторы, элементы И, элемент И-ИЛИ-НЕ, триггеры управления регенерацией, инвертор,вход синхроимпульсов, вход конца цикла регенерации, вход обращения, адресный вход, стробирующий вход, выход адреса строки, выход управления регенерацией, выход запроса обращения и выход регенерации. Повышение быстродействия запоминающего устройства достигается путем разбиения блока памяти на две зоны и осуществления регенерации одной из зон при обращении в другую зону. 2 ил.

12397

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах (ЗУ) на динамических элементах памяти. 5

Цель изобретения — повышение быстродействия ЗУ.

На фиг, 1 показана функциональная схема устройства, на фиг. 2 — схематично организация одного разряда накопительной части ЗУ.

Устройство содержит элементы ИНЕ 1 и 2, элемент И-ИЛИ-НЕ 3, элемент И 4, элемент И-ИЛИ-НЕ 5, генератор 6 импульсов регенерации, счетчик 7 строк, триггер управления режимом на элементах И 8 и 9, триггер

10 установки, инверторы 11и 12, элементы И 13 и 14, элемент И-ИЛИ-НВ 15, триггеры 16 и 17 управления регенера- 20 цией, инвертор 18, вход 19 синхроимпульсов, вход 20 конца цикла регенерации, вход 21 обращения, адресный вход 22, стробирующий вход 23, вы ход 24 адреса строки, выходы 25 и 26 управления регенерацией, выход 27 запроса обращения и выход 28 регенерации.

На фиг. 2 приведен пример выполнения предлагаемого устройства, со- Зц держащего инверторы 29-31, элемент

И-ИЛИ-НЕ 32, элементы И-НЕ 33-42, элемент И-ИЛИ-HE 43, элементы И-HE 44-:

-47, инвертор 48, мультиплексоры 49 и 50, Выполненные на микросхемах 35 блоки 51-54 памяти, управляющий вход 55, адресный вход 56,управляющий вход 57, входы 58 информации, адресные входы 59 и 60, управляющий вход 61.

Блоки памяти разделены на две зоны: зона А содержит блоки 51 и 52( эона  — блоки 53 и 54, Зоны имеют общие входы информации 58 и управления записью 61. Вы- 4 ходы зон объединены в выходы 62 устройства ° Зоны разделяются адресным входом, который поступает на вход

22 устройства, причем состояние

"0" выбирает зону А, состояние "1" ,зону В. Выборка зоны осуществляется дешифратором GAS (синхросигнал приема столбца), построенным на элементах И-НЕ 37 и 38. Дешифратор RAS (синхросигнал приема строки) постро- Ы ен на элементах 33-36, 39-42.

Элементы 32-36, 39-47 управляют разрешением на прохождение сигнала

49 2

ЙБ в блоки памяти для выборки или для регенерации, элементы 32 и 43 также управляют прохождением на выход мультиплексоров адреса обращения или адреса строки регенерации.

Дешифрация производится двумя разрядами адреса обращения, поступающими на входы 22 и 56 соответственно.

Вход 22 является общим (фиг. 1 и 2), выходы 24-27 на фиг, 1 являются выходными, а на фиг. 2 — входными.

Два. мультиплексора 49 и 50 пропускают на адресный вход АО блоков зон

А и B соответственно адрес строки и столбца обращения или адреса строки регенерации. Аналогично мультиплексируются остальные разряды адреса блоков памяти. Принцип такой организации заключается в том, что при распределенном методе регенерации в период между запросами на регенерацию одной строки одновременно с обслуживанием обращения в зону А по заданному адресу в зоне B производится регенерация той строки, адрес которой определяет счетчик строк. Соответственно при обращении в зону

B в зоне А производится регенера;ция. В этом случае к моменту, определяемому генератором импульсов регенерации, запрос на регенерацию не вырабатывается, и. доступ к памяти свободен.

Рассмотрим работу устройства в период, когда нет обращений к памяти.

Исходное состояние триггеров 16 и 17 управления регенерацией — единичное, триггера 10 установки — нулевое„ По синхроимпульсам, поступающим по входу 19 генератор 6 импульсов регенерации, являющийся двоичным.счетчиком, производит счет до появления на его выходе отрицательного перепада, блокирующего дальнейшее прохождение синхроимпульсов на

С-вход генератора. На выходе элемента 5 формируется положительный период, устанавливающий триггер управления режимом в состояние обслуживания регенерации, т.е. на выходе

28 — низкий уровень. Производится цикл регенерации, в конце которого формируется сигнал конца цикла регенерации, поступающий по шине 20 в устройство на первый вход элемента И 4 и сбрасывающий генератор импульсов регенерации в состояние 0", в ре1239749

Устройство для управления регенерацией динамической памяти, содержащее генератор импульсов регенерации, счетчик строк, элемент И, инвертор и триггер управления режимом, второй вход которого является входом обращения устройства, а первый и второй выходы — выходами регенерации и запроса устройства, выход генератора импульсов регенерации соединен с входом счетчика строк и входом инвертора, выход которого соединен с вторым входом элемента И, первый вход которого является входом конца цикла регенерации устройства, а выход соединен с вторым входом генератора импульсов регенерации, выходы счетчика строк являются выходами адреса строки устройства, о т л и ч а ю—

45 зультате чего на выходе генератора

6 импульсов регенерации формирует- ся положительный перепад (задний фронт отрицательного сигнала). Счетчик 7 строки увеличивает свое состояние на единицу, формируя адрес следующей строки регенерации. Тригrep 10 установки устанавливается в состояние "1", если хотя бы один из триггеров 16 или 17 находится в сос- tO тоянии "0", так как отсутствует обращение, то на первом входе элемента И-ИЛИ-НЕ 15 и íà его выходе фор— мируется низкий уровень, устанавливающий триггеры 16 и 17 управления регенерацией в состояние "1". Единичное состояние триггеров дает.разре— шение на проведение регенерации в . своей зоне в режиме обращения или регенерации. 20

Установка триггеров управления регенерацией в состояние "1" формирует на выходе элемента И-НЕ 2 низкий уровень, сбрасывающий триггер

10 установки в состояние "0".

Если в период между запросами на регенерацию, определяемый генератором 6 импульсов регенерации, производится обращение, например, в зону

А (в этот момент на адресном входе

22 — низкий уровень), то триггер упI равления режимом состояния обслуживания запроса (второй выход триггера,соответственно выход 27 — на низком уровне), и элементы И-НЕ 39-42 дают разрешение на прохождение сигнала БЗ не только в выбранный блок зоны А, ио и в оба блока зоны В. Так как на первом и четвертом входах элемента И-ИЛИ-НЕ 32 низкие уровни, 4О то на его выходе имеется высокий уровень, и мультиплексор 49 передает на адресный вход микросхемы зоны А сначала адрес строки, затем по сигналу WE на шине 61 — адрес столбца кода адреса. Соответственно на выходе элемента И-ИЛИ-НЕ 43 имеется низкий уровень и мультиплексор 50 посылает на адресный вход микросхемы зоны В адрес строки регенерации. Ниэ- 50 кий уровень на входе 22 дает разрешение на прохождение сигнала CAS (шина 55) на микросхемы зоны-А. Таким образом, при обращении в зону

А в зоне В производится регенера- 55 ция. Сигнал "Строб", поступающий по входу 23 (фиг. l),ïðoõoäèò через элемент 14 и сбрасывает триггер 17 управления регенерацией в состояние

"0". Если в этот период имеется повторное обращение в зону А, то в зоне В регенерация уже не произведена.

При обращении в зону В (на адресном входе 22 — высокий уровень) аналогично производится регенерация в зоне А и сброс триггера 16 управления регенерацией.

Отсюда следует, что, если в период между запросами регенерации обслуживались как минимум два обращения в разные зоны, то оба триггера управления регенерацией находятся в состоянии "0", и на выходе элемента

И-НЕ 1 имеется низкий уровень, запрещающий блокировку синхроимпульсов при появлении на выходе генератора импульсов регенерации отрицательного перепада. Генератор импульсов регенераций продолжает счет, и на выходе элемента И-ИЛИ-НЕ 5 не появляется сигнал запроса на регенерацию. По заднему фронту выходного сигнала генератора 6 импульсов регенерации производится увеличение на единицу состояния счетчика строк и установка в состояние "1" триггеров 16 и

17 управления регенерацией. Для исключения изменений состояния последних в процессе обслуживания обращения во время действия сигнала RAS установка в единичное состояние триггеров при обращении синхронизирована с сигналом "Строб", который вырабатывается после окончания сигнала RAS.

Формула изобретения

1239749

15 щ е е с я тем, что, с целью повышения быстродействия, в него введены два триггера управления регенерацией, триггер установки, три элемента

И-ИЛИ-НЕ, два элемента И-НЕ, два элемента И, два дополнительных инвертора, при этом выход генератора импульсов регенерации подключен к первому входу второго элемента И-ИЛИНЕ и С-входу триггера установки, D-вход которого является первым входом установки режима устройства, первый вход первого элемента И-ИЛИ-HE является входом синхроимпульсов устройства, выход первого элемента ИИЛИ-НЕ соединен с первым входом генератора импульсов регенерации, выход первого элемента И-НЕ соединен с вторым входом первого элемента ИИЛИ-НЕ, выход второго элемента И-НЕ 20 соединен с R-входом триггера установки, выход второго элемента И-ИЛИНЕ соединен с первым входом триггера управления режимом, второй выход которого подключен к первому входу третьего элемента И-ИЛИ-НЕ и входу второго дополнительного. инвертора, выход которого подключен к четвертому входу третьего элемента И-ИЛИ-НЕ вход первого дополнительного инвертора является адресным входом устройства и подключен к второму входу первого элемента И, второй вход второго элемента И подключен к выходу первого дополнительного инвертора, первые входы элементов И являются стробирующими входами устройства и соединены с пятым входом третьего элемента И-ИЛИ-НЕ, второй и третий входы которого соединены с выходом триггера установки, а выход — с .Sвходами триггеров управления регенерацией, D-входы которых являются вторым и третьим входами режима устройства, а С-входы соединены с выходами соответственно первого и второго элементов И, единичные выходы триггеров управления регенерацией являются выходами управления регенерацией устройства и подключены к первому и второму входам второго элемента И-НЕ, нулевые выходы триггеров управления регенерацией подключены к первому и второму входам первого элемента И-HE и второму и третьему входам второго элемента И-ИЛИ-HE.

1239749

26

2

Фиг.2

Составитель С.Шустенко

Редактор Н.Бобкова Техред Н.Бонкало Корректор А,Обручар

Заказ 3401/51 „ Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для управления регенерацией динамической памяти Устройство для управления регенерацией динамической памяти Устройство для управления регенерацией динамической памяти Устройство для управления регенерацией динамической памяти Устройство для управления регенерацией динамической памяти 

 

Похожие патенты:

Изобретение относится к запоминающему устройству и к ведущему устройству, использующему это запоминающее устройство

Изобретение относится к области микроэлектроники и может быть использовано в динамических ВДП БИС

Изобретение относится к вычислительной технике и может быТь использовано в устройствах сдвига, построенных на базе 1щклического сдвигателя

Изобретение относится к вычислительной технике и может быть использовано в запоминающих, устройствах на КМДП-транзисторах для запоми-г нания адресных сигналов и формирования сигналов, поступающих на дешифраторы запоминающего устройства

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируе- .мы.ч ПЗУ, так и многократно мерепрограммируемы .х ЗУ новын1енной информационной е.мкости на основе МДП-структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к микроэлектронике и может быть использовано при разработке репрограммируемых постоянных запоминагацих устройств
Наверх