Устройство для регенерации информации в блоке памяти

 

Союз Советснии

Соцнапнстнчесинк

Респубпни

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИ4ЕТЕЛЬСТВУ (Ii)951389 (61) Дополнительное к авт. свнд-ву— (22)Заявлено 01 09.80 (21) 2977176/18-24 с присоединением заявки М (23) Приоритет (5l ) М. Кл.

G 11 С 7/00

3Ъсударстаенный камнтет

СССР на делам нэабретеиий н открытий (5З) УЙК 681.327 (088.8) .

Опубликовано 15. 08. 82. Бюллетень № 30

Дата опубликования описания 17.08.82 (72) Авторы изобретения

В. И. Серов и С. Н. Шутова (71) Заявитель (54) УСТРОЙСТВО ДЛЯ РЕГЕНЕРАЦИИ ИНФОРМАЦИИ

В БЛОКЕ ПАМЯТИ

Изобретение относится к запоминающим устройствам, в частности к оперативным запоминающим устройствам (ОЗУ ) динамического типа, которые для сохранения записанной в них информации

5 требуют периодического к ним обращения (восстановления или регенерации инФормации).

Известно устройство для регенерации информации в оперативном блоке памяти, содержащее счетчик, дешифратор и регистр адреса, входной и выходной регистры числа и схему управления обращением к ОЗУ. На входы счет чика и регистра адреса поступают с внешней шины код адреса записываемого или считываемого числа и тактовый сигнал регенерации. Обращение к ОЗУ осуществляется произвольно-последовательно, а в промежутках между обраще-20 ниями последовательно по строкам производится регенерация t lj.

Последовательный доступ к нужной ячейке ОЗУ создает неудобство в исполь зовании и увеличивает время обращения к ОЗУ.

Наиболее близким по техническому ре. решению к данному изобретению является устройство для регенерации информации, содержащее мультиплексор, выходы которого подключены к выходной шине адреса и блоку запоминания, одна группа входов мультиплексора подключена к входной шине адреса, другая группа входов подключена к выходам счетчика адреса регенерации, вход которого подключен к запускающему выхо" ду блока управления регенерацией, вход сброса блока управления регенерацией соединен с последним выходом счетчика адреса регенерации, запрещакиций вход блока управления регенерацией соединен с выходом блока запоминания и разрешающим входом блока обращений f2).

Однако аппаратурные затраты на реализацию этого устроиства достаточно велики, особенно при больших обкомах

9 4

Обращение к ОЗУ между циклами регенерации производится путем подачи кода адреса на входы мультиплексора 1 и подачи сигнала "Обращение к. памяти" на управляющий вход устройства. При этом мультиплексор 1 разрешает прохождение кода внешнего адреса от ЭВМ на адресные входы ОЗУ, а на запре" щающем входе формирователя 4 отсутствует сигнал запрета обращений и внеш" ний сигнал "Обращение к памяти" пропускается формирователем 4 на выход устройства.

По истечении времени хранения информации в ОЗУ блок 3 вырабатывает тактовые сигналы, которые поступают на вход счетчика 2, и сигнал запрета обращений, который поступает на запрещающий вход формирователя 4. При этом счетчик 2 выдает последовательно коды адреса регенерации на входы мультиплексора 1, который пропускает этот код на адресные выходы уст;ройства. По окончании перебора всех адресов строк ОЗУ отрицательный фронт на выходе старшего разряда счетчика 2 поступает на первый вход блока 3, который, в свою очередь, снимает сигнал запрета .обращений на входе формирователя 4 и прекращает выработку тактовых сигналов.

Если сигнал "Обращение к памяти" поступает на вход формиров1ателя 4 в процессе регенерации, то он одновременно поступит и на управляющий вход синхронизатора 5. При наличии сигнала синхронизации, поступающего с блока 3 и означающе го окончание ре гене рации очередной строки ОЗУ, сигнал "Обращение к памяти" вызывает появление на выходе синхронизатора 5 сигнал прерывания регенерации, который, в свою очередь, поступает на второи вход блока 3. При этом процесс регенерации приостановится и устройство перейдет из режима регенерации в режим обращения, описанный выше, а на выходе формирователя 4 появляется сигнал, который поступает на вход счетчика 6 и вызыва" ет его срабатывание. После того как обмен .ЭВМ с ОЗУ завершается, сигнал

"Обращения к памяти" снимается. Это вызывает снятие сигнала прерывания с второго входа блока 3 и процесс регенерации в устройстве возобновляется до момента ее окончания или нового поступления сигнала обращения. Число обращений за каждый цикл регенерации

3 95138

ОЗУ, так как блок запоминания должен содержать ряд логических схем, дешифратор строк и блок элементов памяти, число которых равняется количеству строк ЗУ. )(роме того, устройство отличается невысокой скоростью работы.

Цель изобретения - повышение быстродействия и упрощение устройства.

Поставленная цель достигается тем, 10 что в устройство для регенерации информации в блоке памяти, содержащее мультиплексор, счетчик адреса, блок местного управления, формирователь сигналов обращения к памяти, один из 15 входов которого подключен к первому выходу блока местного управления, другой вход является управляющим входом устройства, а выход - управляющим выходом устройства, одни из входов муль. в типлексора соедйнены с выходами счетчика адреса, выходы и другие входы являются соответственно адресными выходами и входами устройства, первый вход блока местного управления подключен к одному из выходов счетчи" ка адреса, вход которого соединен с вторым выходом блока местного управле ния, введены счетчик сигналов прерываний и синхронизатор, входы которо- 30

ro подключены соответственно к выходу счетчика сигналов прерываний, второму выходу блока местного управления и управляющему входу устройства, а выход соединен с вторым входом блока З5 местного управления, третий выход которого подключен к одному из входов счетчика сигналов прерываний, другой вход которого подключен к управляющему выходу устройства, 40

На чертеже изображена функциональная схема устройства для регенерации информации в блоке памяти.

Устройство содержит мультиплексор 1, счетчик 2 адреса, блок 3 мест-45 ного управления, формирователь 4 сигналов обращения к памяти, синхронизатор 5 и счетчик 6 сигналов прерываний. При этом блок 3 содержит одновибратор 7, элемент И 8 и управляе" мый мультивибратор 9. Синхронизатор 5 содержит элемент И 1О, элемент НЕ 11 и триггер 12. Счетчик 6 выполнен в виде двоичного счетчика с установкой в начальное состояние (например, в 55 виде микросхемы 155ИЕ6).

Устройство работает следующим образом.

5 9 фиксируется счетчиком 6 и может быть ограничено в различных реализациях устройства в зависимости от времени обмена ЭВМ с ОЗУ. Если число прерываний за определенный цикл регенерации достигает значения ограничения, то на выходе счетчика 6 появляется сигнал переполнения, который поступает на вход синхронизатора 5 и запрещает выдачу сигнала прерывания на второй вход блока 3.

По окончании цикла регенерации счетчик 6 устанавливается в нулевое состояние и будет заблокирован в этом состоянии до следующего цикла регенерации сигналом, поступившим с блокирующего выхода блока 3 на вход счетчика 6.

В предлагаемом устройстве для регенерации информации синхронизатор и счетчик сигналов прерываний собраны на двух корпусах микросхем серии

К155, тогда как для реализации блока запсуинания, приведенного в прототипе, потребуется не менее 12 микросхем серии К155. Максимальное время обращения к ОЗУ снизилось с 64 мкс до 1 мкс, что существенно в системах, работающих в реальном масштабе времени.

Формула изобретения

Устройство для регенерации информации в блоке памяти, содержащее мультиплексор, счетчик адреса, блок

51389 б . местного управления, формирователь сигналов обращения к памяти, один из входов которого подключен к первому выходу блока местного управления, другой вход является управляющим входом устройства, а выход - управляющим выходом устройства, одни из входов мультиплексора соединены с выходами, счетчика адреса, выходы и другие в входы являются соответственно адресны» ми выходами и входами устройства, первый вход блока местного управления подключен к одному из выходов счет" чика адреса, вход которого соединен ь с вторым выходом блока местного управления, о т .л и ч а ю щ е е с я тем, что, с целью повышения быстродействия и упрощения устройства, оно содержит счетчик сигналов прерываний го и синхронизатор, входы которого.подключены соответственно к выходу счетчика сигналов прерываний, второму выходу блока местного управления и управляющему входу устройства, а выход

2s соединен с вторым входом блока местного управления, третий выход которого подключен к одному из входов счетчика сигналов прерываний, другой вход которого подключен к управляющему вызв ходу устройства.

Источники информации, принятые во внимание при экспертизе

l. Авторское свидетельство СССР

У 691925, кл. G 11 С 11/34, 1977.

2. Авторское свидетельство CCCP и 637863, кл. G 11 С 7/00, 1977 (прототип).

951389

Составитеуь В. Рудаков

Редактор Н, Воловик Техред M. Tenep opgeKToQ Г. Решетни к

Заказ 5958/59 Тираж 622 Подпи сное

ОНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Иосква Н-35 Раушская наб. g. 4/5

Филиал ППП "Патент", г. Ужгород, ул ° Проектная,

Устройство для регенерации информации в блоке памяти Устройство для регенерации информации в блоке памяти Устройство для регенерации информации в блоке памяти Устройство для регенерации информации в блоке памяти 

 

Похожие патенты:

Изобретение относится к запоминающему устройству и к ведущему устройству, использующему это запоминающее устройство

Изобретение относится к вычислительной технике и может быть использовано в запоминающих .устройствах на динамических элементах памяти
Наверх