Коммутатор

 

Изобретение относится к автоматике и вычислительной технике и может быть, использовано для комнутйшт электрических сигналов. Изобретение позволяет повысить надежность устройства за счет обеспечения коррекции сбоев и сокрацения объема оборудования. Коммутатор содержит дешифратор, элемент ИЛИ, N ключей и N блоков коррекции , каждый из которых состоит из двух элементов И и двух элементов ИЛИ. Введение дополнительных второго дешифратора , второго и третьего элементов ИЛИ, двух элементов И, элемента задержки и в каяф(ый блок коррекции третьего элемента И позволило избежать ошибочных срабатываний ключей при сбоях в работе девифраторов.1 ил.

QQ Ol) др g Н 03 М 5/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н *ВТОВСНОВУ СВНВВИВВСТВУ

Р,С

7 (Н я

1 j$

1т, /

Ъ (21) 3876077/24-24 (22) 25.03.85 (46) 30.08.86. Бюл. Н 32 (72) С.ВВПушкарев (53} 681.325 (088.8) (56) Авторское свидетельство СССР

В 811282, «л. С 06 Р 11/00, 1981.

Авторское свидетельство СССР

В 1073778, кл. 6 06 F 15/46, 1982. (54) КОИИУТАТОР (57) Изобретение относится к автоматике и вычислительной технике и монет быть, использовано для коммутации электрических сигналов. Изобретение поз- .

ЙН»,, воляет повысить надежность устройст= ва за счет обеспечения коррекции сбоев и сокращения обьема оборудования.

Коммутатор содермит дешифратор, элемент ИЛИ, Я ключей и N блоков коррекции, каждый из которых состоит из двух элементов И и двух элементов ИЛИ.

Введение дополнительных второго де шифратора, второго и третьего элементов ИЛИ, двух элементов И, элемента задерики и в каждый блок коррекции третьего элемента И позволило избе» кать ошибочных срабатываний ключей при сбоях в работе дезвфраторов.1 нл.

1254585 2

Изобретение относится к автоматике и вычислительной технике и может быть использовано для коммутации электрических сигналов.

Цель изобретения — повышение надежности устройства за счет обеспечения коррекции сбоев и сокращения объема оборудования.

На чертеже представлена функциональная схема устройства.

Коммутатор содержит первый и второй дешифраторы 1 и 2, 1! ключей 3, первый, второй и третий элементы 4, 5 и б ИЛИ, nepabN и второй элементы

7 и 8 И, элемент 9 задержки, Ы блоков 1О коррекции, каждый из которых содержит первый, второй и третий элементы 11, 12 и 13 И и первый и второй элементы 14 и 15 ИЛИ.

Коммутатор работает следующим образом.

При подаче на вход устройства двоичного кода возбуждаются, одноименные выходы первого и второго дешифраторов 1 и 2.

Сигнал «1« с возбужденного выхода дешифратора 1 поступает иа первый инверсный вход третьего элемента

13 И, прямой вход первого элемента

11 И и первый вход первого элемента 14 ИЛИ блока 10 коррекции. Аналогично сигнал с возбужденного выхода второго дешифратора 2 поступает на первый инверсный вход первого элемента 11 И, вход третьего элемента !

3 И и нервый вход второго элемента

15 ИЛИ.

Сигналы 1" с возбужденных выходов дешифраторов f и 2 поступают также на соответствующие входы второго и третьего элементов 5 и 6 ИЛИ. При этом на выходах второго и третьего элементов 5 и 6 ИЛИ, а следовательно, и на выкоде первого элемента 7 И будут «1", Сигнал «О« с выхода элемента 7 И поступит на вторые инверсные входы элементов 11 и 13 И, закрывая их.

Таким образом, сигнал "1« с первого и второго дешифраторов и 2 пройдет через элементы 14 и 15 ИЛИ соответственно на первый и второй входы элемента 12 И, с выхода которого сигнал поступает на управляющий вход соответствующего ключа 3, открывая его и на соответствующий вход первого элемента 4 ИЛИ, на выходе которого, а следовательно, и на пер5

25 вом контрольном выходе устройства появляется " 1", свидетельствующая о правильной работс. устройства.

Этот же сигнал поступает на инверсный вход второго элемента 8 И, препятствуя тем самым прохождению на его выход, являющийся вторым контрольным выходом устройства, сигнала ошибки, поступающего на вход элемента 8 И с выхода элемента 7 И через элемент 9 задержки.

В случае появления сбоя в работе одного из дешифраторов 1 и 2 в блоках 10 коррекции происходит корректировка работы устройства, чтобы открылся ключ 3, соответствующий поданному на входы устройства кода, либо на второй контрольный выход устройства подается сигнал ошибки, свидетельствующий о сбое в работе устройства, при этом не открывается ни один ключ 3.

Основными видами отказов дешифраторов 1 и 2 являются пропадание сигнала на выходе и появление на выхо- де ложных сигналов помимо запрограммированного. При пропадании сигнала на одном из двух одноименных выходов дешифраторов 1 и 2 откроется элемент 11 И (при отсутствии сигнала с второго дешифратора 2) или эле-. мент 13 И (при отсутствии сигнала с первого дешифратора 1), так как на обоих инверсных входах будет сигнал

«О«

Так как на выходе одного из дешифраторов 1 и 2 имеется сигнал «1« (пусть на выходе дешифратора 2), то он поступает на вход элемента 13 И, на первом и втором инверсных входах которого присутствует нулевой потенциал, на первый вход элемента 15 ИЛИ и на первый инверсный вход элемента

11 И, который из-эа этого закрыва-—

g5 ется.

Таким образом, в данном блоке 10 . коррекции единичный потенциал с выхода открытого элемента 13 И пройдет через элемент 14 ИЛИ на первый вход

50 элемента 11 И, на второй вход которого сигнал ностунает с выхода элемента 15 ИЛИ. Элемент 12 И открывается, и сигнал «1« с его выхода вы зывает.срабатывание соответствующего ключа 3, а также проходит через первый элемент 4 ИЛИ на первый контрольный выход устройства, свидетельствуя о правильном функционировании ком1254585 мутатора, и на инверсный вход второго элемента 8 И, препятствуя прохождению сигнала ошибки на второй контрольный выход устройства.

Ложный сигнал, появившийся на вы- 5 ходе одного из дешифраторов 1, 2, совместно с правильными не могут вызвать срабатывание какого-либо ключа 3 помимо того, который соответствует поданному на вход устройства двоич- 10 ному коду, так как на входах второго и третьего эл=ментов 5 и 6 ИЛИ присутствуют единичные сигналы, поэтому единичные сигналы будут также присутствовать на обоих входах элемен- 15 та 7 И, с выхода которого сигнал поступит на входы всех блоков 10 коррекции, что вызовет закрытие элементов 11 и 13 И во всех блоках 10 коррекции, а ложный сигнал сможет выз- 20 вать срабатывание ключа 3 только пройдя через элементы 11 и 13 И в зависимости от того, с какого дешифратора 1, 2 он поступает.

Таким образом, запрограммирован- 25 ные сигналы с двух одноименных выходов дешифраторов 1 и 2 пройдут соответственно через элементы 14 и

15 ИЛИ соответствующего.блока 10 коррекции на первый и второй выходы эле" 30 мента 12 И, который откроется и вызовет срабатывание необходимого ключа 3.

Единичный потенциал с выхода элемента 12 И доступит на вход первого элемента 4 ИЛИ, с выхода которого снимается сигнал, свидетельствующий о нормальной работе устройства, и закроет второй элемент 8 И.

5. случае возникновения На выходе 0 одного из дешифраторов 1, 2 сигнала, соответствукщего входному коду, а на выходе другого ложного ни сдин из ключей 3 не сработает,. так как единичные потенциалы с выходов элементов 5 и 6 ИЛИ поступят на оба входа элемента 7 И, с выхода которого сигнал поступит на вторые инверсные входы всех элементов 11 и 13 И, что вызовет закрытие этих элементов во 0 всех блоках 10 коррекции. Так как истинный и ложный сигналы появились на разноименных выходах дешифраторов 1 и 2, то на первый и второй входы блоков 10 коррекции поступит не более одного сигнала "1", который сможет пройти только через один элемент 14 или 15 ИЛИ на один из

L входов элемента 12 И, чего недоста точно для его открывания.

Таким образом, ни на одном выходе элементов 12 И, а следовательно, и на входах элемента 4 ИЛИ не будет

"0" с выхода элемента 4 ИЛИ поступит на инверсный вход второго элемента 8 И.

Сигнал с элемента 7 И поступит на вход элемента 9 задержки, с выхода которого единичный потенциал пойдет на прямой вход элемента 8 И, который при этом откроется и с его выхода на второй контрольньй выход устройства поступит сигнал, свидетельствующий о сбое в работе коммутатора.

Формула изобретения

Коммутатор, содержащий первый дешифратор, первый элемент ИЛИ, N ключей и N блоков коррекции, каждый из которых состоит из двух элементов И и двух элементов ИЛИ, выходы дешифратора подключены к первым входам первых элементов И и ИЛИ соответствующих блоков коррекции, выход первого элемента ИЛИ подключен к первому входу второго элемента И блока коррекции, выход которого соединен с соответствующим входом элемента ИЛИ, отличающийся тем, что, с целью повышения надежности коммутатора, в него введены второй дешифратор, второй и третий элементы ИЛИ, два элемента И и элемент задержки, а в каждый блок коррекции — третич элемент И, вход которого объединен с первма входом второго элемента ИЛИ и с первым инверсным входом первого элемента И и соединен с соответствующим входом второго элемента ИЛИ, выходы первого и третьего элементов И блока коррекции подкл.очены к вторым входам соответственно второго и первого элементов ИЛИ, выход второго элемента ИЛИ блока коррекции соединен с вторым входом второго элемента И, первый инверсный вход третьего элемента И объединен с входом первого элемента И, вторые инверсные входы первого и третьего элементов И блока коррекции объединены и подключены к выходу первого элемента И, одноименные входы первого н второго дешифраторов объединены и являются входами коммутатора, выходы первого и второСоставитель Г.Козуля

-Техред В.Кадар

Корректор E.Ñèðîõìàí

Редактор И,Нетрова

Заказ 4729/58 Тираж 81á Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r.ужгород, ул. Проектная, 4.

Б 1 га дешифраторав соединены с входами соответственна третьего н второго элементов ИЛИ, выходы которых подключены соответственно к первому и второму входам первого элемента И, выход которого через элемент задержки соединен с входом второго элемента И, инверсный вход которого сое254585 Ь динен с выходом первого элемента ИЛИ и является первым контрольным выхо" дом коммутатора, а выход второго элемента И является вторым контрольным выходом коммутатора, выход второго элемента И блока коррекции соединен с управляющим входом соответствуви1е" го ключа.

Коммутатор Коммутатор Коммутатор Коммутатор 

 

Похожие патенты:

Изобретение относится к автоматике и телемеханике, может быть использовано в цифровых системах передачи и позволяет упростить устройст-- во и повысить помехоустойчивость

Декодер // 1236615

Изобретение относится к вычислительной технике и может быть использовано В системах сбора, обработки и передачи информации

Изобретение относится к вычислительной технике, может быть использовано в автоматике и в системах числового программного управления и позволяет повысить достоверность преобразования информации

Изобретение относится к импульсной технике и может использоваться для ввода информации4 Изобретение позволяет повысить помехоустойчивость и надежность устройства за счет снижения влияния несинфазных помех и сокращения объема оборудования

Изобретение относится к автоматике и может быть использовано в измерительно-вычислительных комплексах в качестве вычислителя функциональных зависимостей от частотно-импульсных сигналов

Изобретение относится к измерительной и вычислительной технике и может быть использовано в системах обработки и передачи информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для кодирования информации (цифр и чисел) трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к импульсной технике и может быть использовано в цифровых системах для преобразования двоичного кода во многозначный - четырех и восьмизначный коды

Изобретение относится к способу преобразования последовательности m-битовых информационных слов в модулированный сигнал, где m - целое число, при котором n-битовое кодовое слово выдается для каждого полученного информационного слова, где n - целое число, превышающее m, и выданные кодовые слова преобразуются в модулированный сигнал, и в котором последовательность информационных слов преобразуется в последовательность кодовых слов в соответствии с правилами преобразования таким образом, что соответствующий модулированный сигнал удовлетворяет заранее определенному критерию, и в котором кодовые слова распределяются, по меньшей мере, на группу первого типа и, по меньшей мере, группу второго типа, при этом выдача каждого из кодовых слов, принадлежащих группе первого типа, устанавливает первый тип состояния кодирования, определяемого связанной группой, выдача каждого из кодовых слов, принадлежащих группе второго типа, устанавливает второй тип состояния кодирования, определяемого связанной группой и информационным словом, связанным с выдаваемым кодовым словом, и, когда одно из кодовых слов присваивается полученному информационному слову, это кодовое слово выбирается из множества кодовых слов, которое зависит от состояния кодирования, установленного при выдаче предшествующего кодового слова, причем множества кодовых слов, принадлежащих состояниям кодирования второго типа, не содержат никаких кодовых слов совместно, а группа второго типа содержит, по меньшей мере, одно кодовое слово, связанное с множеством информационных слов, среди которых соответствующее информационное слово распознается обнаружением соответствующего множества, элементом которого является следующее кодовое слово

Изобретение относится к вычислительной технике и может быть использовано в системах управления

Изобретение относится к области систем обработки, хранения и передачи цифровых данных с возможностью обнаружения и исправления ошибок

Изобретение относится к вычислительной технике и может быть использовано в системах передачи цифровой информации

Изобретение относится к технике связи и может быть использовано в адаптивных синхронных и асинхронных системах связи
Наверх