Цифровой дискриминатор

 

Предлагаемой цифровой дискриминатор относится к области автоматики и вычислительной техники и может найти применение в системах регистрации и обработки случайных сигналов, в частности может быть использован для обработки данных, получаемых от координатографа. Целью изобретения является расширение области применения за счет формирования сигнала о смене знака приращения и очередного после экстремума значения уровня дискриминации , равного предшествующему. Дискриминатор содержит счетчик, переключатель уровней, первую, вторую и третью схемы сравнения, группу элементов И, первый, второй и третий регистры, сумматор, коммутатор и блок управления, включающий элементы И, ИЛИ, триггер, формирователь, первый и второй элементы задержки. В блок управления цифрового дискриминатора введены элемент НЕ, элементы ИЛИ, И, триггер экстремума, элементы 2И-ИЛИ, триггер-детектор направлений, а третья схема сравнения имеет-дополнительные выходы Больше и Меньше, подключенные к блоку управления. Принцип работы предлагаемого цифрового дискриминатора заключается в определении кратности анализируемой величины шагу уровней дискриминации путем деления этой величины на величину шага при условии разрешения вьшода очередного после экстремума значения уровня дискриминации, равного предшествующему . Для отсчета уровней дискриминации от первоначально поступившей анализируемой величины остаток от деления ее запоминается, а затем вычитается из последующих значений анализируемых величин. 2 ил. Q Id сл to О со ю 4 4 «

СОЮЗ СОВЕТСНИХ

РЕСПУБЛИН

< 4 G 06 F 7/02

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ,» ю.;, И А ВТОРСНОМ,Ф СВИДЕТЕЛЬСТВУ

» (21) 3821377/24-24 (22) 06.12.84 (46) 23.09.86. Был. ¹ 35 (7 1) Специальное конструкторское бюро биологического приборостроения с опытным производством Института физики АН АЗССР (72) N.H.Øòeéíáåðã и Л.N.Èèòðîôàíoâà (53) 681.325.5(088.8) (56) Авторское свидетельство СССР № 591854, кл. G 06 F 7/00, 1974.

Авторское свидетельство СССР № 1154665, кл. G 06 Р 7/02, 1985. (54) ЦИФРОВОЙ ДИСКРИМИНАТОР (57) Предлагаемый цифровой дискриминатор относится к области автоматики и вычислительной техники и может найти применение в системах регистрации и обработки случайных сйгналов, в частности может быть использован для обработки данных, получаемых от координатографа. Целью изобретения является расширение области применения за счет формирования сигнала о смене знака приращения и очередного после экстремума значения уровня дискриминации, равного предшествующему.

Дискриминатор содержит счетчик, пере„.SU„„3259244 А1 ключатель уровней, первую, вторую и третью схемы сравнения, группу элементов И, первый, второй и третий регистры, сумматор, коммутатор и блок управления, включающий элементы И, ИЛИ, триггер, фор ирователь, первый и второй элементы задержки. В блок управления цифрового дискриминатора введены элемент НЕ, элементы ИЛИ, И, триггер экстремума, элементы 2И-ИЛИ, триггер-детектор направлений, а третья схема сравнения имеет дополнитель. ные выходы "Больше" и "Меньше", подключенные к блоку управления. Принцип работы предлагаемого цифрового дис- с

Я криминатора заключается в определении кратности анализируемой величины шагу уровней дискриминации путем деления этой величины на величину шага при условии разрешения вывода очередного после экстремума значения уровня дискриминации, равного предшествующему. Для отсчета уровней дискриминации от первоначально поступившей анализируемой величины остаток от де- Ю ления ее запоминается, а .затем вычитается из последующих значений анали- ЬФ зируемых величин. 2 ил. 4h

1259244 2

Изобретение относится к автоматике и вычислительной технике..и может найти применение в системах регистрации и обработки случайных сигналов, в частности может быть использовано для обработки данных, получаемых от координатографа.

Цель изобретения — расширение области применения за счет формирования сигнала о смене знака приращения и очередного после экстремума значения уровня дискриминации, равного предыдущему.

ha фиг. 1 приведена структурная схема цифрового дискриминатора; на фиг.2 — функциональная схема блока управления.

Цифровой дискриминатор содержит информационный вход 1 дискриминатора, счетчик 2, регистры 3-5, схемы

6-8 сравнения, переключатель 9 уровней, блок 10 управления, коммутатор 11, сумматор 12, группу элементов И 13, вход 14 начала цикла и выходы I5 и 15 .дискриминатора.

Блок 10 управления содержит элементы И 17-19, элементы ИЛИ 20 и 21, триггер 22, формирователь 23 заднего фронта импульсов, элементы 24 и

25 задержки, триггер 26 экстремума, элемент HE 27, триггер 28 направления, элементы 2И-ИЛИ 29 и 30, выхо1Ы 31 — 34 блока управления и входы

36 — 39.

Цифровой дискриминатор работает следующим образом.

В исходном состоянии счетчик 2 и регистры 3-5 обнулены. Нулевой потенциал с выхода элемента ИЛИ 20 бло. ка 10 управления через коммутатор 11 подключает значение переключателя 9 уровней к входам первого слагаемого сумматора 12.

К входам второго слагаемого сумматора 12 подается при этом нулевое значение регистра 5.

Перед началом цикла обработки анализируемой величины на управлякиций вход 14 подается сигнал высокого уровня, а затем на информационный вход 1 поступает унитарный код анализируемой величины.

Этот код делится счетчиком 2 на коэффициент деления, устанавливаемый переключателем 9 уровней.

Таким образом, в конце цикла обработки анализируемой величины в счетчике 2 содержится код остатка от де25

55 ления этой величины. Импульсы кратности формируются на выходе схемы 6 сравнения, которые, кроме входа установки В "0" счетчика 2, поступают также на управляющий вход третьего регистра 5.

При этом по фронту действия импульса, формируемого на выходе схемы 6 сравнения, происходит запись в регистр 5 значения суммы, накопленной в сумматоре 12. Данная сумма является вторым слагаемым для последующего прибавляемого числа.

В конце цикла обработки анализируемой величины на управляющий вход 14 ,подается сигнал низкого уровня, в соответствии с которым на выходе элемента ИЛИ 20 блока 10 управления формируется сигнал, переключающий режим коммутатора с целью прибавления к второму слагаемому, содержащемуся в регистре 5, значения остатка от деления этой величины, полученнбго в счетчике 2.

Через время, определяемое импульсным элементом 24 задержки блока 10 управления, достаточное для получения конечной суммы, соответствующей значению анализируемой величины, на выходах элементов задержки блока 10 управления формируются сигналы соответственно записи информации-со счетчика 2 и регистра 5 в регистры

3 и 4 и сигнал вывода информации через группу элементов И 13.

Последующие циклы обработки аналогичны первому, но в конце каждого цикла на выходах блока 10 управления формируются сигналы в том случае, если на входе 35 блока 10 управления— сигнал равенства с выхода схемы 7 сравнения, т.е. начало отсчета последующих анализируемых величин сов" падает с первой, и на входе 37 блока 10 управления — сигнал неравенства с выхода схемы 8 управления, т.е. значение последующей анализируемой величины не равно предыдущей.

При выполнении этих условий на выходе 15 цифрового дискриминатора формируется код анализируемой величины, совпавшей с одним из уровней, дискриминации, а также производится смена информации в регистрах 3 и 4.

Анализ импульсной последовательности, соответствующий исследуемой функции, и принцип выделения участков ее возрастания и убывания с об125ч244 ластью экстремальных значений, лежащих между уровнями дискриминации, заключается в следующем.

Если значение анализируемой величины монотонно возрастает, то оди- 5 ночный потенциал присутствует либо на выходе "Больше" схемы 8 сравнения (при достижении очередного, большего значения уровня дискриминации), либо на выходе "Равно".

При этом реализация указанной схемы 8 сравнения может быть осуществлена одним из известных способов, например с использованием сумматоров и элементов И. г5

Если значение анализируемой величины начинает убывать, то одиночный потенциал присутствует либо на выходе

"Меньше" схемы 8 сравнения, либо на выходе "Равно . 20

Указанные потенциалы через элементы 2И-ИЛИ управляют логикой работы триггера 28 детектора направлений, с прямого вывода которого на выход

16 цифрового дискриминатора подается единичный потенциал (значения анализируемой величины монотонно возрастают), либо нулевой потенциал при убывании значений анализируемой величины. 30

При выводе информации очередного дискриминируемого уровня сигнал с выхода второго элемента 25 задержки в блоке 10 управления устанавливает триггер 26 экстремума в нулевое со- 35 стояние.

Триггер 26 экстремума далее может быть установлен в единичное состояние только после прихода сигнала неравенства с выхода схемы 7 сравнения 40 на вход 35 блока 10 управления.

При наличии области перегиба со значением точек экстремума, лежащих между заданными уровнями дискриминации, единичное значение триггера 26 45 экстремума через элемент ИЛИ 21 разрешает выход кода анализируемой величины, совпавшей с уровнем дискриминации, равного предыдущему при поступлении сигнала равенства с выхода схе-SO мы 7 сравнения на вход 35 блока 10 управления.

Формула изобретения

Цифровой дискриминатор, содержащий счетчик, переключатель уровней, первую, вторую и третью схемы сравнения, коммутатор, первый, второй и третий регистры, сумматор, группу элементов

И, блок управления, включающий формирователь заднего фронта импульса, триггер, первый и второй элементы И, элемент ИЛИ, первый и второй элементы задержки, причем выходы переключателя уровней подключены к первым группам входов коммутатора и первой схемы сравнения, выход которого соединен с входом установки в "О" счетчика, счетный вход которого подключен к информационному входу дискриминатора, а выходы соединены с второй группой входов первой схемы сравнения, первой группой входов второй схемы сравнения, второй группой входов коммутатора и информационными входами первого регистра, выходы которого подключены к второй группе входов второй схемы сравнения, выходы коммутатора подключены к первой группе входов сумматора, вторая .группа входов которого соединена с информационными входами второго регистра, выходами третьего регистра и первой группой входов третьей схемы сравнения, вторая группа входов которой соединена с выходами второго регистра, выходы сумматора соединены с информационными входами элементов И группы и третьего регистра, вход управления записью которого подключен к выходу первой схемы сравнения, вход начала цикла дискриминатора соединен с входом формирователя заднего фронта импульса блока управления, в котором выход формирователя заднего фронта импульса соединен с первыми входами первого и второго элементов И и входом установки в " 1" триггера, инверсный выход которого подключен к второму входу парвого элемента И, выходы первого и второго элементов И соединены с входами элемента ИЛИ, выход которого соединен с управляющим входом коммутатора, первый элемент задержки блока управления — с управляющими входами элементов И группы, выходы которых являются информационными выходами дискриминатора, выход первого элемента задержки блока управления через второй элемент задержки подключен к входам управления записью первого и второго регистров, второй вход второго элемента И блока управления соединен с выходом второй схемы сравнения, о т л и ч а ю щ и й5 1? 59? ся тем, что, с целью расширения области применения за счет формирования сигнала о смене знака приращения и очередного после экстремума значения уровня дискриминации, равного предыдущему, третья схема сравнения выполнена с возможностью сравнения на больше и меньше, а в блок управления введены элемент НЕ, второй,элемент ИЛИ, третий элемент И, триггер 1Р экстремума, первый и второй элементы 2И-ИЛИ, триггер направления, причем выход формирователя заднего фронта импульса соединен с первыми входами третьего элемента И, первой и 15 второй групп входов элементов ?И-ИЛИ, выходы которых подключены к входам соответственно установки в "1" и "0" триггера направления, инверсный и прямой выходы которого подключены к вто- 0 рым входам прямых групп входов соответственно первого и второго элементов 2И-ИЛИ, прямой выход триггера направления является выходом возрастания функции устройства, второй вход второго элемента И соединен с третьими входами первых групп первого и вто рого элементов 2И-ИЛИ, четвертым входом первой группы второго элемента

2И-ИЛИ, вторыми входами вторых групп первого и второго элементов 2И-ИЛИ и через элемент НЕ подключен к вторрму входу третьего элемента И, выход которого соединен с входом установки в

"1" триггера экстремума, вход установки в О которого подключен к выходу второго элемента задержки, а выход соединен с четвертым и пятым входами первых групп соответственно первого и второго элементов 2И-ИЛИ и первым входом второго элемента ИЛИ, выход которого подключен к третьему входу второго элемента И, а второй вход объединен с пятыми входами первых групп первого и второго элементов 2И-ИЛИ и соединен с выходом равенства третьей схемы сравнения, выходы "Больше и Меньше" которой соединены с третьими входами вторых групп соответственно первого и второго элементов 2И-ИЛИ блока управления.

1259244

Составитель Е.Иванова

lexpep, К.Попович Корректор: А.Тяско

Редактор О.Юркоэецкая

Заказ 5122/46 Тирык 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

t13035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, r.Ужгород, ул.Проектная,4

Цифровой дискриминатор Цифровой дискриминатор Цифровой дискриминатор Цифровой дискриминатор Цифровой дискриминатор 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности применяемой в специализированных про- ueccopaic для обработки нечетких множеств

Изобретение относится к автома тике и вычислительной технике и может быть использовано в информационно-измерительных системах и устройствах автоматического регулирования

Изобретение относится к дискретной автоматике и вычислительной технике и может быть использовано для контроля параметров при решении задач регулирования

Изобретение относится к области вычислительной техники и может быть исполь зовано в системах цифровой обработки одномерных и двумерных сигналов , например, для медианной фильтрации сигналов с целью подавления шума

Изобретение относится к автоматике и вычислительной технике и может быть использовано для сравнения чисел, представленных параллельными кодами

Изобретение относится к области автоматики и вычислительной техники и может быть использовано, в частности , для коррекции погрешности умноа 5 в г д е I I I П I I I М I I I I I I I I I I I I I I I М М I М I 1111 II I 1 I 1 t 1 I i I I жителя частоты

Изобретение относится к области вычислительной техники и предназначено для слайсовой сортировки потоков

Изобретение относится к области автоматики и в ычислительной техники и может быть использовано в устройствах автоматического контроля и управления, в системах ЧПУ

Изобретение относится к способам обработки листового материала с сортировкой листов

Изобретение относится к устройствам для сравнения двух комплексных векторных величин в реальном времени и может быть использовано для формирования нестационарных сигналов

Изобретение относится к вычислительной технике и может быть использовано в устройствах сопряжения, предназначенных для обнаружения и удаления компьютерных вирусов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к области специализированной вычислительной техники, а именно - к устройствам для выбора оптимальных решений, и может найти применение при выборе оптимальных решений из ряда возможных вариантов как при проектировании, так и в процессе эксплуатации различных больших и сложных систем

Изобретение относится к области вычислительной техники и может быть использовано при разработке узлов микропроцессора, в частности арифметических устройств, устройств приоритета и тому подобного

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др
Наверх