Запоминающее устройство

 

Изобретение относится к области вычислительной техники и позволяет формировать на экране телевизионного (ТВ) индикатора комбинированное изображение (И), составленное из нескольких кадров выбранного фрагмента И. Фрагмент выбирается с помощью электронной диафрагмы прямоугольной формы, по крайней мере один из размеров которой не более половины линейного размера ТВ растра. Комбинированное И составляется из фрагментов , за ксированных в различные моменты времени - кадры. Это обеспечивается за счет соответств укицего перераспределения памяти запоминающего устройства, которое достигается путем предустановки счетчика адресации при записи ТВ сигнала. Изоб етение позволяет сократить объем аппаратуры, требуемой для анализа И подвижных объектов по методу межкадровой разности , а также упростить визуальный анализ. 5 ил,, 1 табл. кл с to сд ф 00 со О) 14)

1 ч - - Ó- чая ббпр .. те,, 3СОЮЗ СОВЕТСКИХ

РЕСПУБЛИН сю 4 G 11 C 11 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPGHOh6Y СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1116458 (21) 3866343/24-24 (22) 12.03.85 (46) 23.09.86. Бкл. У 35 (71) Ленинградский ордена Ленина ,электротехнический институт им. В.И.Ульянова (Ленина) (72) Ю.И.Буч и С.А.Бурнин (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

У 1116458, кл. G 11 С 11/00, 1983. (54) ЗАПОИИНА1ОЩЕЕ УСТРОЙСТВО (57) Изобретение относится к области вычислительной техники и, позволяет формировать на экране телевизионного (ТВ) индикатора комбинированное изображение (И), составленное из нескольких кадров выбранного фрагмен„„SU„1 59336 А2 та И. Фрагмент выбирается с помощью электронной диафрагмы прямоугольной формы, по крайней мере один из pasмеров которой не более половины линейного размера ТВ растра. Комбинированное И составляется из фрагментов, зафиксированных в различные моменты времени — кадры. Это обеспечивается эа счет соответствующего перераспределения памяти запоминающего устройства, которое достигается путем предустановки счетчика адресации при записи ТВ сигнала. Изобретение позволяет сократить объем аппаратуры, требуемой для анализа И подвижных к объектов по методу межкадровой разности, а также упростить визуальный анализ. 5 нл., 1 табл.

1259336

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, может быть использовано для построения телевизионных систем анализа изображений 5 и является усовершенствованием известного устройства по авт.св. y 1 116458

Целью изобретения является сокра- щение аппаратурных затрат при записи фрагментов изображений, разделенных во времени.

На фиг. 1 представлена схема запоминающего устройства", на фиг. 2-4— схемы вариантов реализации блока управления, коммутаторов и формирователя строб-сигнала соответственно, на фиг. 5 - примеры компоновки формируемых изображений.

Запоминающее устройство (фиг. 1) содержит генератор 1 тактовых импульсов, блок 2 управления, счетчик

3 адреса считывания, состоящий из счетчика 3„ по строке и счетчика 3 по кадру, счетчик 4 адреса поэлементной записи, адресный блок 5, группы

6, ...6„ (где к — число разрядов входной информации) накопителей 7 ...7„ (где 1 — целое число), имеющие также первый 8, второй 9 регистры сдвига и л коммутаторов 10, ... 10„ в каждой группе, входные 11 ;.. 11 и выходные

12 ... 12 информационные шины, эле1 мент И 13, первый 14 и второй 15 триггеры, первый 16 и второй 17 управляющие входы, перв»п 18 и второй 19 3s блоки элементов И-НЕ, формирователь

20 строб-сигнала, преобразователь 21 кода, первый 22 и второй 23 сумматоры, шины 24 координат строб-сигнала и шины 25 начальной установки режима 40 записи, Блок 2 управления (фиг. 2) содержит счетчик 26, формирователи 27-30 сигналов с первого по четвертый и дешифратор-мультиплексор 31. 45

Каждый из коммутаторов 10„...10„ (фиг. 3) содержит элемент ИЛЙ 32, входы которого являются третьим и четвертым управляющими входами коммутатора 10, элемент HE 33, подключен- 50 ный к выходу элемента ИЛИ 32, элементы И 34-37 и элемент ИЛИ 38.

Формирователь 20 строб-сигнала (фиг. 4) содержит четыре счетчика

39-42, три триггера 43-45 и элемент

И 46.

Устройство работает следующим образом.

В режиме считывания обращение происходит ко всем накопителям 7 ...7 и каждой группы 6„...6„ (поскольку все группы накопителей работают идентично), далее везде рассматривается работа одной группы 6„ . Адреса считывания, поступающие на адресные входы А накопителей 7 ...7 через адресный блок 5, задаются счетчиком

3, Смена кодов счетчика 3 производится синхронно с разверткой телевизионного индикатора (не показан). Для этого генератор 1 формирует тактовые импульсы с периодом Тц, равным длительности цикла обращения, поступающие на счетный вход счетчика 3 и

13 импульсы строчной синхронизации в . данном случае строчные гасящие импульсы (СГИ), поступающие на счетный вход счетчика 3 . В данном режиме считывания оба триггера 14 и 15 находятся в состоянии "0", при этом закрываются все элементы И-НЕ блоков

18 и 19 и, независимо от информации на шинах 24; на всех их выходах устанавливается потенциал "1". Также при уровне "0" на входе о преобразователя

21, независимо от информации на шинах

25, íà его выходах х, у устанавливается код согласно таблице. При этом на информационных входах счетчи-. ков 3„ 3 устанавливаются коды х — 1 1 1 1 1 1 + 00000 — 000000 и

Y = 11111111 + 00000001 = 00000000 соответственно. Во время СГИ и кадровых гасящих импульсов (КГИ) эти коды переписываются в счетчики 3 и

3, тем самым обеспечивается последовательное и синхронное с телевизионным растром, начиная с нулевоro адреса, обращение к накопителям 7

11 ...7„ . По примеру в таблице объем памяти накопителей группы рассчитан

8 на запоминание 2 = 256 элементов изображения в течение 2 = 256 строк

8 одного поля телевизионного растра.

С в»гходов D, накопителей 7 ...7 информация поступает на разрядные входы 1), ...1)„ регистров 8 и 9., По сигналу из блока 2 управления„ поступающему в каждом цикле через элемент И 13 на входы синхронизации С 1 регистров 8 и 9, эта информация (первые разряды а соседних по строке элементов изображения) переписывается в один из регистров, в зависимости от сигнала на управляющих входах

V1, допустим — в регистр 8. Во вре12593 мя этого же цикла обращения из другого регистра 9 с выхода n-ro разряда через коммутатор 10, информация, записанная в этот регистр 9 в предыдущем цикле обращения, выталкивается на выходную шину 12, . Продвижение этой информации по регистру 9 осуществляется импульсами, поступающими иэ блока 2 управления на вход С2 регистра 9 с периодом следования Тц/п, 10

В течение следующего цикла. обращения

Осуществляется вывод информации, записанной в регистре 8, и запись из накопителей 7 ...7, в регистр 9. И далее происходит поочередная работа 15 обоих регистров 8 и 9 на запись информации из накопителей 7,...7„ и считывание ее путем сдвига в регистре и вывода через коммутатор 10, на шину 12,. 20

Импульсы, осуществляющие параллельную запись в регистры 8 и 9 выходной информации из накопителей и ее сдвиг, формируются блоком 2 следующим образом. 25

С помощью формирователей 27 и 28 (фиг. "2) по разрядным сигналам f,, f,,Г счетчика 26 формируются сигна-лй Г, поступающие через элемент

И 13 на первые входы синхронизации jp регистров 8 и 9, и сигналы f<, поступающие на вторые входы синхронизации регистров 8 и 9. Временное расположение сигналов f„ f внутри каждого цикла обращениЯ ОпреДеляется пОлЯр- 35 ностью и фазой управляющих сигналов, требуемых для применяемых в конкрет ном ЗУ накопителей и регистров.

Сами формирователи 27 и 28 выполняются на логических элементах и в дан-4 ном примере реализуют логические операциий =f f f, f = f, Режим поэлементной записи. В каждом случае после окончания вывода информации из регистра (8 или 9) Hà 4> всех его выходах устанавливается потенциал, соответствующий значению кода на входной информационной шине

11,, соединенной с информационными входами регистров. Это Обстоятельст- 50 во используется в режиме поэлементной записи информации от медленно сканирующих датчиков. По сигналу f поступающему по входу 16 на блок 2 и счетный вход счетчика 4, в последнем устанавливается очередной адрес.

Во время очередного цикла считывания (первого после сигнала по входу 16) 3b 4 в блоке 2 с помощью формирователя 30 (фиг. 2) формируется одиночный импульс f длительностью в один цикл.

Этим импульсом переключается адресный блок 5 и на адресные входы А накопителей 7 ...7 выставляется адрес записываемой информации со счетчика 4. Также во время этого сигнала. дешифратор-мультиплексор 31 (фиг. 2) формирует импульс f, длительность и фаза которого задается формирователем 29 (f ), поступающий на вход записи К/W одного из накопителей 7, ...7„ . Выбор накопителя определяется кодом младших разрядов счетчика 4, поступающим на входы дешифраторамультиплексора 31. В этот же цикл блокируется прохождение через элемент И 13 сигнала С1, вследствие чего запись информации в соответствующий регистр из накопителей не происходит.

Поскольку на всех разрядных выходах этого регистра к моменту начала данного цикла записи установился потенциал, соответствующий входной информации на шине 11, то эта информация

1 и записывается в соответствующий накопитель. Причем на время записи происходит подключение разрядных выходов данного регистра к выходам коммутаторов 10 ...10

Режим записи телевизионного изображения. В данном режиме информация на входных шинах 11, ...11 меняется синхронно с телевизионной разверткой через время Тц/и и поступает с выхода аналого-цифрового преобразователя (не показан). По сигналу, поступающему на вход 17, переключается триггер

14, который возвращается в исходное состояние КГИ, поступающих с третьего выхода генератора 1. От заднего фронта, сформированного триггером 14 импульса, переключается триггер .15, который возвращается в исходное состояние следующими КГИ. Таким рбразом-, триггер 15 формирует импульс длительностью в один кадр. Этот импульс запирает элемент И 13 и переводит коммутаторы 10,...10 в режим записи, когда к их выходам подключаются поочередно разрядные выходы регистра 8, если регистр 9 в данном цикле находится в режиме сдвига, или — регистра

9, если в режиме сдвига находится регистр 8. При этом входная видеоинформация с шин 11, ...11, через регистры 8 и 9 и коммутаторы 10,...10„

Выходные сигналы

Входные сигналы!

Примечание

Х

Номер кадра

Код режима работы

dХХХХХYYYYYYYY

6 Ь 4 5 2 1 6 5 4 3 2 1 о

ЬзЬ2Ь„Ь а2а„а о

0 0 0 0 О 0 1 0 0 0 0 0 0 0 1 Считывание х х х х х х х

% 125933 поступает в виде отсчетов на информационные входы накопителей 7 ...7 и меняется на этих входах через каждые Тц. Адресация накопителей 7 ...7„ задается счетчиком 3.

Преобразователь 21, заданный в табличной форме (см. табл ° ), может быть выполнен, например, с помощью программируемого постоянного запоминающего устройства. l0

Коммутаторы 10,... 10„(фиг. 3) работают следующим образом, В режиме считывания отсутствуют сигналы на третьем и четвертом входах коммутатора и на выходе элемента 15

ИЛИ 32 устанавливается потенциал "1", поступающий на один из входов элементов И 34, 35. По двум другим управляющим входам коммутатора 10 поступают сигналы со счетчика 3,, открываю- 2О щие поочередно от цикла к циклу либо элемент И 35, либо элемент И 36. При этом элемент И 35 открывается в тех циклах, когда регистр 8 находится в режиме сдвига, а регистр 9 — в ре- 25 жиме приема информации из накопителей 7„ ...7„, а элемент И 35 — наоборот. На время одного цикла обращения при поэлементной записи по третьему управляющему входу коммутатора 10 на один иэ входов элемента ИЛИ 32 поступает сигнал, при котором на выходе элемента ИЛИ 32 формируется потенциал "0". закрывающий элементы И 34 и 35, а на выходе элемента НЕ 33—

"1", открывающийоодин из элементов

И 36 и 37. Причем открывается элемент

И 36, если в предыдущем цикле регистр

8 находится в режиме сдвига, и элемент И 37, если в предыдущем цикле в 4О .режиме сдвига был регистр 9. В режиме покадровой записи на четвертый управляющий вход коммутатора 10

6 Ф (другой вход элемента ИЛИ 32) подается сигнал длительностью в один кадр, переводящий в режим поочередной работы элементы И 36 и 37 и запирающий элементы И 34 и 35.

Формула и з обретения

Запоминающее устройство по авт.

,св. Ф 1116458, о т л и ч а ю щ е е— с я тем, что, с целью сокращения апнаратурных затрат при записи фрагментов изображения, разделенных во времени, в него введены первый и второй блоки элементов И-НЕ, формирователь строб-сигнала, преобразователь кода, первый и второй сумматоры, причем входы первой группы первого и второго блоков элементов И-НЕ соединены с входами первой группы формирователя строб-сигнала и являются входами координат строб-сигнала устройства, входы второй группы подключены к выходу второго триггера, а выходы соединены соответственно с входами первой группы первого и второго сумматоров, входы второй группы которых соединены с соответствующими выходами преобразователя кода, а выходы подключены к информационным входам счетчика адреса считывания, установочные и счетные входы которого соединены с соответствующими выходами генератора тактовых импульсов, входы второй группы формирователя стробаналога подключены к выходам генератора тактовых импульсов, а выход соединен с дополнительным входом блока управления,- один вход преобразователя кода подключен к выходу второго триггера, а другие входы являются входами начальной установки режима записи.

1259336

Нродолхение таблицы

Примечание

Входные сигналы

Выходные сигналы

ЗП Х

СЧ

0000

0.0 0

0001

001

001

0000 .0001

010

0001

001 1

011

011

011

0 1 1

100

100

100

100

100

100

100

100

100

100

100

Код релаима Номер кадра работы

0001

001 1

01 00

0101

01 10

0111

1001

101 1

1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 ЗП 1х256х256

1 1 1 1 1 1 1 0000000 1

1 1 1 1 1 1 1 0 0 0 0 0 0 1 ЗП 2х256х128

1 1 1 1 1 1 1 0 0 0 0 0 0 0 1 ЗП 2х128х256

1 01 1 1 1 1 00000001

1 1 1 1 1 1 1 00000001

1 011111 00000001

1 1 1 1 1 11 10000001 ЗП4х128х128

01 1 1 1 1 10000001

1 1 1 1 1 1 00000001

101 1 1 90000001 .01 1 1 1 1 00000001

1 001 1 1 1 00000001

111111101000001

01 1 1 1 1 01000001

0 0 1 1 1 1 0 1 0 0 0 0 0 1 ЗП 16х64х64

1 1 1 1 1 1 10О00001

1011110000001

01 1 1 1 1 10000001

0011 1 1 10000001

1259336

Входные сигналы римечание

Номер кадра ЗП

СЧ

Код ракииа работы

1 1 1 1 1 1 1 1 100000

110111111000001

101111111000001

100111111000001

I 0 0

100

100

100

Фиг / б

1 100

101

1 1 0

1 1 1 1

Выходные сигналы

Продоакение табуны

1259336

125933á

Составитель О.Исаев

Техред N.Ходанич Корректор И.Муска

Редактор А. Ворович

Заказ 5128/50 Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в постоянных запоми1Щ ощих устройствах на интегральных микросхемах

Изобретение относится к области вычислительной техники и может быть использовано в оптоэлектронных запоминающих устройствах большой емкости для вычисления преобразования Фурье страниц информации в цифровой форме

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении устройств отображения информации на ЭЛТ

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах , содержащих динамические элементы памяти, требующие выполнения периодической регенерации содержимого

Изобретение относится к вычислительной технике и может быть использовано в ферроакустических накопителях информации

Изобретение относится к области микроэлектроники и может быть использовано в динамических ВДП БИС

Изобретение относится к области микроэлектроники и может быть использовано в динамических ВДП БИС

Изобретение относится к вычислительной технике и может быть использовано в интегральных запоминающих устройствах (ЗУ), в частности при построении схем резервирования строк и столбцов в накопителе, обеспечивающих ремонтоспособность ИС ЗУ

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх