Сумматор

 

Изобретение относится к области вычислительной техники, предназначено для суммирования семи одноразрядных операндов.. Сумматор обладает более широкой областью применения благодаря увеличению типа входов операндов. Положительный зффект достигается введением в сумматор, содержащий три пороговых детектора и два токовых отражателя, двух порог.овых детекторов и одного токового отражателя . Каждый токовый отражатель, пороговый детектор реализованы на одном п-р-п-транзисторе с иижекгщон§ ным питанием. 1 табл. 1 ил. (Л

СОЮЗ СОВЕТСНИХ

СООИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (11) 42 А1

1д11 4 С 06 Р 7/50

OllHCAHHE ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИ 1 (21) 3884601/24-24 (22) 15.04.85 (46) 07.12.86.Бюл. 8 45 (71) Ленинградский ордена Ленина и ордена Октябрьской Революции институт инженеров железнодорожного транспорта им. акад. В.Н.Образцова (72) В.А.Журкин (53) 68!.325.5 (088.8) (56) Авторское свидетельство СССР

У 1095174, кл. С 06 F 7/50, 1982.

Авторское свидетельство СССР

У 1026313, кл. H 03 К 19/091, 1982. (54) СУММАТОР (57) Изобретение относится к области вычислительной техники, предназначено для суммирования семи одноразрядных операндов. Сумматор обладает более. широкой областью применения благодаря увеличению типа входов операндов. Положительный эффект достигается введением в сумматор, содержащий три пороговых детектора и два токовых отражателя, двух пороговых детекторов и одного токового отражателя. Каждый блоковый отражатель, пороговый детектор реализованы иа одном и-р-и-транзисторе с инжекционным питанием. 1 табл. 1 ил.

9 21 22 23 12 24 25 26 27 28 29 II 30 3! 32 33 34 35 10

О 4 ! О О

О 4 1 О О

3 О О

4 2 1 О О О

4 I О О О 0 4 О О 1 1

2 2 I . О О О о о о о

О 4 О 0 о о ! о о о о о о о о о о о

О О О 0

4 О О I 1 1

4 О О 1 i О

О 2 I О О О

3 . О О

4 О О 1 1

5 О О 1

6 О О ! о о

О 4

4 О

О ! О о о о о о о о о ! о

Ф 12

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки цифровой информации, выполненных в виде

2 интегральных схем на основе И Л-технологии.

Целью изобретения яйляется расширение области применения за счет увеличения числа входов сумматора до семи.

На чертеже представлена принципиальная схема сумматора, Сумматор содержит пороговые детекторы 1 — 5, токовые отражатели

6 — 8, группы входов 9, выход 10 суммы, первый выход II переноса и второй выход 12 переноса. Кроме того, на чертеже показаны также точки

13 — 20 подключения выходов источника инжектирующего тока со значениями тока в 4,6,7,5 ° 1 и 4 единицы соответственно и контрольные точки 21

35. Пороговые детекторы и токовые отражатели построены на и-р-и-транзисторах с инжекционным питанием в цепь базы. Предлагаемый сумматор осуществляет суммирование семи одноразрядных двухуровневых операндов и формирование цифры суммы и двух разрядов переноса. При построении многоразрядного сумматора на базе данного выход 11 сумматора каждого i-го разряда подключается к входу сумматора (i+1)-го разряда, а выход

12 — к входу (3+2)-гo разряда.

Сумматор работает следующим об" разом.

На входы 9 подаются двузначные сигналы аргументов, которые поступают на входы четных пороговых детекторов, Причем семь двузначных входов приводят к возникновению на каждой группе входов 9 набора значений токовой суммы: (О 1 2 3 4 5 6 7>.

75429 3

Для иллюстрации работы схемы s таблице приводятся значения сигналов на входах 9, в контрольных точках схемы и выходах схемы сумматора.

5 Формула и э о б р е т е н и я

Сумматор, содержащий три порого- вых детектора и два токовых отражателя, причем входы пороговых детекторов соединены соответственно с первой, второй и третьей группами входов сумматора, первый выход первого порогового детектора соединен с входом первого токового отражателя, выход которого соединен с первым выходом переноса сумматора, второй выход.первого порогового детектора соединен с входом второго порогового детектора, выход которого соединен с выходом третьего порогового детектора и подключен к входу второго токового отражателя, выход которого подключен к выходу суммы сумматора, отличающийся тем, что, с целью расширения области применения за счет увеличения числа входов сумматора до семи, он дополнительно содержит четвертый и пятый пороговые детекторы, а также третий токовый отражатель, причем вход четвертого порогового детектора соединен с четвертой группой входов сумматора, выход четвертого порогового детектора соединен с входом пятого

35 порогового детектора, первый выход которого подключен к второму выходу переноса сумматора, а второй выход соединен с входом третьего токового отражателя, первый выход которого

40 соединен с входом первого порогового детектора, второй выход — с входом второго порогового детектора, а третий выход — с входом третьего

;порогового детектора.

Составитель А. Степанов

Редактор В.Иванова Техред Н.Глущенко Корректор M.Ñàìáîðñêàÿ °

Заказ б561/40 Тираж 67! Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

l)3035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, r.Óæãîðîä, ул.Проектная, 4

Сумматор Сумматор Сумматор 

 

Похожие патенты:

Сумматор // 1275428
Изобретение относится к области вычислительной техники, может быть использовано при построении интегральных операционных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении суммирующих устройств и двоично-десятичных преобразователей

Изобретение относится к области вычислительной техники и может быть использовано в сигнальных процессорах для обработки информации в реальном масштабе времени

Сумматор // 1270756
Изобретение относится к вычислительной технике и может быть использовано при построении БИС на дополняющих МДП-транзисторах

Изобретение относится к области вычислительной техники и электроники и может быть использовано при построении универсальных и специализированных цифровых устройств и машин , к которым предъявляются повышенные требования по быстродействию и надежности

Изобретение относится к области вычислительной техники и предназначено для сложения многоразрядных двоичных чисел, представленных в обратном коде

Изобретение относится к вычислительной технике и может найти применение в цифровых устройствах высокого быстродействия

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх