Запоминающее устройство с самоконтролем

 

Изобретение относится, к вычислительной технике, в частности к запоминающим устройствам со встроенными аппаратными средствами контроля и отладки, и может быть использовано в качестве оперативной памяти ЭВМ. Цель изобретения - повышение быстродействия устройства за счет уменьшения времени локализации неисправности устройства. Устройство содержит блоки памяти, блок контроля, коммутаторы , блок управления, сумматор по модулю два, счетчик, блок индикации и блок местного управления. 1 з.п. ф-лы, 1 ил. с (О СЛ

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51)4 С 11 С 29 00.с а

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3896410/24-24 (22) 16.05.85 ,(46) 15.12.86. Бюл. У 46 (72) А.В. Дрозд, E.Ë. Полин, - В.А. Минченко, В.Н. Лацин и В.В. Лебедь (53) 681. 327 (088. 8) (56) Авторское свидетельство СССР

В 696545, кл. G 11 С 29/00, 1977.

Авторское свидетельство СССР

1(1105944, кл. С 11 С 29/00, 1982. (54) ЗАПОМИНА10ЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам со встроенными аппаратными средствами контроля и отладки, и может быть использовано в качестве оперативной памяти ЭВМ.

Цель изобретения — повышение быстродействия устройства за счет уменьшения времени локализации неисправности устройства. Устройство содержит блоки памяти, блок контроля, коммутаторы, блок управления, сумматор по модулю два, счетчик, блок индикации и блок местного управления. 1 з.п. ф-лы, 1 ил.

4 12

Изобретение отис сится к вычислительной технике, в частности к запоминающим устройствам со встроенными аппаратными средствами контроля и отладки, и может быть использовано в качестве оперативной памяти ЭВМ.

Цель изобретения — повышение быстродействия устройства ° .

На чертеже представлена структурная схема устройства.

Устройство содержит первый блок 1 памяти, блок 2 контроля, первый коммутатор 3, второй коммутатор 4, блок

5 управления, второй блок 6 памяти, сумматор 7 по модулю два, третий коммутатор 8, блок 9 местного управления, в который входят первый триггер

10, второй триггер 11, имеющий выход 12 элемент И 13, третий триггер

14, четвертый триггер 15, информационные входы 16 устройства, управляющий вход 17 устройства, вход режима

18 устройства, вход 19 сброса устройства, первый спнхровход 20 устройства, второй синхровход 21 устройства, информационные входы 22 устройства, первый контрольный выход 23 устройст.ва, второй контрольный выход 24 устройства. Устройство также содержит счетчик 25 и блок 26 индикации.

Устройство работает следу )щим образом.

В начальный момент времени на вход 19 сброса устройства поступает сигнал сброса, устанавливающий триггеры 11 и 15 в состояние отсутствия ошибки.

В блок 1 памяти записывается псевдослучайная последовательность слов, включающая как информационные разряды, так и соответс..вующие им вычисленные ранее контрольные раэряцы, например, по модулю три. Считываемая из блока i памяти информация поступает на информационные выходы

22 устройства, а также на вхоцы блока 2 контроля, сопоставляющего информационную и кон .рольную часть слов и вырабатывающего сигнал контроля, поступающий на первый контрольный выход 23 устройства. В блоке 5 управления, реализованном, например, в виде тумблерных переключателей, имеющих два положения "0" и "1", задается двоичный код К. Этот код поступает на вход коммутатора 8. С выхода коммутатора 8 код К поступает на адресные входы коммутаторов 3 и 4, выбирающих при этом <игналы с входа и

77216 з выхода к-ro разряда блока 1 памяти.

С выхода коммутатора 3 сигнал заносится в одноразрядный блок 6 памяти, устроенный подобно части блока 1 памяти, хранящей один разряд. С выхода коммутатора 4 и выхода блока 6 памяти поступают на входы сумматора 7 по модулю два, вырабагывающего сигналпроверки K --ro разряда блока 1 памяти. Этот сигнал поступает на контрольный выход 24 устройства.

Сигналы контроля и проверки с выходов блока 2 контроля и сумматора

7 по модулю два поступают также на одни иэ входов соответственно первого 10 и третьего 14 триггеров (например, выполненные в микросхеме 133

ТМ2). На другие входы этих триггеров поступают (через второй 21 синхровход устройства) синхросигналы, имеющие частоту, совпадающую с частотой поступления слов псевдослучайной последовательности на информационные входы 16 устройства.

Запись сигналов контроля и проверки в первый 10 и третий 14 триггеры происходит по завершению переходных процессов переключения в блоке 2 контроля и сумматоре 7 по модулю два.

С выходов первого 10 и третьего 14 триггеров сигналы контроля и проверки поступают на установочные входы соответственно второго 11 и четвертого

15 триггеров.

Второй 11 и четвертый 15 триггеры

8апоминают значения этих сигналов при обнаружении ошибки на первом 23 и втором 24 контрольных выходах устройства и поцают их, а также код К с выхода коммутатора 8 на вход 26 индикации. Блок индикации высвечивает состояния сигналов контрвля и про.верки к-го разряда блока 1 памяти, а также код К при единичном значении сигнала контроля (сигналы коятроля и проверки имеют единичное значение при наличии ошибки) .

Задание кода К посредством блока

5 (в соответствуюшем режиме) позволяет определить значения сигнала проверки для всех интересующих пользователя разрядов К блока 1 памяти (при многократном повторении псевдослучайной последовательности), проанализировать вид сигналов проверки и контроля, подключая осциллограф к второму 24 и первому 23 контрольным выходам устройства, увидеть наличие ошибки., регистрируемой этими

1277216 сигналами, а также код К на блоке

26 индикации.

В другом (автоматическом) режиме задания кода К этот код поступает на выход коммутатора 8 с выхода счетчика 25. Переход к автоматическому режиму происходит инвертированием сигнала, поступающего на управляющий вход коммутатора 8 через вход 18 режима устройства.

На первый синхровход 20 устройства подаются сигналы, имеющие частоту, совпадающую с частотой поступления псевдослучайной последовательности на информационные входы 16 устройства.15

Эти сигналы подаются на счетный вход счетчика 25 через элемент И 13, который пропускает или блокирует их соответственно при нулевом или единичном значениях сигнала проверки, поступающего на вход элемента И 13 с инверсного выхода триггера 15.

Изменяющееся под действием этих сигналов состояние счетчика 25 транслируется в качестве кода К через коммутатор 8 на управляющие входы коммутаторов 3 и 4, обеспечивающих последовательную проверку разрядов блока 1 памяти на сумматоре 7 по модулю два. При анализе неисправного З0 разряда блока 1 памяти сигнал проверки принимает единичное значение, блокирующее поступление сигналов на вход счетчика 25. Состояние счетчика 25 фиксируется и блок 26 индикации высвечивает номер к-го неисправного разряда блока 1 памяти, а также значения единичных сигналов контроля и проверки. Нулевой сигнал контроля и единичный сигнал проверки на блоке 40

25 индикации указывают на неисправность блока 6 памяти.

Формула изобретения

1. Запоминающее устройство с самоконтролем, содержащее первый блок памяти, входы которого являются информационными входами устройства, блок контроля, входы которого соединены с выходами первого блока памяти, а выход является первым контрольным выходом устройства, первый и второй коммутаторы, блок индикации, блок управления, второй блок памяти и сумматор по модулю два, причем информационные входы первого и второго коммутаторов подключены соответственно к входам и выходам первого блока памяти, вход блока управления . является управляющим входом устройства, выход первого коммутатора подключен к входу второго блока памяти, выход которого соединен с первым входом сумматора по модулю два, второй вход которого подключен к выходу второго коммутатора, выход сумматора по модулю два является вторым контрольным выходом устройства, выходы блока памяти являются информационными выходами устройства, о т л и ч аю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены третий коммутатор, счетчик и блок местного управления, причем первый информационный вход третьего коммутатора соединен с выходом блока управления, второй информационный вход подключен к выходу счетчика, управляющий вход является входом режима устройства, а выход соединен с управляющими входами первого и второго коммутаторов и одним из входов блока индикации, выходы блока контроля и сумматора по модулю два соединены с.одними из входов блока местного управления, другие входы которого являются соответственно входом сброса и первым и вторым синхровходами устройства, а выходы блока местного управления подключены соответственно к входу счетчика и.другим входам блока индикации.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок местного управления содержит триггеры и элемент И, причем выход первого триггера подключен к первому входу второго триггера, выход третьего триг- . гера соединен с первым входом четвертого триггера, выход которого подключен к первому входу элемента И, выход которого и выходы второго и четвертого триггеров являются выходами блока, входами которого являются первый вход первого триггера, первый вход второго триггера, вторые входы первого.и третьего триггеров, вторые входы второго и четвертого триггеров и второй вход элемента И.

1277216

Составитель .В. Рудаков

Техред A.Êðàí÷óê Хоррекгор А. Зимокосов

Редактор Н. То:втин

Эаказ 6687/48

Тираж 543 П одпис кое

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем Запоминающее устройство с самоконтролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с обнаружением ошибок и возможностью локализации неисправностей

Изобретение относится к вычислительной технике и может быть применено для разработки блоков памяти микроэвм с коррекцией ошибок

Изобретение относится к вычислительной технике и может быть применено при разработке контрольно-испытательной аппаратуры для контроля блоков памяти

Изобретение относится к вычислиtejibHofl технике и может быть исполь .зовано для функционального контроля интегральных микросхем оперативной памяти

Изобретение относится к области вычислительной техники и может быть 1спользовано при построении запоми1ающих устройств на цилиндрических магнитных доменах

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с обнаружением двукратных опшбок и исправлением однократных

Изобретение относится к запоминающим устройствам и может быть использовано при построении постоянных запоминающих устройств различных структур со встроенным контролем

Изобретение относится к области вычислительной техники, а именно к запоминающим устройствам с автономным контролем, вьтолненным из интегральных микросхем, Целью изобрете .ния является повышение точности контроля , осуществляемого устройством

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх