Запоминающее устройство с коррекцией информации

 

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам (ЗУ), и позволяет использовать ЗУ с дефектными элементами памяти в нескольких разрядах слов накопителя. Цель изобретения - повьшение надежности устройства . Устройство содержит основной накопитель 3 с избыточным количеством разрядов, используемых для коррекции , регистр 1 адреса, дешифратор 2 адреса, дополнительные накопители 4, 5, в которых записывают коды адресов слов с дефектами и номера их дефектных разрядов, управляемые дополнительными накопителями мультиплексоры , служащие для записи информации в корректирующие разряды из регистра числа и управляемые дополнительными накопителями через дешифраторы номеров дефектных разрядов, элементы И и ИЛИ, служащие для считывания информации из годных и корректирующих разрядов и записи ее в регистр числа. 1 шт. i сл с:

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5g g G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A ВТОРСНОМ .К СВИДЕТЕЛЬСТВУ

ГОСУЦАРСТНЕННЫЙ КОМИТЕТ СССР

hO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3955566/24-24 (22) 24, 09. 85 (46) 15.01. 87. Бюл. В 2 (72) О.А.Алексеев, Н.И,Безручко, В.В.Жигалов, P.З,Фаткулин и В. К.Цепляев (53) 681.327 (088.8) (56) Патент США Р 3422402, кл. 340-172,5, опублик„ 1969.

Авторское- свидетельство СССР

9 907587, кл. С 11 С 29/00, 1980. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ИНФОРМАЦИИ (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам (ЗУ), и позволяет использовать ЗУ с дефектными элементами памяти в нескольких разрядах слов накопителя. Цель изобретения — повышение надежности устройства. Устройство содержит основной накопитель 3 с избыточным количеством разрядов, используемых для коррекции, регистр 1 адреса, дешифратор

2 адреса, дополнительные накопители

4, 5, в которых записывают коды адресов слов с дефектами и номера их дефектных разрядов, управляемые дополнительными накопителями мультиплексоры, служащие для записи информации в корректирующие разряды из регистра числа и управляемые дополнительными накопителями через дешифраторы номеров дефектных разрядов, элементы И и ИЛИ, служащие для считывания информации из годных и корректирующих разрядов и записи ее в регистр числа. 1 ил.

Если выбранное для обращения слово накопителя 3 имеет в своем составе дефектные элементы, то по коду этого адреса, записанному в накопителе 4, из накопителя 5 коды дефектных разрядов поступают на соответст1 12838

Изобретение относится к вычислительной технике, в частности к запоминающим устройства (ЗУ) .

Цель изобретения — повьш|ение надежности устройства. 5

На чертеже изображена функциональная схема предлагаемого устройства.

Устройство содержит регистр 1 адреса, дешифратор 2 адреса, основной 10 накопитель 3, первый дополнительный накопитель 4, предназначенный для хранения кодов адресов дефектных слов, второй допрлнительный накопитель 5, предназначенный для хранения номеров дефектных разрядов, регистр

6 числа, первую 7 и вторую 8 группы элементов И, элементы ИЛИ 9, мультиплексоры 10, дешифраторы 11 номеров дефектных разрядов, 20

В составе основного накопителя 3

1 выделены корректирующие разряды 12 и информационные разряды 13.

Количество корректирующих разрядов соответствует максимальному количест25 ву корректируемых дефектных разрядов в лове, записанном в основном накопителе 3.

Устройство работает следующим образом.

Запись числа из регистра 6 в оснонной накопитель 3, На входы регистра 1 адреса и пер-: вого дополнительного накопителя 4 подают код адреса, по которому следу- 35 ет записать число из регистра 6. Код числа из регистра 6 записывается без изменений в информационные разряды

13 основного накопителя по адресу, выработанному дешифратором 2 ° Если выбранное для обращения слово основного накопителя 3 не содержит дефектных элементов, то код этого адреса не записан в дополнительном накопителе 4 и нулевой код на выходах вто- 45 рого накопителя 5, воздействуя на управляющие входы мультиплексоров 10, не подключит ни один из выходов регистра 6 на выходы мультиплексоров

10. При этом в корректирующих разрядах выбранного слова запишутся нули.

61 вующие управляющие входы мультиплексоров 10. При этом выходы, соответствующие кодам дефектных разрядов, регистра 6 подключаются через мультиплексоры 10 ко входам соответствующих корректирующих разрядов основного накопителя 3. Таким образом, информация разрядов, требующих корректировки, записывается в корректирующие разряды того же слова.

Считывание числа из накопителя 3 в регистр 6 числа.

Если адрес, по которому считывается слово, не записан в накопителе

4, т ° е. по этому адресу ни один элемент накопителя 3 не является дефектным, то на всех инверсных выходах дешифраторов 11 установлены единицы.

При этом информация с информационных разрядов накопителя 3 проходит через элементы И 7, элементы ИЛИ 9 и переписывается в регистр 6 числа.

Если по выбранному адресу накопитель

3 имеет дефектные элементы, т.е, информация дефектных разрядов записана в корректирующих разрядах 12, то по кодам дефектных разрядов, записанных в накопителе 5, соответствующие прямые выходы дешифраторов 11 выдают на входы элементов И 8 разрешение на прохождение информации с корректирующих разрядов через элементы И 8 и элементы ИЛИ 9 в соответствующие разряды регистра 6, Одновременно сигналы с соответствующих инверсных выходов дешифраторов 11 запрещают прохождение информации через элементы

И 7 с дефектных разрядов выбранного слова накопителя 3 в регистр 6 числа и разрешают прохождение информации через элементы И 7 и элементы ИЛИ 9 для разрядов накопителя 3, не имеющих дефектов.

Формула и з о б р е т е н и я

Запоминающее устройство с коррекцией информации, содержащее основной накопитель, регистр адреса, дешифратор адреса, регистр числа, два дополнительных накопителя, группы элементов И и элементы ИЛИ,причем входы первого pîïoëíèòåëüíoãî накопителя и входы регистра адреса являются адресными входами устройства, входы дешифратора адреса соединены с выходами регистра адреса, а выходы — c адресными входами основного накопителя, выходы регистра числа подклюСо став итель В . Рудаков

Техред:А.Кравчук Корректор М.Максимишинец

Редактор А.Ревин

Заказ 7450/52 Тираж 589 Подписное

ВНИИПИ Государствейного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4

3 1283861 4 ° чены к одним из информационных входов дешифраторы номеров дефектных разряосновного накопителя, входы второго дов, входы которых и управляющие входополнительного накопителя соединены ды мультиплексоров соединены с выс выходами первого дополнительного ходами первого дополнительного наконакопителя, одни из входов элементов 5 пителя, выходы мультиплексоров соедиИ первой группы соединены с одними нены с другими информационными вхоиз выходов основного накопителя, а дами основного накопителя, инфармаципервые входы элементов И второй груп- онные входы мультиплексоров подклюпы подключены к одним выходам основ- чены к выходам регистра числа, прямые ного накопителя, выходы элементов И 10 выходы дешифраторов номеров дефектпервой и второй групп подключены ко ных разрядов соединены с вторыми вховходам .соответствующих элементов KIN, дами соответствующих элементов И втовыходы которых соединены с соответ-. рой группы, инверсные выходы дешифраствующими входами регистра числа, торов номеров дефектных разрядов подо т л и ч а ю щ е е с я тем, что, с 15 ключены к другим входам элементов И целью повышения надежности устройст- первой группы. ва, в него введены мультиплексоры и

Запоминающее устройство с коррекцией информации Запоминающее устройство с коррекцией информации Запоминающее устройство с коррекцией информации 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и предназначено для динамического функционального контроля с заданным быстродействием запоминающих устройств с произвольной выборкой

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре контроля работы запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля динамических оперативных блоков памяти

Изобретение относится к вычислительной технике и может быть использавано для контроля ферритовых запоминающих устройств в процессе их производства

Изобретение относится к области вычислительной техники и может быть использовано для контроля и диагностики полупроводниковой оперативной памяти микро-ЭВМ

Изобретение относится к вычислительной технике, в частности к заноминаюшим ycTpoftcTBajM

Изобретение относится к области вычислительной техники, а именно - к постоянным запомин ающим устройствам, и может быть использовано для коррекции информации при отладке программ

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх